期刊文献+
共找到146篇文章
< 1 2 8 >
每页显示 20 50 100
A 12bit 300MHz Current-Steering CMOS D/A Converter 被引量:1
1
作者 倪卫宁 耿学阳 石寅 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第6期1129-1134,共6页
The proposed DAC consists of a unit current-cell matrix for 8MSBs and a binary-weighted array for 4LSBs,trading-off between the precision,speed,and size of the chip.In order to ensure the linearity of the DAC,a double... The proposed DAC consists of a unit current-cell matrix for 8MSBs and a binary-weighted array for 4LSBs,trading-off between the precision,speed,and size of the chip.In order to ensure the linearity of the DAC,a double Centro symmetric current matrix is designed by the Q2 random walk strategy.To achieve better dynamic performance,a latch is added in front of the current switch to change the input signal,such as its optimal cross-point and voltage level.For a 12bit resolution,the converter reaches an update rate of 300MHz. 展开更多
关键词 D/A converter current-steering cmos mixed integrated circuit cross-point Q2 random walk
下载PDF
Improving Characteristics of Integrated Switched-Capacitor DC-DC Converter by CMOS Technology
2
作者 隋晓红 陈治明 +2 位作者 赵敏玲 余宁梅 王立志 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2003年第12期1239-1243,共5页
An integrated 3.3V/1.2V SC DC-DC converter operating under 10MHz with a fixed duty radio of 0.5 is presented.To improve the output current of the converter,CMOS technology is adopted to fabricate the switching devices... An integrated 3.3V/1.2V SC DC-DC converter operating under 10MHz with a fixed duty radio of 0.5 is presented.To improve the output current of the converter,CMOS technology is adopted to fabricate the switching devices,and mutually compensatory circuitry technology is also employed to double the output current furthermore.The simulation results using Hspice simulation software,show that the output currents of a single unit circuit and two unit circuits connected in a mutually compensatory manner of the improved converter is about 12.5mA and 26mA,respectively.The power conversion efficiency of the mutually compensatory circuit can amount to 73%,while its output voltage ripple is less than 1.5%.The converter is fabricated in standard Rohm 0.35μm CMOS technology in Tokyo University of Japan.The test result indicates that the output current of 9.8mA can be obtained from a single unit circuit of the improved converter. 展开更多
关键词 DC-DC converter cmos technology monolithic integration
下载PDF
200Ms/s 177mW 8bit Folding and Interpolating CMOS A/D Converter
3
作者 陈诚 王照钢 +1 位作者 任俊彦 许俊 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第11期1391-1397,共7页
A CMOS folding and interpolating analog-to-digital converter (ADC) for embedded application is described.The circuit is fully compatible with standard digital CMOS technology.A modified folding block implemented witho... A CMOS folding and interpolating analog-to-digital converter (ADC) for embedded application is described.The circuit is fully compatible with standard digital CMOS technology.A modified folding block implemented without resistor contributes to a small chip area.At the input stage,offset averaging reduces the input capacitance and the distributed track-and-hold circuits are proposed to improve signal-to-noise-plus-distortion ratio.The 200Ms/s 8bit ADC with 177mW total power consumption at 3.3V power supply is realized in standard digital 0.18μm 3.3V CMOS technology. 展开更多
关键词 analog-to-digital converter cmos analog integrated circuits folding and interpolating
下载PDF
基于0.18μm CMOS工艺的低功耗采样保持电路
4
作者 韩昌霖 丁浩 吴建飞 《微电子学》 CAS 北大核心 2024年第3期355-361,共7页
基于0.18μm CMOS工艺设计了一款用于ADC前端的采样保持电路,电路采用输入缓冲器-采样开关-输出缓冲器三级结构实现。为提高采样保持电路的保持平稳度,设计了信号馈通和时钟馈通消除结构。为改善频率响应,设计了无源负反馈结构并研究了... 基于0.18μm CMOS工艺设计了一款用于ADC前端的采样保持电路,电路采用输入缓冲器-采样开关-输出缓冲器三级结构实现。为提高采样保持电路的保持平稳度,设计了信号馈通和时钟馈通消除结构。为改善频率响应,设计了无源负反馈结构并研究了器件参数对电路性能的影响。仿真结果表明,该馈通消除结构能够提升保持阶段的平稳度,负反馈可将增益提升36 dB。该电路在800 MS/s采样率、122.6 MHz正弦波输入条件下,增益为0 dB,3 dB带宽为1 GHz,信号失真比为48 dB,有效位数为7.7 bit。最终版图面积为202μm×195μm,功耗为37.22 mW,实现了低功耗的设计目标。 展开更多
关键词 ADC cmos工艺 低功耗 采样保持电路 馈通消除
下载PDF
用于高精度模数转换器的CMOS可变增益放大器
5
作者 李振国 苏萌 +5 位作者 田迪 肖春 侯佳力 胡毅 沈红伟 王亚彬 《半导体技术》 CAS 北大核心 2024年第10期899-905,共7页
针对工业领域数据采集系统对大摆幅模拟信号精确采样的需求,提出了一种方便与高精度模数转换器(ADC)集成的CMOS可变增益放大器(VGA)。该VGA基于反相放大器结构,在5 V单电源供电的条件下支持最大±10 V信号输入。对传递函数的设计和... 针对工业领域数据采集系统对大摆幅模拟信号精确采样的需求,提出了一种方便与高精度模数转换器(ADC)集成的CMOS可变增益放大器(VGA)。该VGA基于反相放大器结构,在5 V单电源供电的条件下支持最大±10 V信号输入。对传递函数的设计和电路结构的优化可保证VGA高线性度的同时不降低信噪比(SNR)。电路采用TSMC 0.18μm CMOS工艺进行设计并流片,面积为0.23 mm^(2),5 V供电时功耗为1.5 mW。在输入信号1 kHz、采样率200 kS/s条件下,将VGA与16 bit逐次逼近寄存器(SAR)ADC进行联合测试,测试结果表明信噪比达到89.80 dB,总谐波失真(THD)为-102.31 dB。该VGA具有输入范围大、精度高、面积小的特点,为工业信号采集应用提供了高集成度的解决方案。 展开更多
关键词 可变增益放大器(VGA) cmos工艺 宽摆幅 模数转换器(ADC) 低噪声 低失真
下载PDF
A 10bit 2GHz CMOS D/A Converter for High-Speed System Applications
6
作者 袁凌 倪卫宁 石寅 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第10期1540-1545,共6页
This paper presents a 2GS/s 10bit CMOS digital-to-analog converter (DAC) that consists of two unit current-cell matrixes for 6MSBs and 4LSBs, respectively, trading off between the precision and size of the chip. Cur... This paper presents a 2GS/s 10bit CMOS digital-to-analog converter (DAC) that consists of two unit current-cell matrixes for 6MSBs and 4LSBs, respectively, trading off between the precision and size of the chip. Current mode logic (CML) is used to ensure high speed,and a double centro-symmetric current matrix is designed by the Q^2 random walk strategy in order to ensure the linearity of the DAC. The DAC occupies 2.2mm × 2.2mm of die area and consumes 790mW with a single 3.3V power supply. 展开更多
关键词 D/A converter current steering cmos mixed integrated circuit Q^2 random walk
下载PDF
面向CMOS图像传感器应用的列级模数转换器研究进展
7
作者 廖文丽 张植潮 +2 位作者 张九龄 蔡铭嫣 陈铖颖 《半导体技术》 CAS 北大核心 2023年第11期961-971,共11页
随着有源像素工艺以及互补金属氧化物半导体(CMOS)集成电路技术迅速发展,CMOS图像传感器(CIS)朝着高分辨率、高动态范围、低功耗、小体积的方向不断发展,在数码相机、汽车驾驶、安防监控、医学等多个领域中逐渐取代原市场主流的电荷耦... 随着有源像素工艺以及互补金属氧化物半导体(CMOS)集成电路技术迅速发展,CMOS图像传感器(CIS)朝着高分辨率、高动态范围、低功耗、小体积的方向不断发展,在数码相机、汽车驾驶、安防监控、医学等多个领域中逐渐取代原市场主流的电荷耦合器件(CCD)图像传感器。模数转换器(ADC)作为模拟信号和数字信号的转换端口,是CMOS图像传感器中的重要组成部分,其性能的优劣直接决定了CMOS图像传感器的成像质量。对应用于CMOS图像传感器的模数转换器进行了综述,分析了几种主流架构的优缺点,阐述了面临的挑战以及解决方案,最后对未来的发展前景进行了展望。 展开更多
关键词 cmos图像传感器(CIS) 模数转换器(ADC) 单斜(SS)ADC 逐次逼近寄存器(SAR)ADC 循环ADC Sigma-Delta ADC
下载PDF
基于列共用多采样技术的CMOS图像传感器读出电路设计
8
作者 王得剑 高静 聂凯明 《传感技术学报》 CAS CSCD 北大核心 2023年第4期503-510,共8页
针对CMOS图像传感器中相关多采样(Correlated Multiple Sampling,CMS)技术在抑制噪声的同时使读出速度受影响的问题,设计了低噪声读出电路。读出电路采用列共用多采样技术,能够在不影响读出速度的情况下,抑制时域噪声和列固定模式噪声(F... 针对CMOS图像传感器中相关多采样(Correlated Multiple Sampling,CMS)技术在抑制噪声的同时使读出速度受影响的问题,设计了低噪声读出电路。读出电路采用列共用多采样技术,能够在不影响读出速度的情况下,抑制时域噪声和列固定模式噪声(Fixed Pattern Noise,FPN),改善CMOS图像传感器的成像质量。列共用多采样技术采用开关控制读出电路和像素的连接关系,以多列共用的读出电路对像素依次进行时序错开时间缩短的多次采样,完成所有像素量化的总时间保持不变。基于列共用多采样技术读出电路的降噪效果在110 nm的CMOS工艺下进行了仿真和验证。随着采样数M从1到4变化,读出时间没有增长,瞬态噪声仿真得到整个读出链路的输入参考噪声从123.8μV降低到60.6μV;加入列FPN进行仿真,输入参考失调电压由138μV降低到69μV。 展开更多
关键词 低噪声cmos图像传感器 低噪声读出电路 列共用多采样 单斜模数转换器 时域噪声 列固定模式噪声
下载PDF
一种高速电流型CMOS数模转换器设计 被引量:7
9
作者 徐阳 闵昊 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2000年第6期597-601,共5页
设计了一种 1 0位 50 MS/s双模式 CMOS数模转换器 .为了降低功耗 ,提出了一种修正的超前恢复电路 ,在数字图象信号输出中 ,使电路功耗降低约 30 % .电路用 1μm工艺技术实现 ,其积分线性误差为 0 .46LSB,差分线性误差为 0 .0 3LSB.到... 设计了一种 1 0位 50 MS/s双模式 CMOS数模转换器 .为了降低功耗 ,提出了一种修正的超前恢复电路 ,在数字图象信号输出中 ,使电路功耗降低约 30 % .电路用 1μm工艺技术实现 ,其积分线性误差为 0 .46LSB,差分线性误差为 0 .0 3LSB.到± 0 .1 %的建立时间少于 2 0 ns.该数模转换器使用 5V单电源 .在 50 MS/s时全一输入时功耗为 2 50 m W,全零输入时功耗为 2 0 m W,电路芯片面积为 1 .8mm× 2 .4mm. 展开更多
关键词 数模转换器 cmos 高速电流型 设计
下载PDF
一种10位200kS/s 65nm CMOS SAR ADC IP核 被引量:9
10
作者 杨银堂 佟星元 +1 位作者 朱樟明 管旭光 《电子与信息学报》 EI CSCD 北大核心 2010年第12期2993-2998,共6页
该文基于65nm CMOS低漏电工艺,设计了一种用于触摸屏SoC的8通道10位200kS/s逐次逼近寄存器型(Successive Approximation Register,SAR)A/D转换器(Analog-to-Digital Converter,ADC)IP核。在D/A转换电路的设计上,采用"7MSB(Most-Sig... 该文基于65nm CMOS低漏电工艺,设计了一种用于触摸屏SoC的8通道10位200kS/s逐次逼近寄存器型(Successive Approximation Register,SAR)A/D转换器(Analog-to-Digital Converter,ADC)IP核。在D/A转换电路的设计上,采用"7MSB(Most-Significant-Bit)+3LSB(Least-Significant-Bit)"R-C混合D/A转换方式,有效减小了IP核的面积,并通过采用高位电阻梯复用技术有效减小了系统对电容的匹配性要求。在比较器的设计上,通过采用一种低失调伪差分比较技术,有效降低了输入失调电压。在版图设计上,结合电容阵列对称布局以及电阻梯伪电阻包围的版图设计方法进行设计以提高匹配性能。整个IP核的面积为322μm×267μm。在2.5V模拟电压以及1.2V数字电压下,当采样频率为200kS/s,输入频率为1.03kHz时,测得的无杂散动态范围(Spurious-Free Dynamic Range,SFDR)和有效位数(Effective Number Of Bits,ENOB)分别为68.2dB和9.27,功耗仅为440μW,测试结果表明本文ADC IP核非常适合嵌入式系统的应用。 展开更多
关键词 模数转换器(ADC) 逐次逼近寄存器(SAR) 触摸屏SoC cmos 低功耗
下载PDF
一种用于10位100 MSPS流水线A/D转换器的CMOS线性采样开关 被引量:3
11
作者 唐林 杨谟华 +2 位作者 于奇 宁宁 梅丁蕾 《微电子学》 CAS CSCD 北大核心 2005年第2期199-202,共4页
 分析了影响CMOS模拟开关性能的主要因素,针对10位100MHz采样频率A/D转换器对输入信号动态特性的要求,设计了一种适合在3.3V电源电压下工作的CMOS全差分自举开关采样电路。基于0.35μm标准CMOS数模混合工艺,在Cadence环境下采用Hspice...  分析了影响CMOS模拟开关性能的主要因素,针对10位100MHz采样频率A/D转换器对输入信号动态特性的要求,设计了一种适合在3.3V电源电压下工作的CMOS全差分自举开关采样电路。基于0.35μm标准CMOS数模混合工艺,在Cadence环境下采用Hspice对电路进行了模拟。模拟结果显示,其无杂散动态范围达到95dB,满足了A/D转换器采样保持电路对输入信号高动态范围的要求,也保证了电路的可靠性。 展开更多
关键词 cmos A/D转换器 模拟开关 自举开关 电荷注入效应 全差分
下载PDF
一种CMOS高速采样/保持放大器 被引量:4
12
作者 薛亮 沈延钊 张向民 《微电子学》 CAS CSCD 北大核心 2004年第3期310-313,共4页
 文章分析了采样/保持电路的基本原理,设计了一种CMOS高速采样/保持放大器,采样频率可达到50MHz,并用TSMC的0.35μm标准CMOS工艺库模拟了整体电路和分块电路的性能。
关键词 cmos 采样/保持电路 运算放大器 模拟/数字转换器 自举开关
下载PDF
一种1.8V 10位120MS/s CMOS电流舵D/A转换器IP核 被引量:3
13
作者 朱樟明 李亚妮 杨银堂 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第3期588-592,共5页
采用低摆幅低交叉点的高速CMOS电流开关驱动器结构和中心对称Q2随机游动对策拓扑方式的pMOS电流源阵列版图布局方式,基于TSMC0.18μm CMOS工艺实现了一种1.8V10位120MS/s分段温度计译码电流舵CMOS电流舵D/A转换器IP核.当电源电压为1.8V... 采用低摆幅低交叉点的高速CMOS电流开关驱动器结构和中心对称Q2随机游动对策拓扑方式的pMOS电流源阵列版图布局方式,基于TSMC0.18μm CMOS工艺实现了一种1.8V10位120MS/s分段温度计译码电流舵CMOS电流舵D/A转换器IP核.当电源电压为1.8V时,D/A转换器的微分非线性误差和积分非线性误差分别为0.25LSB和0.45LSB,当采样频率为120MHz,输出频率为24.225MHz时的SFDR为64.9dB.10位D/A转换器的有效版图面积为0.43mm×0.52mm,符合SOC的嵌入式设计要求. 展开更多
关键词 数字模拟转换器 cmos 电流开关驱动器 匹配误差 电流源阵列
下载PDF
10位CMOS数模转换器在中子和γ混合环境下的综合辐射效应 被引量:3
14
作者 刘岩 杨善潮 +6 位作者 林东生 崔庆林 陈伟 龚建成 王桂珍 白小燕 郭晓强 《强激光与粒子束》 EI CAS CSCD 北大核心 2010年第9期2186-2190,共5页
研究了在反应堆中子和γ射线综合辐照环境下CMOS工艺10位数模转换器(DAC)的辐射效应。通过对DAC在γ辐射环境、中子辐射环境、中子和γ混合辐射环境以及中子预辐照后进行γ射线辐照下的效应对比发现,在中子和γ混合辐射环境下会产生电... 研究了在反应堆中子和γ射线综合辐照环境下CMOS工艺10位数模转换器(DAC)的辐射效应。通过对DAC在γ辐射环境、中子辐射环境、中子和γ混合辐射环境以及中子预辐照后进行γ射线辐照下的效应对比发现,在中子和γ混合辐射环境下会产生电离总剂量效应加剧现象,即一定混合程度的中子和γ同时辐照会增强CMOS器件的辐射效应。 展开更多
关键词 综合辐射效应 中子和γ混合环境 cmos数模转换器 电离总剂量效应 位移损伤
下载PDF
0.18μm CMOS施密特模数光电变换器 被引量:1
15
作者 成立 王玲 +3 位作者 伊廷荣 植万江 范汉华 王振宇 《半导体光电》 EI CAS CSCD 北大核心 2008年第4期520-523,共4页
设计了一种0.18μmCMOS模数光电变换器,包括光电检测和施密特模数变换电路两部分。为了改善它的增益线性度和稳定性,所用运算放大器中引入了负反馈,并采取了改进电路结构和优选元器件参数的措施;确定了运放的版图尺寸,芯片面积为0... 设计了一种0.18μmCMOS模数光电变换器,包括光电检测和施密特模数变换电路两部分。为了改善它的增益线性度和稳定性,所用运算放大器中引入了负反馈,并采取了改进电路结构和优选元器件参数的措施;确定了运放的版图尺寸,芯片面积为0.42mm×0.34mm;最后进行了光电变换器的仿真和硬件电路实验。结果表明该变换器的输出信号能反映位移量及其方向的变化规律;模数变换电路用3.0~5.0V电源供电,下限截止频率约6HZ,增益线性度达到6.4×10^-5,而功耗只有23mW,因此特别适用于低频位移量光电检测系统中。 展开更多
关键词 cmos集成电路 光电流 模数变换器 施密特触发器
下载PDF
一种6位超高速CMOS FLASH A/D转换器 被引量:2
16
作者 朱文举 陈杉 +2 位作者 杨银堂 朱樟明 杨凌 《微计算机信息》 北大核心 2008年第26期277-279,共3页
介绍了一种超高速六位快闪式CMOS A/D转换器的设计。该转换器采用0.18?m CMOS工艺。本转换器的特点是采用了一种被称之为基于反相器的阈值电压的比较器(TIQ)阵列来替代传统Flash结构中的电阻分压网络部分。仿真结果显示,在1.6GSPS的速度... 介绍了一种超高速六位快闪式CMOS A/D转换器的设计。该转换器采用0.18?m CMOS工艺。本转换器的特点是采用了一种被称之为基于反相器的阈值电压的比较器(TIQ)阵列来替代传统Flash结构中的电阻分压网络部分。仿真结果显示,在1.6GSPS的速度和1.8V的工作电压下,其功耗仅为39.20mW。 展开更多
关键词 A/D转换器 超高速 快闪式 cmos 反相器阈值电压比较器
下载PDF
一种CMOS超高速主从式采样/保持电路 被引量:2
17
作者 陈振中 王永禄 +2 位作者 胡蓉彬 陈繁 胡云斌 《微电子学》 CSCD 北大核心 2017年第2期195-198,共4页
基于65nm CMOS工艺,设计了一种新型的CMOS主从式采样/保持电路。采用全差分开环主从式的双通道采样结构,提高了电路的线性度。采用负电压产生技术,解决了纳米级工艺下电源电压低的问题。采用Cadence Spectre软件对电路进行仿真分析。仿... 基于65nm CMOS工艺,设计了一种新型的CMOS主从式采样/保持电路。采用全差分开环主从式的双通道采样结构,提高了电路的线性度。采用负电压产生技术,解决了纳米级工艺下电源电压低的问题。采用Cadence Spectre软件对电路进行仿真分析。仿真结果显示,在1.9V电源电压、相干采样下,当输入频率为1.247 5GHz,峰-峰值为0.4V的正弦波信号,采样率为2.5GS/s,负载为0.8pF时,电路的无杂散动态范围(SFDR)为78.31dB,总谐波失真(THD)为-75.69dB,有效位为11.51位,可用于超高速A/D转换器中。 展开更多
关键词 采样/保持电路 cmos 主从式 超高速 A/D转换器
下载PDF
4位5GS/s 0.18μm CMOS并行A/D转换器 被引量:1
18
作者 谢莉 王春华 肖奔 《微电子学》 CAS CSCD 北大核心 2009年第3期315-319,共5页
基于0.18μm CMOS工艺,设计了一种最大采样速率为5GS/s的4位全并行模数转换器。设计中,为了提高模数转换器的采样速度,采用三种技术相结合:1)比较电路与解码电路都采用流水线的工作方式;2)在比较器中使用电感技术,提高比较器的转换速度... 基于0.18μm CMOS工艺,设计了一种最大采样速率为5GS/s的4位全并行模数转换器。设计中,为了提高模数转换器的采样速度,采用三种技术相结合:1)比较电路与解码电路都采用流水线的工作方式;2)在比较器中使用电感技术,提高比较器的转换速度;3)使模拟电路和数字电路都工作在低摆幅的工作状态,在提高速度的同时,降低了电路的功耗。为了提高电路的信噪比,采用全差分输入输出方式和低摆幅时钟控制,并在解码器中先将温度计码转换成格林码,再将格林码转换成二进制码,有效地抑制了由比较电路产生的亚稳定性。仿真结果表明,在输入信号为102.539MHz、5GS/s采样率下,设计的电路有效比特数达3.74位,积分非线性和微分非线性分别小于0.255LSB和0.171LSB,功耗小于65mW。 展开更多
关键词 模数转换器 全并行模数转换器 cmos电路 流水线
下载PDF
一种CMOS折叠结构ADC中的失调抵消技术 被引量:3
19
作者 李志刚 石寅 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第2期206-213,共8页
CMOS折叠预放电路的失调是限制 CMOS折叠结构 A/ D转换器实现高分辨率应用的主要原因之一 .文中提出差分对的动态匹配技术改善了折叠预放电路的失调 ,从而为研制 CMOS工艺中的高分辨率折叠结构 A/ D转换器提供了一种可行方案 ,并给出了 ... CMOS折叠预放电路的失调是限制 CMOS折叠结构 A/ D转换器实现高分辨率应用的主要原因之一 .文中提出差分对的动态匹配技术改善了折叠预放电路的失调 ,从而为研制 CMOS工艺中的高分辨率折叠结构 A/ D转换器提供了一种可行方案 ,并给出了 MATL AB和电路仿真的实验结果 . 展开更多
关键词 A/D转换器 cmos模拟集成电路 折叠插值 失调 动态匹配
下载PDF
用于CMOS低中频GPS接收机的模数转换器的设计考虑与实现(英文) 被引量:1
20
作者 莫太山 叶甜春 马成炎 《电子器件》 CAS 2008年第3期853-858,共6页
首先对用于CMOS低中频GPS接收机的模数转换器(ADC)进行了设计考虑。由ADC引入的信噪比降低与四个因素有关:中频带宽,采样率,ADC的比特数及ADC的最大阈值与噪声均方根比值。在设计考虑的基础上,采用TSMC0.25μmCMOS单层多晶硅五层金属工... 首先对用于CMOS低中频GPS接收机的模数转换器(ADC)进行了设计考虑。由ADC引入的信噪比降低与四个因素有关:中频带宽,采样率,ADC的比特数及ADC的最大阈值与噪声均方根比值。在设计考虑的基础上,采用TSMC0.25μmCMOS单层多晶硅五层金属工艺实现了一个4bit16.368MHz闪烁型模数转换器,并将重点放在了前置放大器和提出的新的比较器的设计和优化上。在时钟采样率16.368MHz和输入信号频率4.092MHz的条件下,转换器测试得到的信噪失真比为24.7dB,无杂散动态范围为32.1dB,积分非线性为+0.31/-0.46LSB,差分非线性为+0.66/-0.46LSB,功耗为3.5mW。ADC占用芯片面积0.07mm2。 展开更多
关键词 模数转换器 闪烁型 cmos GPS接收机 低中频
下载PDF
上一页 1 2 8 下一页 到第
使用帮助 返回顶部