期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
应用于5GHz WLAN的单片CMOS频率综合器 被引量:1
1
作者 吴秀山 王志功 +4 位作者 康建颖 马成光 金琳 刘静 李青 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第2期231-236,共6页
采用中芯国际(SMIC)的0.18μm混合信号与射频1P6MCMOS工艺实现了WLAN802.11a收发机的锁相环型频率综合器,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制等电路。基于环路的线性模型,对环路... 采用中芯国际(SMIC)的0.18μm混合信号与射频1P6MCMOS工艺实现了WLAN802.11a收发机的锁相环型频率综合器,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制等电路。基于环路的线性模型,对环路参数的优化设计及环路性能进行了深入的讨论。流片后测试结果表明,该频率综合器的锁定范围为4096~4288MHz,在振荡频率为4.154GHz时,偏离中心频率1MHz处的相位噪声可以达到-117dBc/Hz,输出功率约为-3dBm。芯片面积为0.675mm×0.700mm。采用1.8V的电源供电,核心电路功耗约为24mW。 展开更多
关键词 频率综合器 锁相环 压控振荡器 预分频器 鉴频鉴相器 电荷泵 相位噪声
下载PDF
用于时钟恢复电路的高速集成锁相环设计研究 被引量:1
2
作者 王小力 刘刚 《新疆大学学报(自然科学版)》 CAS 2009年第1期16-19,86,共5页
本文在0.25μm CMOS工艺下设计实现了一种可用于STM-16标准时钟恢复电路的锁相环模块.在理论分析基础上,分别采用Alexander结构、改进型电流舵开关技术、Maneatis环形振荡器结构设计了锁相环模块中的鉴相器(PD)、电荷泵和压控振荡器电路... 本文在0.25μm CMOS工艺下设计实现了一种可用于STM-16标准时钟恢复电路的锁相环模块.在理论分析基础上,分别采用Alexander结构、改进型电流舵开关技术、Maneatis环形振荡器结构设计了锁相环模块中的鉴相器(PD)、电荷泵和压控振荡器电路,并完成了整个锁相环模块的优化.经Hspice仿真实验,设计实现的锁相环中心频率为2.5 025 GHz,在3.3V电源电压下的功耗为40 mW,环路带宽为60 MHz,锁定时间约为640 ns,满足性能设计需求,并具有低功耗、低电源电压、低噪声等特点,研究结果对于光纤通信系统、FM解调器、立体声解调器、声音检测器、频率分析仪和其他很多应用都要重要价值. 展开更多
关键词 时钟恢复电路 锁相环 鉴相器 电荷泵 压控振荡器
下载PDF
应用于无线通信收发系统锁相环的研究 被引量:3
3
作者 陈海波 孟桥 +2 位作者 李冬 张昆仑 王林锋 《电子器件》 CAS 北大核心 2016年第4期874-878,共5页
无线通信收发系统需要锁定时间较短的锁相环,从而提高数据传输速率。主要对PFD和电荷泵模块进行研究,消除了PFD的盲区,引入的推入式电荷泵加快了锁相环的入锁。在此基础上设计了一种快速锁定电荷泵锁相环(CP-PLL),并采用TSMC 0.35μm C... 无线通信收发系统需要锁定时间较短的锁相环,从而提高数据传输速率。主要对PFD和电荷泵模块进行研究,消除了PFD的盲区,引入的推入式电荷泵加快了锁相环的入锁。在此基础上设计了一种快速锁定电荷泵锁相环(CP-PLL),并采用TSMC 0.35μm CMOS工艺,Cadence Spectre/Virtuoso仿真工具对其进行验证。经测试,PLL能实现信号频率从203.4 MHz^286.6 MHz范围内的锁定,锁定时间小于60个时钟周期,相位噪声-107.75 d Bc/Hz@1 MHz,功耗小于13.15 m W。 展开更多
关键词 无线通信收发系统 盲区 电荷泵锁相环 快速入锁 相位噪声
下载PDF
锁相环用CMOS鉴频鉴相器及电荷泵的实现 被引量:3
4
作者 黄瑞 戴宇杰 卢桂章 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2004年第4期118-122,共5页
锁相环(PLL)是一个闭环相位自动控制系统,能够利用一个精确且稳定的频率产生一系列频率准确的信号,为系统内部的其它模块提供稳定的高频时钟.鉴相器是锁相环路中不可缺少的重要组成部分.为了改善传统鉴相器捕获范围小、捕获时间长的问题... 锁相环(PLL)是一个闭环相位自动控制系统,能够利用一个精确且稳定的频率产生一系列频率准确的信号,为系统内部的其它模块提供稳定的高频时钟.鉴相器是锁相环路中不可缺少的重要组成部分.为了改善传统鉴相器捕获范围小、捕获时间长的问题,本文介绍一种增加频率检测的鉴相器及电荷泵的设计方法. 展开更多
关键词 CMOS 锁相环 电荷泵 鉴频鉴相器
下载PDF
1.5 GHz Serdes低抖动锁相环的设计 被引量:2
5
作者 刘姗姗 万培元 +2 位作者 李建军 靳佳伟 林平分 《中国科技论文》 CAS 北大核心 2015年第2期130-133,138,共5页
设计并实现了一种应用于1.5GHz Serdes高速接口系统的低抖动锁相环。出于应用考虑,设计的重点是降低抖动,根据锁相环的系统特点、噪声特性以及物理实现时的种种外部干扰因素的影响,分别提出了系统级设计、电路设计以及版图设计上的减小... 设计并实现了一种应用于1.5GHz Serdes高速接口系统的低抖动锁相环。出于应用考虑,设计的重点是降低抖动,根据锁相环的系统特点、噪声特性以及物理实现时的种种外部干扰因素的影响,分别提出了系统级设计、电路设计以及版图设计上的减小噪声、降低抖动的方法。电荷泵锁相环采用0.18μm 1P4M互补金属氧化物半导体(CMOS)混合信号工艺制造,芯片面积为700μm×320μm。仿真结果表明,电路中心频率为1.5GHz,锁定时间小于5μs,偏离中心频率1MHz处的相位噪声为-95.39dBc/Hz,RMS jitter为3.6ps,总功耗为6mW。 展开更多
关键词 电荷泵锁相环 高速接口系统 低抖动
下载PDF
应用于锁相环的低电压高性能电荷泵设计
6
作者 杨青 李智群 《电脑知识与技术》 2009年第2期997-998,1001,共3页
该文设计采用SMIC1.2V,0.13μmCMOS工艺。通过对电荷泵的非线性特性分析,设计一种低电压,高性能的电荷泵电路。这种电荷泵电路上下支路的电流失配在300mV-900mV的输出摆幅下得到很好的优化,与传统低压结构比较有明显优势,同时设... 该文设计采用SMIC1.2V,0.13μmCMOS工艺。通过对电荷泵的非线性特性分析,设计一种低电压,高性能的电荷泵电路。这种电荷泵电路上下支路的电流失配在300mV-900mV的输出摆幅下得到很好的优化,与传统低压结构比较有明显优势,同时设计中也抑制了电荷共享等电学失配。 展开更多
关键词 电荷泵 锁相环 高性能 低压
下载PDF
一种用于锁相环的正反馈互补型电荷泵电路 被引量:2
7
作者 彭颖 应建华 +1 位作者 颜学超 李春霞 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第2期106-108,共3页
给出了一种新型的互补型电荷泵电路.采用正反馈技术,电路由CSMC1.2μmCMOS工艺实现,可工作在2V的低电压下.Spectre仿真结果显示,电荷泵的工作频率为100MHz时,功耗为0.08mW,输出信号的电压范围宽(0~2V),电路速度快,波形平滑,抖动小,在... 给出了一种新型的互补型电荷泵电路.采用正反馈技术,电路由CSMC1.2μmCMOS工艺实现,可工作在2V的低电压下.Spectre仿真结果显示,电荷泵的工作频率为100MHz时,功耗为0.08mW,输出信号的电压范围宽(0~2V),电路速度快,波形平滑,抖动小,在不增加电路功耗的前提下消除了传统电荷泵电路的电压跳变现象.该电荷泵电路可以很好地应用于低电源电压、高频锁相环电路. 展开更多
关键词 电荷泵 锁相环 CMOS
下载PDF
低杂散锁相环中鉴频鉴相器与电荷泵的设计 被引量:4
8
作者 李森 江金光 《微电子学》 CAS CSCD 北大核心 2016年第2期228-232,共5页
采用TSMC 0.18μm混合CMOS工艺,设计了一种应用在1.571GHz GNSS接收机中低杂散锁相环的鉴频鉴相器与电荷泵电路。鉴频鉴相器采用两相非重叠时钟结构和延时可控电路,实现了鉴频鉴相器的延时失配最小化和导通时间可调,在降低杂散的同时消... 采用TSMC 0.18μm混合CMOS工艺,设计了一种应用在1.571GHz GNSS接收机中低杂散锁相环的鉴频鉴相器与电荷泵电路。鉴频鉴相器采用两相非重叠时钟结构和延时可控电路,实现了鉴频鉴相器的延时失配最小化和导通时间可调,在降低杂散的同时消除死区。电荷泵采用4路控制信号和1路可控充电和放电电路,有效地优化了电流失配和电荷泵电流的大小,进一步降低锁相环的杂散。测试结果表明,在电源电压为1.8V,电荷泵电流为100μA时,延时失配和充放电电流失配近似为0,杂散为-71.77dBc@16.375 MHz。 展开更多
关键词 锁相环 鉴频鉴相器 电荷泵 低杂散 延时失配 电流失配
下载PDF
基于环路电流脉冲采样的低毛刺分数锁相环
9
作者 韩祥云 郑一心 《信阳师范学院学报(自然科学版)》 CAS 北大核心 2021年第1期119-123,共5页
针对分数锁相环中参考毛刺和分数毛刺较难根除的问题,提出一种基于环路电流脉冲采样的低毛刺技术.通过一种可变幅度电荷泵和一种固定位置可变周期脉冲发生器,使环路电流脉冲不仅有固定位置和可变幅度而且有可变的周期.其中,固定位置和... 针对分数锁相环中参考毛刺和分数毛刺较难根除的问题,提出一种基于环路电流脉冲采样的低毛刺技术.通过一种可变幅度电荷泵和一种固定位置可变周期脉冲发生器,使环路电流脉冲不仅有固定位置和可变幅度而且有可变的周期.其中,固定位置和可变幅度的环路电流脉冲特性用于根除参考毛刺;可变周期的环路电流脉冲特性用于减小分数毛刺.利用Spectre TM仿真分析了参考频率为20 MHz,分频比分别为120.13和120.25时分数锁相环的毛刺性能.仿真结果表明:环路的调谐电压在参考频率20 MHz及其整数倍频率处没有参考毛刺,在分数频率10 MHz处的分数毛刺较已有方案减小19.67 dB和21.77 dB.此外,在其他分数频率的分数毛刺均小于已有方案. 展开更多
关键词 分数锁相环 低毛刺 可变幅度电荷泵 固定位置可变周期脉冲发生器 Spectre TM
下载PDF
一种低功耗高频小数频率综合器
10
作者 汪瀚 黄鲁 孙利国 《微电子学》 CAS CSCD 北大核心 2015年第2期174-177,共4页
采用SMIC 180nm CMOS工艺,设计了一款用于脉冲超宽带系统的锁相环型小数频率综合器。使用闪烁噪声抑制技术、感性峰化技术和动态反馈技术,分别对正交压控振荡器、预分频器以及电荷泵的性能进行了优化。测试结果表明,该频率综合器芯片能... 采用SMIC 180nm CMOS工艺,设计了一款用于脉冲超宽带系统的锁相环型小数频率综合器。使用闪烁噪声抑制技术、感性峰化技术和动态反馈技术,分别对正交压控振荡器、预分频器以及电荷泵的性能进行了优化。测试结果表明,该频率综合器芯片能稳定工作在7.45GHz,功耗为27mW,带内和带外1MHz处相位噪声分别为-70dBc/Hz和-111.3dBc/Hz。 展开更多
关键词 锁相环 正交压控振荡器 预分频器 电荷泵 低功耗 CMOS
下载PDF
高性能CMOS鉴频鉴相器和电荷泵的设计 被引量:3
11
作者 苏浩 郭京 +3 位作者 牟仕浩 罗云霞 华尔天 闫树斌 《电子设计工程》 2021年第1期6-10,15,共6页
在最近几代通信系统设计中,锁相环已经成为实现频率合成器的标准方法。采用TSMC 0.18μm CMOS工艺,设计了一款应用在芯片级铷原子钟3.4 GHz激励源中的鉴频鉴相器和电荷泵电路。鉴频鉴相器由两个边沿触发、带复位的D触发器和一个与门组... 在最近几代通信系统设计中,锁相环已经成为实现频率合成器的标准方法。采用TSMC 0.18μm CMOS工艺,设计了一款应用在芯片级铷原子钟3.4 GHz激励源中的鉴频鉴相器和电荷泵电路。鉴频鉴相器由两个边沿触发、带复位的D触发器和一个与门组成。为了消除死区,在复位支路又加入了延时单位。电荷泵采用电流镜结构设计,有效地抑制了电流失配,进一步降低了输出信号的噪声。测试结果表明,在电源电压为1.8 V,电荷泵电流为50μA时,充放电电流最大失配仅为2.2μA,输出相位噪声为-145 dBc/Hz@1 MHz。 展开更多
关键词 鉴频鉴相器 电荷泵 锁相环 电流失配 死区效应
下载PDF
超高频RFID阅读器电荷泵锁相环设计
12
作者 于洋 《电子技术应用》 北大核心 2012年第12期38-40,44,共4页
设计了一款应用于超高频RFID阅读器的整数型电荷泵锁相环。在SMIC工艺下进行设计,采用Cadence进行了后仿真和版图绘制。仿真得到系统中心频率为966 MHz,输出信号幅度为1.4 V,系统相位裕度为49.8°,建立时间为2μs,功耗为12 mW,芯片... 设计了一款应用于超高频RFID阅读器的整数型电荷泵锁相环。在SMIC工艺下进行设计,采用Cadence进行了后仿真和版图绘制。仿真得到系统中心频率为966 MHz,输出信号幅度为1.4 V,系统相位裕度为49.8°,建立时间为2μs,功耗为12 mW,芯片面积为880μm×750μm。 展开更多
关键词 超高频 电荷泵锁相环 频率综合
下载PDF
电荷泵锁相环的z域建模
13
作者 宋佳颖 《现代电子技术》 2012年第24期145-148,152,共5页
为了对电荷泵锁相环进行更好的模拟及研究,采用采样保持器对进行电路了模拟,得出了一个新型的电荷泵锁相环z域模型。着重介绍了z域模型的推导方法。同时,给出了该模型的Matlab仿真结果,分析了其稳定性,与其他模型进行对比,得出的z域模... 为了对电荷泵锁相环进行更好的模拟及研究,采用采样保持器对进行电路了模拟,得出了一个新型的电荷泵锁相环z域模型。着重介绍了z域模型的推导方法。同时,给出了该模型的Matlab仿真结果,分析了其稳定性,与其他模型进行对比,得出的z域模型相比于之前的模型更容易计算与理解,也方便研究环路稳定性。 展开更多
关键词 电荷泵锁相环 建模 MATLAB z域模型
下载PDF
一种电荷泵型低抖动锁相环电路设计 被引量:2
14
作者 宋辉英 《中国集成电路》 2019年第7期29-34,共6页
本文采用HLMC55LP工艺,设计了一个输入范围5-500MHz,输出范围62.5-1500MHz的CPPLL(电荷泵型锁相环)。本文着重介绍电荷泵型锁相环的整体架构,以及叙述各模块的设计,仿真结果和环路稳定性的定量计算以及公式推导,本设计经流片验证,在1.08... 本文采用HLMC55LP工艺,设计了一个输入范围5-500MHz,输出范围62.5-1500MHz的CPPLL(电荷泵型锁相环)。本文着重介绍电荷泵型锁相环的整体架构,以及叙述各模块的设计,仿真结果和环路稳定性的定量计算以及公式推导,本设计经流片验证,在1.08-1.32V电压范围能够正常工作,并且功耗小于5mA,同时在各频率点的抖动测试中,RandomJitter小于8psRMS。 展开更多
关键词 锁相环 电荷泵 鉴频鉴相器 低通滤波器 抖动
下载PDF
A low phase noise and low spur PLL frequency synthesizer for GNSS receivers 被引量:1
15
作者 李森 江金光 +1 位作者 周细凤 刘江华 《Journal of Semiconductors》 EI CAS CSCD 2014年第1期96-103,共8页
A low phase noise and low spur phase locked loop (PLL) frequency synthesizer for use in global navigation satellite system (GNSS) receivers is proposed. To get a low spur, the symmetrical structure of the phase fr... A low phase noise and low spur phase locked loop (PLL) frequency synthesizer for use in global navigation satellite system (GNSS) receivers is proposed. To get a low spur, the symmetrical structure of the phase frequency detector (PFD) produces four control signals, which can reach the charge pump (CP) simultaneously, and an improved CP is realized to minimize the charge sharing and the charge injection and make the current matched. Additionally, the delay is controllable owing to the programmable PFD, so the dead zone of the CP can be eliminated. The output frequency of the VCO can be adjusted continuously and precisely by using a programmable LC-TANK. The phase noise of the VCO is lowered by using appropriate MOS sizes. The proposed PLL frequency synthesizer is fabricated in a 0.18 μm mixed-signal CMOS process. The measured phase noise at 1 MHz offset from the center frequency is -127.65 dBc/Hz and the reference spur is -73.58 dBc. 展开更多
关键词 PLL frequency synthesizer phase noise SPUR PFD CP VCO
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部