期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
高速FIR滤波器的流水线结构
被引量:
7
1
作者
张维良
郭兴波
+2 位作者
潘长勇
杨知行
韩周安
《电讯技术》
北大核心
2002年第2期57-60,共4页
通过一个 13阶线性相位的平方根升余弦滚降FIR数字滤波器的结构设计 ,介绍了如何应用流水线技术来设计高速FIR滤波器。考虑到FPGA的容量问题 ,对采用流水线技术之后的FIR滤波器占用的硬件资源进行了分析 。
关键词
FIR滤波器
流水线结构
数字滤波器
下载PDF
职称材料
基于SD数表示的求和算法
2
作者
何召兰
王竹萍
《信息技术》
2002年第7期10-11,14,共3页
二进制加法器已广泛应用于数字系统 ,但传统的二进制数表示求和过程中产生的进位限制了运算速度。文中提出了一种以 2为基数的SD (Singed -Digit)数表示的求和计算方法 ,并在此基础上应用可编程逻辑器件设计实现了SD加法器 ,简化了求和...
二进制加法器已广泛应用于数字系统 ,但传统的二进制数表示求和过程中产生的进位限制了运算速度。文中提出了一种以 2为基数的SD (Singed -Digit)数表示的求和计算方法 ,并在此基础上应用可编程逻辑器件设计实现了SD加法器 ,简化了求和运算过程。实验证明 ,通过这种算法可得到高速加法器 ,以提高运算速度。
展开更多
关键词
求和算法
SD数表示
进位
SD加法器
二进制
下载PDF
职称材料
对加法器CCS进位链的改进
被引量:
1
3
作者
吴珂
甘学温
赵宝瑛
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2006年第3期371-374,共4页
介绍了一种对加法器CCS进位链的改进电路,并与没有进行改进的传统的CCS进位链电路进行比较。对这两种电路结构在同样的条件下用SPICE模拟。从实验结果中可以看到,4-bit的加法器单元的进位传输延迟时间缩短了34.39%,并且第4位和的传输延...
介绍了一种对加法器CCS进位链的改进电路,并与没有进行改进的传统的CCS进位链电路进行比较。对这两种电路结构在同样的条件下用SPICE模拟。从实验结果中可以看到,4-bit的加法器单元的进位传输延迟时间缩短了34.39%,并且第4位和的传输延迟时间缩短了33.95%。
展开更多
关键词
进位链
加法器
CCS
CSS
传输延迟时间
下载PDF
职称材料
一种高速DSP中延迟优化的乘累加单元的设计与实现(英文)
4
作者
Sheraz Anjum
陈杰
李海军
《电子器件》
CAS
2007年第4期1375-1379,共5页
乘累加单元是任何数字信号处理器(DSP)数据通路中的一个关键部分.多年来,硬件工程师们一直倾注于其优化与改进.本文描述了一种速度优化的乘累加单元的设计与实现.本文的乘累加单元是为一种高速VLIW结构的DSP核设计,能够进行16×16+4...
乘累加单元是任何数字信号处理器(DSP)数据通路中的一个关键部分.多年来,硬件工程师们一直倾注于其优化与改进.本文描述了一种速度优化的乘累加单元的设计与实现.本文的乘累加单元是为一种高速VLIW结构的DSP核设计,能够进行16×16+40的无符号和带符号的二进制补码操作.在关键路径延迟上,本文的乘累加单元比其他任何使用相同或不同算数技术实现的乘累加单元都更优.本文的乘累加单元已成功使用于synopsys的工具,并与synopsys的Design Ware库中相同位宽的乘累加单元比较.比较结果表明,本文的乘累加单元比Design Ware库中的任何其他实现都要快,适合于在需要高吞吐率的DSP核中使用.注意:比较是在Design compiler中使用相同属性和开关下进行的.
展开更多
关键词
乘累加单元
改进的波兹编码
部分积
修整向量
Wallace树压缩器
进位保留加法器
进位传播加法器
下载PDF
职称材料
题名
高速FIR滤波器的流水线结构
被引量:
7
1
作者
张维良
郭兴波
潘长勇
杨知行
韩周安
机构
清华大学
出处
《电讯技术》
北大核心
2002年第2期57-60,共4页
文摘
通过一个 13阶线性相位的平方根升余弦滚降FIR数字滤波器的结构设计 ,介绍了如何应用流水线技术来设计高速FIR滤波器。考虑到FPGA的容量问题 ,对采用流水线技术之后的FIR滤波器占用的硬件资源进行了分析 。
关键词
FIR滤波器
流水线结构
数字滤波器
Keywords
FIR filter
Pipeline architecture
carry
save
adder
carry
propagate
adder
FPGA
分类号
TN713.7 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于SD数表示的求和算法
2
作者
何召兰
王竹萍
机构
哈尔滨理工大学
出处
《信息技术》
2002年第7期10-11,14,共3页
文摘
二进制加法器已广泛应用于数字系统 ,但传统的二进制数表示求和过程中产生的进位限制了运算速度。文中提出了一种以 2为基数的SD (Singed -Digit)数表示的求和计算方法 ,并在此基础上应用可编程逻辑器件设计实现了SD加法器 ,简化了求和运算过程。实验证明 ,通过这种算法可得到高速加法器 ,以提高运算速度。
关键词
求和算法
SD数表示
进位
SD加法器
二进制
Keywords
Signed-digit representation
carry
propag
ation
Signed-digit
adder
分类号
TP332.21 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
对加法器CCS进位链的改进
被引量:
1
3
作者
吴珂
甘学温
赵宝瑛
机构
北京大学信息科学技术学院微电子研究院
出处
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2006年第3期371-374,共4页
文摘
介绍了一种对加法器CCS进位链的改进电路,并与没有进行改进的传统的CCS进位链电路进行比较。对这两种电路结构在同样的条件下用SPICE模拟。从实验结果中可以看到,4-bit的加法器单元的进位传输延迟时间缩短了34.39%,并且第4位和的传输延迟时间缩短了33.95%。
关键词
进位链
加法器
CCS
CSS
传输延迟时间
Keywords
carry
chain
adder
CCS
CSS
propag
ation time
分类号
TP332.21 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种高速DSP中延迟优化的乘累加单元的设计与实现(英文)
4
作者
Sheraz Anjum
陈杰
李海军
机构
中国科学院微电子研究所通信与多媒体实验室
出处
《电子器件》
CAS
2007年第4期1375-1379,共5页
文摘
乘累加单元是任何数字信号处理器(DSP)数据通路中的一个关键部分.多年来,硬件工程师们一直倾注于其优化与改进.本文描述了一种速度优化的乘累加单元的设计与实现.本文的乘累加单元是为一种高速VLIW结构的DSP核设计,能够进行16×16+40的无符号和带符号的二进制补码操作.在关键路径延迟上,本文的乘累加单元比其他任何使用相同或不同算数技术实现的乘累加单元都更优.本文的乘累加单元已成功使用于synopsys的工具,并与synopsys的Design Ware库中相同位宽的乘累加单元比较.比较结果表明,本文的乘累加单元比Design Ware库中的任何其他实现都要快,适合于在需要高吞吐率的DSP核中使用.注意:比较是在Design compiler中使用相同属性和开关下进行的.
关键词
乘累加单元
改进的波兹编码
部分积
修整向量
Wallace树压缩器
进位保留加法器
进位传播加法器
Keywords
MAC (Multiply and Accumulate)
Modified Booth's Encoder
PPs (Partial Products)
CV (Correction Vector)
Wallace Tree Compressor
CSA
(carry
Save
adder)
cpa (carry propagate adder)
分类号
TN911.7 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
高速FIR滤波器的流水线结构
张维良
郭兴波
潘长勇
杨知行
韩周安
《电讯技术》
北大核心
2002
7
下载PDF
职称材料
2
基于SD数表示的求和算法
何召兰
王竹萍
《信息技术》
2002
0
下载PDF
职称材料
3
对加法器CCS进位链的改进
吴珂
甘学温
赵宝瑛
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2006
1
下载PDF
职称材料
4
一种高速DSP中延迟优化的乘累加单元的设计与实现(英文)
Sheraz Anjum
陈杰
李海军
《电子器件》
CAS
2007
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部