期刊文献+
共找到105篇文章
< 1 2 6 >
每页显示 20 50 100
高频采样下基于DFT的配电网相量测量算法研究 被引量:5
1
作者 周治国 王毅 张华良 《电力系统保护与控制》 EI CSCD 北大核心 2017年第19期101-108,共8页
配电网规模的增大以及分布式能源的并网给配电网的运行工况带来了巨大的挑战,面向配网的相量测量技术逐渐成为研究热点。针对输电网中各种相量测量算法在精度、响应时间以及实时性上不能有效兼顾的问题,提出一种适用于配电网的相量测量... 配电网规模的增大以及分布式能源的并网给配电网的运行工况带来了巨大的挑战,面向配网的相量测量技术逐渐成为研究热点。针对输电网中各种相量测量算法在精度、响应时间以及实时性上不能有效兼顾的问题,提出一种适用于配电网的相量测量算法。在定间隔高频采样条件下,该算法运用动态校正因子的思想对传统DFT算法进行校正,解决了传统算法在电力系统发生频偏或动态条件下测量精度骤降的缺点,保证算法在精度、响应时间以及实时性上同时满足配电网的量测要求。最后,基于该算法原理在Matlab/Simulink上搭建相量测量软件仿真平台,确保研究人员可以在仿真环境中就能验证配电网的相量测量算法甚至研究故障定位和状态估计等高级应用。 展开更多
关键词 配电网 离散傅立叶变换 相量测量算法 动态测试 建模
下载PDF
采用FPGA的电器试验功率因数DFT测量的研究 被引量:1
2
作者 陈堂敏 《电测与仪表》 北大核心 2004年第5期14-17,共4页
研究了采用FPGA芯片,利用智能化相位前推原理和离散傅里叶变换相结合来实现提高交流电器强电流通断试验功率因数和相位角测量准确度的原理和测量线路。
关键词 交流电器 强电流 通断试验 功率因数 dft FPGA 离散傅里叶变换
下载PDF
一个基于扫描方法的DFT设计与实现 被引量:2
3
作者 张炜杰 陈亦灏 +2 位作者 沈怿皓 赖宗声 段春丽 《微电子学与计算机》 CSCD 北大核心 2008年第5期169-172,共4页
DFT技术已经成为集成电路设计的一个重要组成部分.详细介绍了基于扫描测试的DFT原理和实现步骤,并对一个32位FIFO存储器电路实例进行扫描设计.根据扫描链的特点和电路多时钟域问题,采用了三种设计方案,整个流程包括了行为级Verilog代码... DFT技术已经成为集成电路设计的一个重要组成部分.详细介绍了基于扫描测试的DFT原理和实现步骤,并对一个32位FIFO存储器电路实例进行扫描设计.根据扫描链的特点和电路多时钟域问题,采用了三种设计方案,整个流程包括了行为级Verilog代码的修改、扫描设计综合以及自动测试模板产生(ATPG).对不同的设计方案给出了相应的故障覆盖率,并对生成的模板进行压缩优化,减少了测试仿真时间.最后分析了导致故障覆盖率不同的一些因素和设计中的综合考虑. 展开更多
关键词 可测性设计 扫描测试 扫描链 故障覆盖率
下载PDF
DFT在标记芯片中的应用
4
作者 蒋文 陈新武 《计算机与数字工程》 2007年第8期137-139,共3页
介绍DFT的基本概念及应用情况,DFT已经成为IC设计流程当中十分重要的一部份。并介绍DFT在一个具体项目-标记算法的ASIC实现中的应用。
关键词 dft 标记算法 可测试性设计
下载PDF
DFT类IC的多SITE高效测试研究 被引量:1
5
作者 孙恺凡 《电子与封装》 2016年第1期9-11,共3页
介绍了多SITE的测试技术,实现了对DFT类电路的SCAN测试。详细讨论了DFT类电路的硬件和软件设计过程及测试难点,针对测试过程中可能会遇到的信号干扰问题给出解决方法并得到良好的效果。多SITE测试大幅度提高了测试效率,减少了测试成本。
关键词 dft 多SITE 测试效率
下载PDF
基于FPGA的DFT验证平台的实现
6
作者 倪乐斌 于忠臣 《中国集成电路》 2014年第3期22-24,43,共4页
本文将根据实际芯片量产时机台测试环境来搭建基于FPGA的DFT验证平台具体解决方案,来解决芯片量产ATE设备进行测试所带来的一些弊端,帮助测试人员在实验室进行相应的DFT测试。
关键词 FPGA dft Scan-Chain 量产测试
下载PDF
Ethernet Controller SoC Design and Its Low-Power DFT Considerations 被引量:1
7
作者 ZHENG Zhaoxia ZOU Xuecheng YU Guoyi 《Wuhan University Journal of Natural Sciences》 CAS 2008年第1期75-80,共6页
In this paper, an Ethernet controller SoC solution and its low power design for testability (DFT) for information appliances are presented. On a single chip, an enhanced one-cycle 8-bit micro controller unit (MCU)... In this paper, an Ethernet controller SoC solution and its low power design for testability (DFT) for information appliances are presented. On a single chip, an enhanced one-cycle 8-bit micro controller unit (MCU), media access control (MAC) circuit and embedded memories such as static random access memory (SRAM), read only memory (ROM) and flash are all integrated together. In order to achieve high fault coverage, at the same time with low test power, different DFT techniques are adopted for different circuits: the scan circuit that reduces switching activity is implemented for digital logic circuits; BIST-based method is employed for the on-chip SRAM and ROM. According to the fault-modeling of embedded flash, we resort to a March-like method for flash built in self test (BIST). By all means above, the result shows that the fault coverage may reach 97%, and the SoC chip is implemented successfully by using 0.25 μm two-poly four-metal mixed signal complementary metal oxide semiconductor (CMOS) technology, the die area is 4.8×4.6 mm^2. Test results show that the maximum throughput of Ethemet packets may reach 7Mb·s^1. 展开更多
关键词 linear feedback shift registers (LFSR) design for testability(dft built in selftest(BIST) circuit under test (CUT)
下载PDF
DFT Techniques in DSP Chip Core NDSP25
8
作者 XUEJing BAIYong-qiang DENGZheng-hong ZHENGWei 《医学信息(医学与计算机应用)》 2004年第3期118-122,共5页
Design for Testability(DFT) is critical in chip design.DFT techniques insert hardware logic to an original design,in order to improve testability of the chip,and thus reduce test cost significantly.In this paper,we in... Design for Testability(DFT) is critical in chip design.DFT techniques insert hardware logic to an original design,in order to improve testability of the chip,and thus reduce test cost significantly.In this paper,we introduces the most frequently used DFT techniques,then put emphasis on the DFT policy and the DFT realization of the NDSP25 chip core,and analyses the result at last. 展开更多
关键词 易测性设计 NDSP25芯片 自测 数字信号处理
下载PDF
基于二维DFT的钢丝绳局部缺陷检测方法 被引量:1
9
作者 杨磊磊 刘志亮 +1 位作者 郭嘉树 左明健 《电子机械工程》 2022年第3期6-12,共7页
漏磁检测方法广泛应用于钢丝绳无损检测场景中,但受检测环境和绳股结构影响,往往难以直接从漏磁信号中提取缺陷特征。文中提出一种基于二维离散傅里叶变换的局部缺陷检测方法,利用环形霍尔传感器阵列采集钢丝绳的径向漏磁场,采用通道均... 漏磁检测方法广泛应用于钢丝绳无损检测场景中,但受检测环境和绳股结构影响,往往难以直接从漏磁信号中提取缺陷特征。文中提出一种基于二维离散傅里叶变换的局部缺陷检测方法,利用环形霍尔传感器阵列采集钢丝绳的径向漏磁场,采用通道均衡及通道插值方法将漏磁信号转换为二维漏磁图像进行处理。对漏磁图像进行二维离散傅里叶变换(Two-dimensional Discrete Fourier Transform,2D-DFT),并采用2D-DFT分析其频域特征,通过设置滤波器抑制漏磁图像中的股波及其他低频噪声信号。最后设置阈值获取二值化图像,提升局部缺陷的对比度,提取损伤特征并定位损伤位置。与基于一维离散傅里叶变换及基于斜向重采样的处理方法的对比结果表明,该方法更能有效抑制漏磁图像中的股波噪声,提升处理速度,识别钢丝绳局部损伤位置,为钢丝绳的局部缺陷检测提供了一种新的解决途径。 展开更多
关键词 无损检测 缺陷识别 二维离散傅里叶变换 股波滤除 钢丝绳
下载PDF
基于布尔逻辑的测试选择算法 被引量:13
10
作者 杨鹏 邱静 +1 位作者 刘冠军 沈亲沐 《测试技术学报》 2007年第5期386-390,共5页
提出了一种基于布尔逻辑运算的测试选择新方法.首先建立布尔关联矩阵来描述系统中故障与测试的相关关系;然后依据关联矩阵,分别定义描述故障检测用测试集和故障隔离用测试集的布尔逻辑函数;再根据布尔运算定律对逻辑函数进行展开和化简... 提出了一种基于布尔逻辑运算的测试选择新方法.首先建立布尔关联矩阵来描述系统中故障与测试的相关关系;然后依据关联矩阵,分别定义描述故障检测用测试集和故障隔离用测试集的布尔逻辑函数;再根据布尔运算定律对逻辑函数进行展开和化简处理,并根据计算结果得到最优测试集.通过案例验证了该方法的正确性,并指出了该方法的优势及其在计算复杂性方面存在的不足. 展开更多
关键词 测试性设计 测试选择 布尔逻辑 故障检测 故障隔离
下载PDF
集成电路可测性设计IO复用方法 被引量:9
11
作者 张玥 万培元 林平分 《半导体技术》 CAS CSCD 北大核心 2011年第9期705-709,共5页
超大规模集成电路特征尺寸逐步缩小的发展过程中,芯片面积是制约芯片成本的最重要因素之一,也是直接影响半导体产品市场竞争力的最重要因素之一。本文介绍了将所有可测性设计(DFT)的输入输出端口(IO)与各种类型的正常功能工作模式的IO... 超大规模集成电路特征尺寸逐步缩小的发展过程中,芯片面积是制约芯片成本的最重要因素之一,也是直接影响半导体产品市场竞争力的最重要因素之一。本文介绍了将所有可测性设计(DFT)的输入输出端口(IO)与各种类型的正常功能工作模式的IO复用的方法,从而达到减少IO并最终减小芯片面积的目的。介绍了输入信号和输出信号分别在单向端口IO和双向端口IO中复用的方法。然后,以一款经过0.18μm逻辑工艺流片验证的flash存储器控制芯片为例,对比了采用IO复用方法前后芯片的利用率和面积,证明了方案的可行性和有效性。 展开更多
关键词 面积 输入输出端口 复用 可测性设计 测试模式选择
下载PDF
多模式系统的测试顺序优化 被引量:4
12
作者 杨鹏 邱静 刘冠军 《计算机工程与应用》 CSCD 北大核心 2008年第6期17-19,共3页
研究了多模式系统的测试顺序优化问题。基于不同模式下测试与故障之间的依赖关系,结合系统故障的先验概率、可用测试的成本以及不同模式的转换费用,构造了该问题的数学描述模型。基于已有的搜索算法提出了一种准多步前向搜索算法,该算... 研究了多模式系统的测试顺序优化问题。基于不同模式下测试与故障之间的依赖关系,结合系统故障的先验概率、可用测试的成本以及不同模式的转换费用,构造了该问题的数学描述模型。基于已有的搜索算法提出了一种准多步前向搜索算法,该算法以信息增益为启发策略,可自动获取平均测试费用最少、且能快速实现系统故障检测与隔离的优化测试顺序。最后实例验证了该算法的正确性,证明该算法可解决实际问题。 展开更多
关键词 测试性设计 测试排序 测试模式 启发式函数
下载PDF
数字电路的高层测试技术及其发展 被引量:3
13
作者 成本茂 王红 +1 位作者 邢建辉 杨士元 《微电子学》 CAS CSCD 北大核心 2006年第2期187-191,共5页
简要介绍了数字VLSI电路高层测试的概念,主要的高层测试方法,高层测试中所采用的故障模型及其与门级stuck-at故障的对应关系;并展望了高层测试技术的发展趋势。
关键词 数字电路 VLSI 高层测试 故障模型 可测性设计 测试综合
下载PDF
一种遵循IEEE 1149.1标准的可测试性设计结构 被引量:7
14
作者 尹志刚 李华伟 李晓维 《微电子学与计算机》 CSCD 北大核心 2003年第5期23-27,共5页
IEEE1149.1(也称JTAG)是支持芯片边界扫描的国际标准,提供了统一的测试访问端口。如今,它已成为芯片必不可少的一种“开销”。本文通过定制JTAG逻辑,以求用最少的开销,最简单灵活的方式来管理各种DFT逻辑。
关键词 IEEE1149.1标准 国际标准 可测试性设计结构 时序电路
下载PDF
系统级的可测性设计 被引量:6
15
作者 郭筝 郭炜 《计算机工程》 CAS CSCD 北大核心 2005年第20期202-204,共3页
随着IC设计的不断发展,SoC由于其可重用性而被广泛应用,这使得可测性设计(DFT)也被提高到系统级的高度。从顶层模块考虑,必须对不同模块采用不同的测试策略,合理分配测试资源。该文通过实例,提供了一种可行的系统级DFT方案。
关键词 可测性设计 内建自测 扫描测试
下载PDF
航天器可测试性设计研究 被引量:7
16
作者 李彬 张强 +1 位作者 任焜 唐宁 《空间控制技术与应用》 2010年第5期13-17,共5页
在调研国内外可测试性技术发展历程的基础上,分析中国航天器可测试性设计技术与国外的差距,探讨其发展的前提条件和规划方法,提出适合中国航天器的可测试性设计的技术实现途径.
关键词 航天器 可测试性设计(dft) IEEE1149标准 内部测试(BIT)
下载PDF
基于微控制器的嵌入式边界扫描解决方案 被引量:2
17
作者 杜影 李洋 +3 位作者 徐鹏程 王石记 安佰岳 郑义 《计算机测量与控制》 北大核心 2014年第3期686-689,共4页
为了解决电路板快速诊断维修问题,嵌入式测试正以全新的概念成为板级电路测试的研究方向;嵌入式测试性设计,是将自动故障检测和诊断功能内置于电路板中,利用嵌入式测试控制器,在UUT内部实现故障检测;边界扫描技术作为高密度电路板故障... 为了解决电路板快速诊断维修问题,嵌入式测试正以全新的概念成为板级电路测试的研究方向;嵌入式测试性设计,是将自动故障检测和诊断功能内置于电路板中,利用嵌入式测试控制器,在UUT内部实现故障检测;边界扫描技术作为高密度电路板故障检测的主流技术,将结合嵌人式测试方法,成为板级乃至系统级故障检测的新发展方向;文章首先概述了嵌入式边界扫描技术,然后提出了一种基于微控制器的嵌入式边界扫描解决方案,阐述了嵌入式边界扫描的数据生成技术,最后以数字IO电路板为对象进行了测试性设计与验证,并给出结论;总体上,嵌入式测试以增强测试自动化、提高测试覆盖率和测试效率为目的,能够更好地降低产品整个寿命周期的测试维修成本。 展开更多
关键词 嵌入式测试 可测性 边界扫描 微控制器
下载PDF
集成电路测试技术的新进展 被引量:17
18
作者 时万春 《电子测量与仪器学报》 CSCD 2007年第4期1-4,共4页
近年来,半导体工业正在经历一些重要的变化。这些变化的源头就是基础材料的进步,其标志是跨入了毫微技术领域,其结果是我们进入了一个具有更好发展前景的现场系统集成新时代。从器件体系结构的观点,这种转变表现为从我们熟习的CPU、ASIC... 近年来,半导体工业正在经历一些重要的变化。这些变化的源头就是基础材料的进步,其标志是跨入了毫微技术领域,其结果是我们进入了一个具有更好发展前景的现场系统集成新时代。从器件体系结构的观点,这种转变表现为从我们熟习的CPU、ASICs和存储器到新一代的SOC和SIP。测试这些器件需要具有组合能力的高端测试仪,它必须兼有高端逻辑电路测试仪、RF和混合信号测试仪、存储器测试仪,还要附加一些这些传统测试仪上不可能具有的测试能力,包括提供重要的并行测试能力。本文希望能针对SOC和SIP中的一部分测试技术和测试方法学上的问题进行一定的讨论。这些主题分别是:IC测试系统、SIP测试、RF测试、DFT测试、并发测试和开放式体系结构ATE。 展开更多
关键词 集成电路测试系统 SIP测试 RF测试 dft测试 并发测试 开放式体系结构ATE
下载PDF
Garfield系列SoC芯片可测性设计与测试 被引量:5
19
作者 蔡志匡 黄凯 +1 位作者 黄丹丹 时龙兴 《微电子学》 CAS CSCD 北大核心 2009年第5期593-596,共4页
随着生产工艺的进步和芯片复杂度的增加,SoC芯片的测试问题显得越来越重要,传统的测试方法已不能满足现在的设计要求。文章介绍了基于130nm工艺的Garfield芯片可测性设计,包括边界扫描测试、存储器内建自测试、全速扫描测试和参数测试;... 随着生产工艺的进步和芯片复杂度的增加,SoC芯片的测试问题显得越来越重要,传统的测试方法已不能满足现在的设计要求。文章介绍了基于130nm工艺的Garfield芯片可测性设计,包括边界扫描测试、存储器内建自测试、全速扫描测试和参数测试;分析了全速测试时钟的生成和测试压缩电路的实现。实验结果表明,该方案的故障覆盖率和压缩效率最高可达到97.39%和30%,符合工程应用要求。 展开更多
关键词 可测性设计 扫描 内建自测试 SOC 测试压缩 全速测试
下载PDF
基于多值测试的诊断策略优化生成 被引量:21
20
作者 杨鹏 邱静 刘冠军 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第8期1675-1678,共4页
研究了多值输出测试条件下的诊断策略优化生成问题,把该问题形式化为一个最优多值与或决策树的搜索问题,然后将已有的基于二值测试的优化算法(信息增量启发式算法)同多值逻辑相结合,提出了包括多值输出测试和非对称测试的故障诊断策略... 研究了多值输出测试条件下的诊断策略优化生成问题,把该问题形式化为一个最优多值与或决策树的搜索问题,然后将已有的基于二值测试的优化算法(信息增量启发式算法)同多值逻辑相结合,提出了包括多值输出测试和非对称测试的故障诊断策略优化生成算法,最后应用测试案例验证了该算法的有效性。结果表明,本方法对二值或多值测试以及非对称测试均适用,可以获得诊断精度和测试费用的理想权衡。 展开更多
关键词 测试性设计 诊断策略 多值测试 非对称测试 与或树
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部