-
题名视频处理DSP并行接口的IP核设计
- 1
-
-
作者
彭欣
-
机构
西安电子科技大学CAD研究所
-
出处
《微电子技术》
2002年第1期29-32,共4页
-
文摘
并行接口是我们设计的视频DSP中的一个重要组成部分。本文重点讲述了视频处理DSP并行接口的IP核设计方案、设计中的难点以及问题解决。根据该设计方案使用硬件描述语言 (VerilogHDL)和采用自顶向下 (TOP DOWN)
-
关键词
视频处理
并行接口
IP核设计
数字信号处理器
-
Keywords
dsp
Parallel port
DMA
IP
soft core
-
分类号
TN911.72
[电子电信—通信与信息系统]
-
-
题名弹载计算机CPU数字模型系统开发
- 2
-
-
作者
罗阳
侯俊刚
-
机构
中国空空导弹研究院
-
出处
《航空兵器》
2012年第4期50-53,61,共5页
-
文摘
提出弹载计算机数字模型系统的研制需求,在此基础上,分析了该系统的功能组成,然后从COFF文件解析、DSP软核、指令解析执行三个方面详细介绍了该系统的具体开发过程,最后给出应用结论。
-
关键词
弹载计算机CPU数字模型系统
COFF
dsp软核
指令解析执行
-
Keywords
CPU numerical model system in the embedded computer
COFF
dsp soft core
parsingcommand execution
-
分类号
TP391.9
[自动化与计算机技术—计算机应用技术]
-
-
题名一种AMR语音编码器的VLSI设计及FPGA实现
被引量:1
- 3
-
-
作者
郑海东
王明江
王进祥
崔浩林
商迪
-
机构
哈尔滨工业大学微电子中心
-
出处
《微电子学与计算机》
CSCD
北大核心
2010年第2期17-21,25,共6页
-
文摘
AMR(自适应多速率)语音编码标准由于其低码率和高质量,在通信和多媒体领域得到广泛应用.针对AMR语音编码标准的算法特点,提出了一种"音频DSP软核+硬件加速器"的VLSI实现结构.这种结构能够有效地实现编码算法,同时达到低成本、低功耗的要求.综合后的电路在满足语音编码实时性的要求下能工作在50MHz频率以下,功耗仅有不到50mW,和78k门的芯片面积.最后通过FPGA整体验证,证明这种方案是可行有效的.同时优化后的音频DSP软核和硬件加速器中的模块复用设计,使得本设计方案对G.7xx系列编码算法具有通用和可移植性.
-
关键词
AMR
VLSI
dsp软核
硬件加速器
FPGA
-
Keywords
AMR
VLSI
dsp soft core
hardware accelerator
FPGA
-
分类号
TN4
[电子电信—微电子学与固体电子学]
-
-
题名基于可插接IP软核的现代电子系统设计方法
- 4
-
-
作者
元泽怀
-
机构
肇庆学院电子信息与机电工程学院
-
出处
《肇庆学院学报》
2009年第5期42-45,共4页
-
基金
肇庆学院青年科学研究基金资助项目(0931)
-
文摘
数字系统越来越复杂,但随着FPGA/CPLD的规模越来越大,使用IP核进行电子系统设计将是一个发展趋势.IP核的出现使得设计过程变得十分简单,用户甚至只需要将不同的模块连接起来,就可以实现一个完整的系统.用户可以在自己的FPGA设计中使用这些经过严格测试和优化过模块,减少设计和调试时间,降低开发成本,提高开发效率.
-
关键词
可插接IP
软核
SOPC
Matlab/dsp
BUILDER
-
Keywords
socketable IP
soft-core
SOPC
Matlab/dsp Builder
-
分类号
TP39
[自动化与计算机技术—计算机应用技术]
-
-
题名SOPC技术在图像处理中的应用与展望
被引量:1
- 5
-
-
作者
崔明
莫立东
王滨
张文明
-
机构
沈阳大学机械工程学院
-
出处
《新技术新工艺》
2009年第6期34-36,共3页
-
文摘
SOPC技术在硬件上对图像进行实时处理是图像处理技术新的发展方向,FPGA是运用SOPC技术进行图像处理的核心器件,本文介绍了SOPC技术及常用图像处理算法的原理和特点,将传统DSP图像处理技术与嵌入NiosⅡ软核处理器的FPGA芯片实现图像处理技术进行了比较,得出运用FP-GA能够提高图像处理的速度和工作频率,并对SOPC技术在图像处理中的应用现状进行了分析,指出应用SOPC技术进行图像实时处理和解决当前图像处理领域存在的问题有着重要意义,SOPC技术将引领图像处理技术向更高、更广泛的方向发展。
-
关键词
SOPC技术
图像处理
FPGA
dsp
NiosⅡ软核处理器
-
Keywords
SOPC technology, Image-processing, FPGA, dsp, NioslI soft core processor
-
分类号
TP317.4
[自动化与计算机技术—计算机软件与理论]
-
-
题名嵌入式多源高清视频监控系统设计与实现
被引量:4
- 6
-
-
作者
屈召贵
-
机构
四川工商学院
-
出处
《现代电子技术》
北大核心
2016年第3期68-71,75,共5页
-
文摘
针对高清视频监控系统的实际应用,基于FPGA和DSP嵌入式技术,设计并实现了一套基于FPGA和DSP嵌入式技术的多源高清视频监控系统。其中以FPGA和DSP芯片为板卡核心,采用模块化设计思想,实现了四路压缩视频流的解压缩和图像处理功能。使用SOPC构建基于NiosⅡ软核处理器的微控制器系统,实现视频的数据格式转换、缩放和叠加功能,将四路视频叠加拼接成一路视频。利用硬件编程实现视频流与辅助信息的同步,将整合后的视频数据通过PCI接口传输给上位机应用程序显示。最终通过试验给出了系统的监控效果,证明了系统的可行性和优越性。
-
关键词
视频监控
FPGA
dsp
SOPC软核
PCI通信
-
Keywords
video monitoring
FPGA
dsp
SOPC soft-core
PCI communication
-
分类号
TN919-34
[电子电信—通信与信息系统]
TP391
[自动化与计算机技术—计算机应用技术]
-
-
题名FPGA实际可用性评估与发展趋势分析
被引量:6
- 7
-
-
作者
俞吉波
孔雪
郑哲
祝永新
付宇卓
-
机构
上海交通大学微电子学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2011年第13期282-284,共3页
-
基金
国家"863"计划基金资助重点项目(2009AA012201)
上海市国际科技合作基金资助项目(09540701900)
上海市科委重大科技攻关计划基金资助项目(08dz501600)
-
文摘
根据现场可编程门阵列(FPGA)的发展现状,对FPGA器件的实际可用性进行评估,从可重构逻辑的利用、CPU软核/硬核的选择、内部块缓存的利用、输入/输出资源的利用、数字信号处理器固核的利用及时钟频率的可用范围进行研究,并给出FPGA的发展趋势。理论分析证明,Slice的利用率不宜高于85%,应选择有良好工具支持的软硬核厂商,并且所有的I/O信号须经过寄存器处理。
-
关键词
现场可编程门阵列
可用性评估
可重构逻辑
CPU软核
硬核
dsp固核
-
Keywords
Field Programmable Gate Array(FPGA)
usability evaluation
reconfigurable logic
CPU soft core/hard core
Digital Signal Processor (dsp) hard core
-
分类号
N945
[自然科学总论—系统科学]
-