期刊文献+
共找到386篇文章
< 1 2 20 >
每页显示 20 50 100
Analysis and Design of a Phase Interpolator for Clock and Data Recovery 被引量:5
1
作者 孙烨辉 江立新 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第5期930-935,共6页
In this paper,a detailed analysis of a phase interpolator for clock recovery is presented. A mathematical model is setup for the phase interpolator and we perform a precise analysis using this model. The result shows ... In this paper,a detailed analysis of a phase interpolator for clock recovery is presented. A mathematical model is setup for the phase interpolator and we perform a precise analysis using this model. The result shows that the output amplitude and linearity of phase interpolator is primarily related to the difference between the two input phases. A new encoding pattern is given to solve this problem. Analysis in the circuit domain was also undertaken. The simulation results show that the relation between RC time-constant and time difference of input clocks affects the linearity of the phase interpolator. To alleviate this undesired effect, two adjustable-RC buffers are added at the input of the PI. Finally,a 90nm CMOS phase interpolator,which can work in the frequency from 1GHz to 5GHz,is proposed. The power dissipation of the phase interpolator is lmW with a 1.2V power supply. Experiment results show that the phase interpolator has a monotone output phase and good linearity. 展开更多
关键词 phase interpolator clock and data recovery CMOS
下载PDF
基于面向TTE的新型数据综合系统的设计与实现
2
作者 张会新 洪应平 +1 位作者 姚玉林 杨应杰 《仪表技术与传感器》 CSCD 北大核心 2024年第1期81-86,共6页
针对传统总线无法实时网络传输,新型总线时间触发以太网(TTE)兼容IP协议和IEEE802.3协议,但TT业务和BE业务需设备满足TTE协议,实际工程缺少适用性的问题,设计了一种基于FPGA的时间触发以太网数据综合系统。该数据综合系统以FPGA作为核... 针对传统总线无法实时网络传输,新型总线时间触发以太网(TTE)兼容IP协议和IEEE802.3协议,但TT业务和BE业务需设备满足TTE协议,实际工程缺少适用性的问题,设计了一种基于FPGA的时间触发以太网数据综合系统。该数据综合系统以FPGA作为核心控制器,千兆网作为主要通信接口,在满足高速率、高宽带、高灵活的前提下,设计出数据综合模块,将多种传统总线与TTE总线良好兼容。试验结果表明:系统在同步精度高达40 ns、通信抖动仅为392 ns的前提下,数据转换收发无误码现象。同时将多种数据混合编帧,具备极高的稳定性与灵活性,为TTE网络数据服务于实际工程提供了可靠的解决方案。 展开更多
关键词 时间触发以太网 时钟同步 协议兼容 数据融合
下载PDF
应用于0.5~12.5Gb/s CMOS时钟数据恢复电路的相位插值器设计
3
作者 张媛菲 赵宏亮 尹飞飞 《电子设计工程》 2024年第10期130-134,共5页
文中采用28 nm CMOS工艺,设计了一款应用于半速率CDR电路中的相位插值器。该插值器采用锁相环提供的正交参考时钟,通过编码控制的DAC电流源调整电流权重控制输出相位,一个周期内可实现128次相位插值。为了提高接收器在多通道、多协议的... 文中采用28 nm CMOS工艺,设计了一款应用于半速率CDR电路中的相位插值器。该插值器采用锁相环提供的正交参考时钟,通过编码控制的DAC电流源调整电流权重控制输出相位,一个周期内可实现128次相位插值。为了提高接收器在多通道、多协议的性能,提出了输入时钟整形电路对斜率进行调节,提高了线性度。仿真结果表明,插值器在6.25 GHz工作频率下线性度良好,微分非线性(DNL)最大不超过1 LSB,积分非线性(INL)最大不超过2 LSB,实现了高线性度、宽频率范围的设计目标。 展开更多
关键词 相位插值器 线性度 时钟恢复电路 半速率 正交时钟
下载PDF
低真空管道磁浮系统环境测试与数据处理
4
作者 杨子镱 孟文 +1 位作者 孟祥印 傅茂龙 《计算机测量与控制》 2024年第1期16-22,共7页
针对低真空管道磁浮交通运输系统搭建了数据采集系统,采用了GPS信号授时与IEEE1588以太网时钟同步的方式实现了分布式数据采集系统的时钟同步网络;对系统的多传感器进行了低真空和电磁场环境的影响测试,发现低真空环境下激光位移传感器... 针对低真空管道磁浮交通运输系统搭建了数据采集系统,采用了GPS信号授时与IEEE1588以太网时钟同步的方式实现了分布式数据采集系统的时钟同步网络;对系统的多传感器进行了低真空和电磁场环境的影响测试,发现低真空环境下激光位移传感器产生了测量值减小的现象;同时以激光位移传感器为例,对比低真空环境下不同数据降噪方法对添加了不同信噪比的高斯噪声进行滤波处理,得出了不同信噪比下不同降噪方法的处理效果,以此为依据在工程实际情况选出最合适的降噪方法来得到更好的降噪效果;最后采用了基于不同降噪方法差值的数据异常值处理方法,与普通的区间估计异常值处理方法对比,从跳点去除效果和总去除个数证明了基于小波降噪的差值处理法对异常值处理的有效性,满足了实际工程的需要。 展开更多
关键词 低真空管道 磁浮交通 数据采集 时钟同步 数据降噪 异常值处理
下载PDF
异步BiSS-C协议的FPGA解码
5
作者 陈佳文 刘晴晴 邵春江 《微电子学与计算机》 2024年第2期101-107,共7页
为了在BiSS-C协议的处理器设备(Master,MA)时钟和现场可编程门阵列(Field Programmable Gate Array,FPGA)时钟异步的情况下获得BiSS-C协议传输的数据,提出一种异步时钟下FPGA解码BiSS-C协议的实现方法。首先,在FPGA中对BiSS-C传输的编... 为了在BiSS-C协议的处理器设备(Master,MA)时钟和现场可编程门阵列(Field Programmable Gate Array,FPGA)时钟异步的情况下获得BiSS-C协议传输的数据,提出一种异步时钟下FPGA解码BiSS-C协议的实现方法。首先,在FPGA中对BiSS-C传输的编码器数据进行16倍采样,用状态机解码BiSS-C数据,并对数据进行循环冗余校验(Cyclic Redundancy Check,CRC)。其次,在ModelSim中对FPGA软件进行仿真,对状态机的功能、FPGA软件的数据判读能力进行验证。最后,搭建光栅编码器数据采集系统,对FPGA的解码效果进行验证。仿真结果和试验结果表明:在异步时钟下FPGA能正确解码BiSS-C协议传输数据,解码得到的编码器角度位置误差不大于0.1'',误码率低、解码精度高。 展开更多
关键词 BiSS-C协议 现场可编程门阵列(FPGA) 异步时钟 数据解码 编码器
下载PDF
多基准终端星站钟差融合方法对比分析
6
作者 付欣 陈瑞琼 +3 位作者 刘娅 李孝辉 曾迎春 朱敏 《时间频率学报》 CSCD 2024年第2期104-109,共6页
随着科技的发展,国民经济、国防建设等行业对高精度时间的要求越来越高。目前通过标准时间复现系统可以实现2 ns以内的授时精度,但是仍然不能满足一些高精度时间频率用户的需求。当前使用的单一基准站在实际观测中会产生随机误差从而影... 随着科技的发展,国民经济、国防建设等行业对高精度时间的要求越来越高。目前通过标准时间复现系统可以实现2 ns以内的授时精度,但是仍然不能满足一些高精度时间频率用户的需求。当前使用的单一基准站在实际观测中会产生随机误差从而影响复现结果,为了将随机误差降到最小,提出了4种基于多基准终端的钟差数据融合方法,用于提高系统中标准时间的复现精度。通过对这4种方法进行分析研究,发现通过将各个基准终端GPS(global positioning system)和BDS(Beidou navigation satellite system)的星站钟差数据分开进行3σ剔除粗差后,再进行加权平均的方法,复现效果最优,可以有效解决只用单一基准终端数据所造成的复现精度低的问题,通过测试分析,相较使用单一基准终端,使用多基准终端的复现精度可由2 ns提升至0.35 ns。 展开更多
关键词 时间频率 时间复现 星站钟差 数据融合
下载PDF
A 28/56 Gb/s NRZ/PAM-4 dual-mode transceiver with 1/4 rate reconfigurable 4-tap FFE and half-rate slicer in a 28-nm CMOS 被引量:1
7
作者 Yukun He Zhao Yuan +5 位作者 Kanan Wang Renjie Tang Yunxiang He Xian Chen Zhengyang Ye Xiaoyan Gui 《Journal of Semiconductors》 EI CAS CSCD 2024年第6期35-46,共12页
A 28/56 Gb/s NRZ/PAM-4 dual-mode transceiver(TRx)designed in a 28-nm complementary metal-oxide-semiconduc-tor(CMOS)process is presented in this article.A voltage-mode(VM)driver featuring a 4-tap reconfigurable feed-fo... A 28/56 Gb/s NRZ/PAM-4 dual-mode transceiver(TRx)designed in a 28-nm complementary metal-oxide-semiconduc-tor(CMOS)process is presented in this article.A voltage-mode(VM)driver featuring a 4-tap reconfigurable feed-forward equal-izer(FFE)is employed in the quarter-rate transmitter(TX).The half-rate receiver(RX)incorporates a continuous-time linear equal-izer(CTLE),a 3-stage high-speed slicer with multi-clock-phase sampling,and a clock and data recovery(CDR).The experimen-tal results show that the TRx operates at a maximum speed of 56 Gb/s with chip-on board(COB)assembly.The 28 Gb/s NRZ eye diagram shows a far-end vertical eye opening of 210 mV with an output amplitude of 351 mV single-ended and the 56 Gb/s PAM-4 eye diagram exhibits far-end eye opening of 33 mV(upper-eye),31 mV(mid-eye),and 28 mV(lower-eye)with an output amplitude of 353 mV single-ended.The recovered 14 GHz clock from the RX exhibits random jitter(RJ)of 469 fs and deterministic jitter(DJ)of 8.76 ps.The 875 Mb/s de-multiplexed data features 593 ps horizontal eye opening with 32.02 ps RJ,at bit-error rate(BER)of 10-5(0.53 UI).The power dissipation of TX and RX are 125 and 181.4 mW,respectively,from a 0.9-V sup-ply. 展开更多
关键词 transceiver(TRx) feed-forward equalizer(FFE) clock and data recovery(CDR) continuous time linear equalizer(CTLE)
下载PDF
一种集成DFE和CDR的56 Gbit/s PAM-4 SerDes接收机设计
8
作者 郭嘉乐 张长春 +1 位作者 张翼 王静 《微电子学》 CAS 北大核心 2024年第3期450-457,共8页
基于65 nm CMOS工艺设计了一款1/4速率56 Gbit/s PAM-4 SerDes接收机,该接收机集成了可变增益放大、连续时间线性均衡(CTLE)、判决反馈均衡(DFE)、自适应阈值电压跟踪和无参考时钟数据恢复(CDR)等电路。可变增益放大技术被用来对接收信... 基于65 nm CMOS工艺设计了一款1/4速率56 Gbit/s PAM-4 SerDes接收机,该接收机集成了可变增益放大、连续时间线性均衡(CTLE)、判决反馈均衡(DFE)、自适应阈值电压跟踪和无参考时钟数据恢复(CDR)等电路。可变增益放大技术被用来对接收信号进行幅度调节;CTLE和2抽头DFE被用来进行信道畸变补偿;自适应阈值电压跟踪技术用来确定最优的PAM-4信号判决电平;无参考时钟CDR技术则在无外部参考时钟的前提下,被用来产生最佳判决时钟,同时基于边沿检测技术有效降低了PAM-4信号非对称电平转换引起的时钟抖动。后仿真结果表明,在1.2 V电源电压下,所设计的PAM-4接收机能够实现6.75~20.75 dB的可调增益范围和高达16 dB@14 GHz的信道高频衰减补偿,且在16.1 dB@14 GHz信道下,CDR提取出的7 GHz时钟抖动峰峰值为7.21 ps。工作于56 Gbit/s速率下,接收机功耗为227 mW,能效为4.05 pJ/bit。 展开更多
关键词 四电平脉冲幅度调制 SerDes接收机 判决反馈均衡器 时钟数据恢复 阈值电压跟踪
下载PDF
基于联合时钟恢复和均衡技术的光互连信号处理方法
9
作者 王英泽 李学华 杨玮 《激光杂志》 CAS 北大核心 2024年第5期153-158,共6页
在数据中心光互连系统中,针对时钟恢复模块和均衡模块相互依赖而导致两模块先决条件冲突的问题,提出了联合均衡和定时恢复反馈环路的数字信号处理方案。该方案针对PAM4信号特征,采用了改进的Gardner反馈式全数字时钟同步算法,以降低时... 在数据中心光互连系统中,针对时钟恢复模块和均衡模块相互依赖而导致两模块先决条件冲突的问题,提出了联合均衡和定时恢复反馈环路的数字信号处理方案。该方案针对PAM4信号特征,采用了改进的Gardner反馈式全数字时钟同步算法,以降低时钟恢复误差、提高收敛性能;在均衡模块,提出并采用了一种基于T/2分数间隔的改进级联多模盲均衡算法,以减小均衡稳态误差、改善信号均衡效果。仿真结果表明,该联合方案能够降低系统误码率,在满足硬判决前向纠错阈值下,40 km传输后的接收机灵敏度为-16 dBm,相较于级联方案提升了至少3 dBm。同时,联合方式的抗抽样时钟偏移(SCO)的能力更强,最大能容忍的SCO提高约200个时钟偏移量,说明本方案可以有效补偿线性损伤和时钟误差。 展开更多
关键词 数据中心光互连 盲均衡 时钟恢复 PAM4 强度调制/直接检测 数字信号处理
下载PDF
GPSⅢ星载原子钟长期性能评估
10
作者 王宇谱 马保印 +3 位作者 赵营营 许普润 李硕 李林阳 《大地测量与地球动力学》 CSCD 北大核心 2024年第11期1148-1154,共7页
为评估GPSⅢ星载原子钟的长期性能,对其数据特性和时频特性进行分析。结果表明,GPSⅢ星载钟存在相对固定的频率漂移,均值为(4.7±0.1)×10^(-14)/d;拟合噪声整体保持长期稳定,均值为(2.0±0.007)×10^(-10)s,但存在约2... 为评估GPSⅢ星载原子钟的长期性能,对其数据特性和时频特性进行分析。结果表明,GPSⅢ星载钟存在相对固定的频率漂移,均值为(4.7±0.1)×10^(-14)/d;拟合噪声整体保持长期稳定,均值为(2.0±0.007)×10^(-10)s,但存在约200d的波动周期;频率准确度在运行前期波动较大,但之后进入相对稳定状态,均值为(7.3±0.5)×10^(-12);千秒稳、万秒稳和天稳的均值分别为(2.5±0.02)×10^(-14)、(5.9±0.04)×10^(-15)和(4.2±0.04)×10^(-15);卫星钟差存在近似于卫星轨道周期1倍、2倍或1/2倍的显著周期项;GPSⅢ星载钟性能较GPSⅡF整体有改进和提升,但除准确度指标之外的整体性能稍逊于BDS-3和Galileo。 展开更多
关键词 GPSⅢ星载原子钟 时频特性 数据特性 性能评估
下载PDF
面向高性能计算机光互连的低抖动Retimer电路
11
作者 刘庆 王和明 +2 位作者 吕方旭 张庚 吕栋斌 《计算机工程与科学》 CSCD 北大核心 2024年第11期1940-1948,共9页
随着通信带宽的大幅提升,低抖动作为多场景应用中信号传输质量的关键指标,已成为信号完整性研究的重要方向。56 Gbaud的Retimer芯片是高性能计算机光互连数据传输的关键核心芯片,其抖动性能也制约着光模块高性能计算机的整体性能。针对... 随着通信带宽的大幅提升,低抖动作为多场景应用中信号传输质量的关键指标,已成为信号完整性研究的重要方向。56 Gbaud的Retimer芯片是高性能计算机光互连数据传输的关键核心芯片,其抖动性能也制约着光模块高性能计算机的整体性能。针对传统高速Retimer芯片抖动性能低的难题,首次提出了数据速率超过100 Gbps的低抖动Retimer电路。Retimer电路基于CDR+PLL架构,集成在光纤中继器中,具有均衡和全速率重定时功能;采用抖动消除的滤波电路,能在高噪声输入信号下取得良好的输出数据抖动性能,为解决传统Retimer直接采样转发导致输出数据抖动大的问题提供了技术支持。采用TSMC 28 nm CMOS工艺完成了基于CDR+PLL架构的低抖动Retimer电路设计。仿真结果表明,当输入112 Gbps PAM4时,Retimer的输出数据抖动为741 fs,相比于传统Retimer结构降低了31.4%。 展开更多
关键词 Retimer电路 时钟数据恢复(CDR) 锁相环(PLL) 低抖动
下载PDF
BDS-3卫星钟差改正数短期预报方法研究
12
作者 李家兴 贺凯飞 +2 位作者 杨金权 徐向 张胜威 《测绘工程》 2024年第3期53-59,共7页
针对RTS实时数据流产品在网络传输中存在的延迟以及数据中断等问题,文中结合BDS-3卫星钟差改正数的特点,分析实时数据流中BDS-3卫星钟差改正数的完整率和精度,提出一种基于一次差分和滑动时间窗口的残差修正钟差改正数短期预报模型。利... 针对RTS实时数据流产品在网络传输中存在的延迟以及数据中断等问题,文中结合BDS-3卫星钟差改正数的特点,分析实时数据流中BDS-3卫星钟差改正数的完整率和精度,提出一种基于一次差分和滑动时间窗口的残差修正钟差改正数短期预报模型。利用文中模型与一次多项式模型、基于一次差分的一次多项式模型和灰色模型进行BDS-3卫星钟差改正数预报精度的对比实验,结果表明,文中模型的预报精度最高,5 min、10 min、15 min和20 min的平均预报精度分别达到0.12 ns、0.14 ns、0.19 ns和0.20 ns,有效降低误差累积效应对预报精度的影响,对于RT-PPP的研究和应用具有重要的意义。 展开更多
关键词 BDS-3卫星 实时数据流 卫星钟差改正数 短期预报
下载PDF
一款0.16 mm^(2)基于180 nm CMOS采用全局去偏斜的半速率8×2.5 Gb/s时钟转发架构接收机
13
作者 杨力宏 李世新 +4 位作者 韩晨曦 云越恒 刘术彬 赵潇腾 朱樟明 《集成电路与嵌入式系统》 2024年第4期1-9,共9页
在时钟转发架构的高速有线通信接收机中,需要去偏斜电路实现时钟与数据之间的最佳采样关系,并保证多路数据的同步。本文提出了一种全局去偏斜方案,仅采用一路数据与时钟进行对齐,并通过时钟延时匹配与分布技术实现多路数据同步,减小了... 在时钟转发架构的高速有线通信接收机中,需要去偏斜电路实现时钟与数据之间的最佳采样关系,并保证多路数据的同步。本文提出了一种全局去偏斜方案,仅采用一路数据与时钟进行对齐,并通过时钟延时匹配与分布技术实现多路数据同步,减小了各通道独立去偏斜方案带来的功耗与面积开销。所提出的接收机由8路数据通道、1路半速率转发时钟通道与基于延迟锁定环路的全局去偏斜电路构成。基于180 nm CMOS工艺,在2.5 Gb/s数据率下,可去除输入时钟与数据任意偏斜,得到位于数据中心的采样相位,同时具有时钟占空比校准能力。在1.8 V电源电压下,所提出的接收机总功耗为187 mW,总面积为0.16 mm^(2),对比各通道独立去偏斜方案,功耗和面积开销分别节约了45.2%与62.8%。 展开更多
关键词 时钟转发 多路接收机 全局去偏斜 延迟锁定环路 时钟分布 数据同步 半速率
下载PDF
基于先进CMOS工艺的多通道Gbps LVDS接收器
14
作者 赵达 沈丹丹 +3 位作者 王亚军 杨亮 桂江华 邵健 《电子技术应用》 2024年第5期24-29,共6页
在SIP(System In a Package)系统中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模数转换器(Analog-to-Digital Converter,ADC)时,面临不同LVDS输出通道延时不同所导致的数据采集错误的问题,为此设计了一个多通道自... 在SIP(System In a Package)系统中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模数转换器(Analog-to-Digital Converter,ADC)时,面临不同LVDS输出通道延时不同所导致的数据采集错误的问题,为此设计了一个多通道自适应LVDS接收器。通过采用数据时钟恢复技术产生一个多相位的采样时钟,并结合ADC的测试模式来确认每一个通道的采样相位,能够自动对每一个通道的延时分别进行调整,以达到对齐各通道采样相位点,保证数据正确采集的目的。最后,基于先进CMOS工艺进行了接收器的设计、仿真、后端设计实现和流片测试,仿真和流片后的板级测试结果均表明该接收器能够对通道延迟进行自动调节以对齐采样相位,且最大的采样相位调节范围为±3 bit,信噪比大于65 dB,满足了设计要求和应用需求。 展开更多
关键词 模数转换器 多通道LVDS 锁相环 时钟数据恢复
下载PDF
一种工业光纤通信的时钟数据恢复方法
15
作者 王明玥 贺永鹏 +2 位作者 于志强 张中磊 于洪泽 《电气传动》 2024年第11期87-90,96,共5页
工业光纤通信由于晶振误差、码间干扰、基线漂移等原因,接收端会存在数据恢复错误率高的问题。长距离工业光纤通信中,接收端串行数据的电平前后抖动量会增大。针对该问题,提出了一种工业光纤通信的时钟数据恢复方法。方法采用6倍时钟进... 工业光纤通信由于晶振误差、码间干扰、基线漂移等原因,接收端会存在数据恢复错误率高的问题。长距离工业光纤通信中,接收端串行数据的电平前后抖动量会增大。针对该问题,提出了一种工业光纤通信的时钟数据恢复方法。方法采用6倍时钟进行过采样,判断串行数据跳变沿并归集到同一时钟下,并动态选择采样时钟。根据电平抖动容差,确认不同情况下所采样数据的有效性。经数据处理,将多路时钟采样的数据恢复为本地时钟下的串行数据,并最终将串行数据转换为并行数据。仿真和测试验证了所提方法的有效性。 展开更多
关键词 时钟数据恢复 工业光纤通信 现场可编程门阵列(FPGA)
下载PDF
重载铁路云数据中心架构方案研究
16
作者 赵国智 何澄 +2 位作者 张雪宸 阎晋峥 王华伟 《铁道货运》 2024年第10期58-67,共10页
为解决重载铁路多专业信息系统建设资源投资重复、数据共享不畅的问题,通过分析云平台、数据中台、数据中心机房的构成,研究重载铁路云数据中心的架构及其信息安全防护、网络可靠性保障、内外网隔离与互通等,提出包括服务、网络、安全... 为解决重载铁路多专业信息系统建设资源投资重复、数据共享不畅的问题,通过分析云平台、数据中台、数据中心机房的构成,研究重载铁路云数据中心的架构及其信息安全防护、网络可靠性保障、内外网隔离与互通等,提出包括服务、网络、安全防护、数据中台等多个维度构建的专有云数据中心总体架构,研究可为重载铁路云数据中心的建设提供技术支撑。通过需求分析、云平台架构设计和关键技术设计研究重载铁路云数据中心架构,包括设计总体架构、网络架构、数据中台架构和时钟同步架构,并从信息安全防护、网络可靠性、网络隔离与互通角度进行关键设计。通过方案研究,可有效支撑重载铁路云数据中心的建设。 展开更多
关键词 云平台 网络 时钟同步 信息安全 数据中心
下载PDF
手持式多功能变电站时钟同步信号分析仪的开发与应用
17
作者 张一军 李朋江 +1 位作者 王剑军 程树军 《中国高新科技》 2024年第11期77-79,共3页
本文旨在开发一种手持式多功能变电站时钟同步信号分析仪,该仪器主要关注三个核心领域:授时和被授时设备同步测试技术、数据传输和通道延时的测试以及变电站二次设备对时异常缺陷分析技术。通过对PPX、B码等的精确测试和分析,提高了同... 本文旨在开发一种手持式多功能变电站时钟同步信号分析仪,该仪器主要关注三个核心领域:授时和被授时设备同步测试技术、数据传输和通道延时的测试以及变电站二次设备对时异常缺陷分析技术。通过对PPX、B码等的精确测试和分析,提高了同步精度,减少了延迟。此外,还探讨了该分析仪在变电站建设和运维工作中的作用,特别是在设备同步功能和数据收发方面的潜在价值,以期为电网的安全运营提供有效参考。 展开更多
关键词 授时设备 时钟同步信号分析仪 同步测试 数据传输延时 通道延时
下载PDF
Research of storage technique for C-Temporal Relation Data Model
18
作者 (Dept. of Computer & Engineering, Guangxi University of Technology, Guangxi Liuzhou 645006, China) WANG Zhi-wen (Mechanical Engineering College, Guangxi University, 530004, NanNin China )CAI Qi-xian, Wang Hu-Qi 《微计算机信息》 北大核心 2008年第9期273-275,共3页
As there is datum redundancy in tradition database and temporal database in existence and the quantities of temporal database are increasing fleetly. We put forward compress storage tactics for temporal datum which co... As there is datum redundancy in tradition database and temporal database in existence and the quantities of temporal database are increasing fleetly. We put forward compress storage tactics for temporal datum which combine compress technology in existence in order to settle datum redundancy in the course of temporal datum storage and temporal datum of slow acting domain and momentary acting domain are accessed by using each from independence clock method and mutual clock method .We also bring forward strategy of gridding storage to resolve the problems of temporal datum rising rapidly. 展开更多
关键词 Temporal Relation data Model Datum redundancy Compress storage Independence clock method Mutual clock method Gridding Storage
下载PDF
25~28 Gbit/s CMOS高灵敏度光接收机电路设计
19
作者 金高哲 张长春 +2 位作者 袁丰 张瑛 张翼 《微电子学》 CAS 北大核心 2023年第4期581-587,共7页
基于65 nm CMOS工艺设计了一种25~28 Gbit/s具有自适应均衡和时钟数据恢复功能的光接收机电路。光接收前端采用低带宽设计,以优化接收机的灵敏度;采用判决反馈均衡器,以恢复低带宽前端引入的码间干扰。为了适应不同速率和工艺角引入的... 基于65 nm CMOS工艺设计了一种25~28 Gbit/s具有自适应均衡和时钟数据恢复功能的光接收机电路。光接收前端采用低带宽设计,以优化接收机的灵敏度;采用判决反馈均衡器,以恢复低带宽前端引入的码间干扰。为了适应不同速率和工艺角引入的码间干扰,结合SS-LMS自适应算法,实现信号的自适应均衡。无参考时钟数据恢复电路采用鉴频环路拓宽频率捕获范围,同时将半速率鉴相器嵌入均衡器中,以降低功耗和成本。后仿真结果表明,在100 fF光电二极管的寄生电容条件下,接收前端最大增益达到66 dBΩ,25%带宽处的等效输入噪声电流为15.3 pA·Hz^(-1/2),光接收机灵敏度为-14.5 dBm。当电源电压为1.2 V时,光接收机的整体功耗为181.1 mW。 展开更多
关键词 光接收机前端 判决反馈均衡器 时钟数据恢复电路 无参考时钟 嵌入式鉴相器
下载PDF
基于实测星载原子钟数据的脉冲星守时方法
20
作者 王禹淞 王奕迪 郑伟 《导航定位与授时》 CSCD 2023年第6期10-16,共7页
利用脉冲星估计星载原子钟钟差是实现卫星自主守时的途径之一。为充分分析基于脉冲星的自主守时系统性能,利用实测的星载原子钟钟差数据和中子星内部组成探测器(neutron star interior composition explorer, NICER)的PSR B1937+21脉冲... 利用脉冲星估计星载原子钟钟差是实现卫星自主守时的途径之一。为充分分析基于脉冲星的自主守时系统性能,利用实测的星载原子钟钟差数据和中子星内部组成探测器(neutron star interior composition explorer, NICER)的PSR B1937+21脉冲星的观测数据,对比分析了星载原子钟和脉冲星的误差特性。设计了脉冲星守时系统框架和星载原子钟钟差估计方法。以实测的星载原子钟钟差数据为基础,计算分析了脉冲星守时系统的性能。计算结果表明,若脉冲星的脉冲到达时间(time of arrival, TOA)解算精度为1μs/30 d,则原子钟钟差估计精度可达到优于1μs的水平,初步验证了脉冲星守时系统的可行性。 展开更多
关键词 卫星导航 脉冲星 守时 星载原子钟 数据分析
下载PDF
上一页 1 2 20 下一页 到第
使用帮助 返回顶部