期刊文献+
共找到57篇文章
< 1 2 3 >
每页显示 20 50 100
A Digital Phase Locked Loop Speed Control of Three Phase Induction Motor Drive: Performances Analysis
1
作者 Ben Hamed Mouna Sbita Lassaad 《Energy and Power Engineering》 2011年第1期61-68,共8页
This paper deals with performance analysis and implementation of a three phase inverter fed induction motor (IM) drive system. The closed loop control scheme of the drive utilizes the Digital Phase Locked Loop (DPLL).... This paper deals with performance analysis and implementation of a three phase inverter fed induction motor (IM) drive system. The closed loop control scheme of the drive utilizes the Digital Phase Locked Loop (DPLL). The DPLL is safely implemented all around the well known integrated circuit DPLL 4046. An ex-perimental verification is carried out on one kw scalar controlled IM system drives for a wide range of speeds and loads appliance. This presents a simple and high performance solution for industrial applications. 展开更多
关键词 digital phase locked Loop (dpll) INDUCTION Motor SCALAR Strategy Speed DRIVES and Load APPLIANCE
下载PDF
Linearized Phase Detector Zero Crossing DPLL Performance Evaluation in Faded Mobile Channels 被引量:1
2
作者 Qassim Nasir Saleh Al-Araji 《Circuits and Systems》 2011年第3期139-144,共6页
Zero Crossing Digital Phase Locked Loop with Arc Sine block (AS-ZCDPLL) is used to linearize the phase difference detection, and enhance the loop performance. The loop has faster acquisition, less steady state phase e... Zero Crossing Digital Phase Locked Loop with Arc Sine block (AS-ZCDPLL) is used to linearize the phase difference detection, and enhance the loop performance. The loop has faster acquisition, less steady state phase error, and wider locking range compared to the conventional ZCDPLL. This work presents a Zero Crossing Digital Phase Locked Loop with Arc Sine block (ZCDPLL-AS). The performance of the loop is analyzed under mobile faded channel conditions. The mobile channel is assumed to be two path fading channel corrupted by additive white Gaussian noise (AWGM). It is shown that for a constant filter gain, the frequency spread has no effect on the steady state phase error variance when the loop is subjected to a phase step. For a frequency step and under the same conditions, the effect on phase error is minimal. 展开更多
关键词 NON-UNIFORM Sampling digital phase locked LOOPS ZERO CROSSING dpll Mobile Faded CHANNELS
下载PDF
带残余频偏的软扩频信号伪码序列盲估计
3
作者 张天骐 张慧芝 +1 位作者 罗庆予 方蓉 《系统工程与电子技术》 EI CSCD 北大核心 2024年第10期3586-3593,共8页
针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号... 针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号长度为一倍伪码周期;然后利用其自相关矩阵的右上角元素估计失步点进行同步,并且在重新计算自相关矩阵后根据较大特征值个数估计进制数;最后通过多次快速SVD算法结合DPLL最终实现伪码序列的盲估计。仿真结果显示,所提方法在低信噪比条件下可以有效估计出带残余频偏的软扩频信号的伪码序列,并且性能优于其他对比方法。 展开更多
关键词 软扩频信号 盲估计 残余频偏 奇异值分解 全数字锁相环
下载PDF
Fuzzy-DPLL在感应加热电源中的应用与研究 被引量:2
4
作者 杨宗璞 宋书中 +1 位作者 马建伟 朱锦洪 《电力电子技术》 CSCD 北大核心 2010年第9期93-95,共3页
提出了在感应加热电源中采用模糊控制与数字锁相环相结合的负载频率跟踪方法,介绍了模糊控制与数字锁相环(Fuzzy-DPLL)控制器的原理及设计,并在Matlab中进行系统建模及验证,仿真及实验结果表明,采用Fuzzy-DPLL复合控制的感应加热设备具... 提出了在感应加热电源中采用模糊控制与数字锁相环相结合的负载频率跟踪方法,介绍了模糊控制与数字锁相环(Fuzzy-DPLL)控制器的原理及设计,并在Matlab中进行系统建模及验证,仿真及实验结果表明,采用Fuzzy-DPLL复合控制的感应加热设备具有快速的动态性能和高精度的稳态性能。 展开更多
关键词 感应加热电源 数字锁相环 模糊控制
下载PDF
应用于CDR电路的DPLL设计与实现 被引量:1
5
作者 余发强 徐东明 张云军 《科技信息》 2010年第01X期74-75,共2页
数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用,利用DPLL可以从串行位流数据中恢复出接收位同步时钟。时钟数据恢复(CDR)电路是同步光纤系统中的核心部件,性能优越的锁相环电路对CDR电路的实现有着极其... 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用,利用DPLL可以从串行位流数据中恢复出接收位同步时钟。时钟数据恢复(CDR)电路是同步光纤系统中的核心部件,性能优越的锁相环电路对CDR电路的实现有着极其关键的作用。本文介绍了一种全数字化CDR电路的设计。仿真和实验测试结果表明,该CDR电路可以对相位变化快速同步,尤其对突发数据的时钟恢复,相位抖动的消除有效。 展开更多
关键词 数字锁相环 时钟数据恢复 同步 FPGA
下载PDF
DPLL implementation in carrier acquisition and tracking for burst DS-CDMA receivers 被引量:3
6
作者 管云峰 张朝阳 赖利峰 《Journal of Zhejiang University Science》 EI CSCD 2003年第5期526-531,共6页
This paper presents the architectures, algorithms, and implementation considerations of the digital phase locked loop (DPLL) used for burst-mode packet DS-CDMA receivers. As we know, carrier offset is a rather challen... This paper presents the architectures, algorithms, and implementation considerations of the digital phase locked loop (DPLL) used for burst-mode packet DS-CDMA receivers. As we know, carrier offset is a rather challenging problem in CDMA system. According to different applications, different DPLL forms should be adopted to correct different maximum carrier offset in CDMA systems. One classical DPLL and two novel DPLL forms are discussed in the paper. The acquisition range of carrier offset can be widened by using the two novel DPLL forms without any performance degradation such as longer acquisition time or larger variance of the phase error. The maximum acquisition range is 1/(4T), where T is the symbol period. The design can be implemented by FPGA directly. 展开更多
关键词 CDMA digital phase locked loop(dpll) Carrier frequenc y offset
下载PDF
Fixed Point Iteration Chaos Controlled ZCDPLL
7
作者 Qassim Nasir 《International Journal of Communications, Network and System Sciences》 2016年第11期535-544,共11页
The stable operation of first and second order Zero Crossing Digital Phase Locked Loop (ZCDPLL) is extended by using a Fixed Point Iteration (FPI) method with relaxation. The non-linear components of ZCDPLL such as sa... The stable operation of first and second order Zero Crossing Digital Phase Locked Loop (ZCDPLL) is extended by using a Fixed Point Iteration (FPI) method with relaxation. The non-linear components of ZCDPLL such as sampler phase detector and Digital Controlled Oscillator (DCO) lead to unstable and chaotic operation when the filter gains are high. FPI will be used to stabilize the chaotic operation and consequently extend the lock range of the loop. The proposed stabilized loop can work in higher filter gains which are needed for faster signal acquisition. 展开更多
关键词 Non-Uniform Sampling digital phase locked Loops Zero Crossing dpll Chaos Control
下载PDF
新型全数字锁相环的逻辑电路设计 被引量:21
8
作者 徐健飞 庞浩 +1 位作者 王赞基 陈建业 《电网技术》 EI CSCD 北大核心 2006年第13期81-84,共4页
设计出一种新型全数字锁相环(enhancedphase-lockloop,EPLL)的逻辑电路。该电路基于轨迹跟踪原理实现与交流基波成分的同步,其锁相速度快,精度高。同时,为兼顾锁相速度和稳定性的设计要求,提出调节EPLL动态参数的新方法,获得具有优化结... 设计出一种新型全数字锁相环(enhancedphase-lockloop,EPLL)的逻辑电路。该电路基于轨迹跟踪原理实现与交流基波成分的同步,其锁相速度快,精度高。同时,为兼顾锁相速度和稳定性的设计要求,提出调节EPLL动态参数的新方法,获得具有优化结构的全数字锁相逻辑电路。锁相跟踪实验验证了该锁相环技术的性能,证实了其在提取和分析谐波方面的有效性。 展开更多
关键词 全数字锁相环 动态参数调节 同步 数字逻辑电路
下载PDF
扩频通信同步系统中锁相环的设计 被引量:7
9
作者 杨颖 陈培 +1 位作者 王云 陈杰 《哈尔滨工程大学学报》 EI CAS CSCD 北大核心 2010年第2期243-248,共6页
针对扩频通信系统的载波同步,提出一套完善的数字锁相环设计方案.该方案利用新颖的可控根法完成1~3阶模拟锁相环(APLL)环路参数设计,并实现从模拟域到数字域的转换,得到的数字锁相环(DPLL)的环路参数由单边环路噪声带宽BL和采... 针对扩频通信系统的载波同步,提出一套完善的数字锁相环设计方案.该方案利用新颖的可控根法完成1~3阶模拟锁相环(APLL)环路参数设计,并实现从模拟域到数字域的转换,得到的数字锁相环(DPLL)的环路参数由单边环路噪声带宽BL和采样间隔丁确定.分别对各阶数字锁相环的稳定约束、各种输入条件下的相位误差瞬态响应、稳态相位误差以及存在噪声时环路的跟踪性能进行理论分析,从而得到BL与T的选取原则.实验结果证明了分析的正确性和设计的有效性. 展开更多
关键词 载波同步 数字锁相环 扩频通信系统
下载PDF
全数字化组合式三相逆变器的锁相控制策略 被引量:6
10
作者 刘明先 裴雪军 +1 位作者 侯婷 康勇 《电气传动》 北大核心 2007年第10期39-42,共4页
针对逆变电源的并联冗余系统,分析了逆变电源同步锁相的基本原理,并对其进行了数学建模,分析了数字锁相环的稳定性以及稳态误差;锁相环中对载波周期进行了补偿,提高了锁相精度;最后以TMS320LF2407A为主控制器,数字同步锁相技术在一台10 ... 针对逆变电源的并联冗余系统,分析了逆变电源同步锁相的基本原理,并对其进行了数学建模,分析了数字锁相环的稳定性以及稳态误差;锁相环中对载波周期进行了补偿,提高了锁相精度;最后以TMS320LF2407A为主控制器,数字同步锁相技术在一台10 kV.A的组合式三相逆变器样机上得到了验证。试验结果表明该数字锁相环实现了逆变器输出电压与同步信号的同步。 展开更多
关键词 逆变器 数字锁相环 数学模型 数字信号处理器
下载PDF
基于FPGA的高阶全数字锁相环的设计与实现 被引量:9
11
作者 单长虹 王彦 +1 位作者 陈文光 陈忠泽 《电路与系统学报》 CSCD 北大核心 2005年第3期76-79,共4页
提出了一种实现高阶全数字锁相环的新方法。该锁相环以数字比例积分控制取代了传统的一些数字环路滤波控制方法,具有电路结构简单、控制灵活、跟踪精度高、环路性能好和易于集成的特点。文中介绍了该高阶全数字锁相环的系统结构和工作原... 提出了一种实现高阶全数字锁相环的新方法。该锁相环以数字比例积分控制取代了传统的一些数字环路滤波控制方法,具有电路结构简单、控制灵活、跟踪精度高、环路性能好和易于集成的特点。文中介绍了该高阶全数字锁相环的系统结构和工作原理,对其性能进行了理论分析和计算机仿真。应用EDA技术设计了该系统,并用FPGA实现了其硬件电路。仿真和硬件测试结果证实了该设计的正确性。 展开更多
关键词 全数字锁相环 比例积分 EDA 计算机仿真
下载PDF
基于ADS8364的电能质量监测采集系统设计 被引量:6
12
作者 张振川 余滨江 +1 位作者 赵旭 邓少军 《电测与仪表》 北大核心 2006年第4期43-45,51,共4页
电能质量监测是改善供电电能质量,降低电力系统故障的必要手段。本文设计了在电能质量监测系统中,起至关重要作用的信号采集电路。它是以A D S8364芯片为核心,外加输入信号的滤波和放大电路,在硬件连接上,还采用PLL锁相环技术来实现系... 电能质量监测是改善供电电能质量,降低电力系统故障的必要手段。本文设计了在电能质量监测系统中,起至关重要作用的信号采集电路。它是以A D S8364芯片为核心,外加输入信号的滤波和放大电路,在硬件连接上,还采用PLL锁相环技术来实现系统采样的逻辑控制,以达到同步的要求。最后结合实际电路,进行了系统的软件设计与实现。实践表明,该设计完全可以达到预期的采样精度,并能满足监测系统实时化的需要。 展开更多
关键词 电能质量 监测系统 信号采集 ADC PLL
下载PDF
数字锁相环在电力系统谐波检测中的应用 被引量:7
13
作者 王玉凤 范必双 王英健 《电子技术应用》 北大核心 2008年第4期51-52,62,共3页
分析了非同步采样对谐波测量精度的影响,提出采用数字锁相环来同步被测信号的方法。数字锁相环电路采用VHDL语言和可编程逻辑器件设计实现,并用MAX+plusⅡ软件进行仿真。仿真和测试结果表明,所设计的数字锁相环可以很好地跟踪被测信号,... 分析了非同步采样对谐波测量精度的影响,提出采用数字锁相环来同步被测信号的方法。数字锁相环电路采用VHDL语言和可编程逻辑器件设计实现,并用MAX+plusⅡ软件进行仿真。仿真和测试结果表明,所设计的数字锁相环可以很好地跟踪被测信号,如果模值K设为1,当跟踪至180ms时,频率误差仅为0.01Hz。 展开更多
关键词 数字锁相环 谐波检测 可编程逻辑器件
下载PDF
数字中频感应加热电源的研究 被引量:5
14
作者 朴兴哲 杨松 薛玉善 《电源学报》 CSCD 2013年第3期77-81,共5页
针对传统模拟中频控制系统的不足,对新型数字中频控制系统进行了研究和设计。提出一种基于DSP DS80C320微控制器为控制核心,主开关元件采用IGBT的数字感应加热系统,设计了系统的主电路、控制电路的结构。针对串联型感应加热电源频率跟... 针对传统模拟中频控制系统的不足,对新型数字中频控制系统进行了研究和设计。提出一种基于DSP DS80C320微控制器为控制核心,主开关元件采用IGBT的数字感应加热系统,设计了系统的主电路、控制电路的结构。针对串联型感应加热电源频率跟踪的要求,阐述了一种新型的数字锁相环(DPLL)控制方法,并对相位补偿与启动问题进行了探讨,最终给出了实验电路和实验结果。实际应用证明具有功率调节范围宽、频率变化小的优点,适用于在中频感应加热中的应用。 展开更多
关键词 感应加热 串联谐振 数字锁相环 相位补偿 功率调节
下载PDF
具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环 被引量:2
15
作者 刘素娟 杨维明 +2 位作者 陈建新 蔡黎明 徐东升 《微电子学与计算机》 CSCD 北大核心 2005年第7期1-4,9,共5页
提出了一种新型的数字锁相环(DPLL),它具有锁频(FL)和锁频-锁相(FPL)两种工作模式,在FL和FPL两种工作模式下分别可以获得较低的频率抖动和相位噪声。并采用自校准技术,具有快速锁定,低抖动,工作频率范围宽的优点。
关键词 数字锁相环(dpll) 锁频(FL) 锁频-锁相(FPL)
下载PDF
高性能同步相量测量装置守时钟研制 被引量:10
16
作者 钟山 付家伟 王晓茹 《电力系统自动化》 EI CSCD 北大核心 2006年第1期68-72,97,共6页
同步相量测量装置(PMU)可靠工作的关键是作为同步采样脉冲源的全球定位系统(GPS) 的秒脉冲的可靠性。针对由于气候、故障及其他因素可能造成秒脉冲失效的情况,采用数字锁相环 技术,利用复杂可编程逻辑器件(CPLD)及高精度晶振,研制了一... 同步相量测量装置(PMU)可靠工作的关键是作为同步采样脉冲源的全球定位系统(GPS) 的秒脉冲的可靠性。针对由于气候、故障及其他因素可能造成秒脉冲失效的情况,采用数字锁相环 技术,利用复杂可编程逻辑器件(CPLD)及高精度晶振,研制了一种高性能的PMU守时钟。GPS 信号正常时,守时钟跟踪输入的秒脉冲;秒脉冲失效时,守时钟则提供一定误差范围内与秒脉冲同 步的替代信号。文中分析了其性能,通过仿真和实验进行了验证。 展开更多
关键词 同步相量测量装置 全球定位系统 秒脉冲 复杂可编程逻辑器件 数字锁相环 守时钟
下载PDF
基于FPGA硬件实现的谐波检测方法 被引量:3
17
作者 范必双 王英健 王玉凤 《计算机仿真》 CSCD 2008年第4期235-240,共6页
针对现有系统对谐波检测实时性差和精度低的问题,介绍一种基于傅立叶变换和FPGA硬件实现的谐波检测方法。分析了谐波检测中影响测量精度的关键因素,采用数字锁相环来同步被测信号,以减小由非同步采样所产生的误差。基-4FFT处理器的硬件... 针对现有系统对谐波检测实时性差和精度低的问题,介绍一种基于傅立叶变换和FPGA硬件实现的谐波检测方法。分析了谐波检测中影响测量精度的关键因素,采用数字锁相环来同步被测信号,以减小由非同步采样所产生的误差。基-4FFT处理器的硬件设计采用全并行的乘法运算单元结构和并行的存储分配方法,最大限度地提高谐波检测的速度。数字锁相环和基-4FFT算法用VHDL语言设计实现,并用MAX+plusⅡ软件进行仿真,仿真结果表明,所设计的数字锁相环可以很好地跟踪被测信号,在180ms时,误差仅为0.01Hz,很好地消除了非同步采样所引起的测量误差;采用所设计的基-4FFT运算器对给定的谐波数据进行运算,得到的谐波幅值和相位误差小于0.05%,运算时间仅为8μs。 展开更多
关键词 谐波检测 现场可编程逻辑器件 数字锁相环 快速傅立叶变换
下载PDF
高速率8PSK信号的载波同步及实现 被引量:4
18
作者 姜波 王世练 温东 《电路与系统学报》 CSCD 北大核心 2009年第4期21-26,共6页
提出一种高速率8PSK信号的载波同步方案,数字锁相环组合频偏搜索实现接收机小频偏的载波同步;多组小频偏同步单元的并行操作获得接收机大频偏的粗略估计,基于反馈闭环实现载波粗同步,然后由一组小频偏同步单元完成残余频偏的精确跟踪及... 提出一种高速率8PSK信号的载波同步方案,数字锁相环组合频偏搜索实现接收机小频偏的载波同步;多组小频偏同步单元的并行操作获得接收机大频偏的粗略估计,基于反馈闭环实现载波粗同步,然后由一组小频偏同步单元完成残余频偏的精确跟踪及相位同步。分析了载波同步的抖动特性,并基于FPGA实现了该方案。测试结果表明,该载波同步方案动态范围大,跟踪性能好,相位抖动小,长期稳定性好,在中低信噪比下,系统实现损耗小于0.5dB。适合于中继卫星信道高速率8PSK信号的载波同步。 展开更多
关键词 载波同步 数字锁相环(dpll) 数据中继卫星系统 抖动
下载PDF
内嵌数字锁相环的自适应空时联合均衡器在水下高速数字通信中的应用研究 被引量:5
19
作者 刘云涛 杨莘元 《哈尔滨工程大学学报》 EI CAS CSCD 北大核心 2005年第5期658-662,共5页
为了克服水下信道严重的时变多途干扰和衰落对水下通信的影响,提高水下通信的作用距离和可靠性,在水下高速数字通信中对内嵌数字锁相环(digital phase-locked loop,DPLL)的自适应空时DFE(判决反馈均衡器)进行了研究和分析,给出了这种自... 为了克服水下信道严重的时变多途干扰和衰落对水下通信的影响,提高水下通信的作用距离和可靠性,在水下高速数字通信中对内嵌数字锁相环(digital phase-locked loop,DPLL)的自适应空时DFE(判决反馈均衡器)进行了研究和分析,给出了这种自适应空时判决反馈均衡器中各种算法和参数条件下的仿真结果.并给出了采用这种自适应空时判决反馈均衡器的水下通信系统的湖水试验结果,结果表明这种均衡器是可行和有效的. 展开更多
关键词 水下通信 空时DFE 自适应均衡 dpll
下载PDF
基于数字锁相环的新型频相检测方法研究 被引量:2
20
作者 王勇 廖桂生 王喜媛 《微纳电子技术》 CAS 2008年第1期55-58,共4页
在经典DPLL(数字锁相环)的基础上,提出了一种在中频过采样背景条件下利用过采样值进行相位捕捉和跟踪的新型数字锁相环。该方法利用两级鉴频器实现频率锁定,同时利用高频过采样实现数字锁相,对相位误差一步调整到位而不需连续多次调整... 在经典DPLL(数字锁相环)的基础上,提出了一种在中频过采样背景条件下利用过采样值进行相位捕捉和跟踪的新型数字锁相环。该方法利用两级鉴频器实现频率锁定,同时利用高频过采样实现数字锁相,对相位误差一步调整到位而不需连续多次调整。最后讨论了波形失真和随机抖动的影响;利用相对阈值法使性能得到很大改善。该方法解决了锁定精度和锁定时间不能同时兼顾以及抗干扰能力差等若干问题。 展开更多
关键词 数字锁相环 数字鉴相器 环路滤波器
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部