期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
ECC技术在大容量智能Smart Media卡上的应用 被引量:1
1
作者 史富强 林辉 《电子设计工程》 2009年第1期103-105,共3页
分析了Smart Media(SM)智能卡的使用现状,特别是大容量SM卡数据存储系统的关键技术问题。提出利用ECC编码技术在SM卡实现DOS文件系统的ECC编码,从而解决大容量SM卡在实际应用中的关键技术问题。
关键词 SMART Media(SM卡)/智能卡 大容量 错误检查和纠正编码(ecc) DOS文件系统
下载PDF
基于FPGA的NAND Flash ECC校验 被引量:7
2
作者 吕小微 《电子科技》 2011年第6期34-37,共4页
基于Flash存储器的Hamming编码原理,在Altera Quartus II 7.0开发环境下,实现ECC校验功能。测试结果表明,该程序可实现每256 Byte数据生成3 Byte的ECC校验数据,能够检测出1 bit错误和2 bit错误,对于1 bit错误还能找出其出错位置并予以纠... 基于Flash存储器的Hamming编码原理,在Altera Quartus II 7.0开发环境下,实现ECC校验功能。测试结果表明,该程序可实现每256 Byte数据生成3 Byte的ECC校验数据,能够检测出1 bit错误和2 bit错误,对于1 bit错误还能找出其出错位置并予以纠正,可应用于NAND Flash读写控制器的FPGA设计,保证数据传输的可靠性。 展开更多
关键词 ecc校验 FPGA NAND FLASH 读写控制器
下载PDF
基于可逆整数变换和ECC校验的可逆水印算法 被引量:1
3
作者 沈蕴婕 曹中 《计算机应用与软件》 CSCD 2010年第11期272-275,共4页
数字水印技术已经成为保护数字媒体版权和防纂改的重要方法之一,并且已经日渐完善和成熟,但是现实中许多场合要求去除水印后的载体图片和原图完全一致,不允许嵌入水印而产生的任何失真,于是在脆弱水印方向上产生了可逆水印。通过理论和... 数字水印技术已经成为保护数字媒体版权和防纂改的重要方法之一,并且已经日渐完善和成熟,但是现实中许多场合要求去除水印后的载体图片和原图完全一致,不允许嵌入水印而产生的任何失真,于是在脆弱水印方向上产生了可逆水印。通过理论和实验分析,提出一种基于可逆整数变换和ECC校验的可逆水印算法。利用整数变换后均值和差值之间存在的冗余,嵌入由ECC校验算法计算产生的认证信息。实验结果表明,本算法能在图片中找到合适的冗余位置进行水印的嵌入,并且在接受端可以完全恢复的原图内容,实现图片的完整性保护。 展开更多
关键词 可逆整数变换 ecc校验 LOGISTIC混沌序列
下载PDF
基于NAND Flash的海量存储器的设计 被引量:18
4
作者 舒文丽 吴云峰 +2 位作者 孙长胜 吴华君 唐斌 《电子器件》 CAS 北大核心 2012年第1期107-110,共4页
针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPG... 针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPGA进行多片NAND Flash芯片并行读写来提高读写带宽,使得大容量高带宽的存储器得以实现。针对NAND Flash存在坏块的缺点,提出了相应的管理方法,保证了数据的可靠性。 展开更多
关键词 NAND FLASH 海量存储 并行操作 坏块管理 ecc校验
下载PDF
基于Cortex-M3的高速安全U盘设计 被引量:2
5
作者 郑奇 袁志勇 +2 位作者 肖玲 王慧玲 王高华 《计算机工程与设计》 CSCD 北大核心 2014年第4期1214-1220,共7页
针对病人数据保密和安全性需求,提出一种基于ARM Cortex-M3的高速安全U盘设计与实现方法。重点阐述U盘固件设计中存储管理部分的写操作优化、磨损均衡管理策略、坏块管理算法、NAND Flash ECC校验方法,以及U盘安全性软件设计与实现等。... 针对病人数据保密和安全性需求,提出一种基于ARM Cortex-M3的高速安全U盘设计与实现方法。重点阐述U盘固件设计中存储管理部分的写操作优化、磨损均衡管理策略、坏块管理算法、NAND Flash ECC校验方法,以及U盘安全性软件设计与实现等。实验结果表明,该高速安全U盘能在实现USB2.0高速传输的同时,较好地确保U盘使用的安全性。 展开更多
关键词 安全U盘 CORTEX-M3 固件 USB2 0 写优化 ecc校验
下载PDF
基于混合加密算法与FUK技术的SMIS数据安全设计与实现 被引量:1
6
作者 朱贵良 王朝峰 张晓强 《计算机应用与软件》 CSCD 北大核心 2012年第2期145-148,共4页
以大型销售MIS的数据安全问题为例,提出以终端ID号、钥匙盘ID号和终端用户样本指纹绑定为一体的身份认证方案。该方案采用软硬件协同工作方式,克服了传统身份认证模式或安全性能低,或运算成本高等缺陷,提高了认证效率,并保证了合法用户... 以大型销售MIS的数据安全问题为例,提出以终端ID号、钥匙盘ID号和终端用户样本指纹绑定为一体的身份认证方案。该方案采用软硬件协同工作方式,克服了传统身份认证模式或安全性能低,或运算成本高等缺陷,提高了认证效率,并保证了合法用户操作的唯一性和认证过程的不可抵赖性。提出的基于ECC与一维混沌加密算法优点相结合的混合加密方案,使基于互联网传送的数据安全性有了实质性提高。基于分治叠加法的大整数计算成果运用,克服了计算机精度域的限制,使密钥空间从理论上趋向于无穷大。试验结果表明,基于混合加密算法的数据安全方案具有良好的抗穷举攻击和抗差分攻击能力。该项研究为解决各类MIS的数据安全问题提供了重要策略,意义重大。 展开更多
关键词 SMIS 身份认证 FUK技术 混合加密算法 LOGISTIC ecc 大整数化
下载PDF
分簇无线传感器网络中根校验全分集LDPC码设计与能效分析 被引量:4
7
作者 郭锐 刘春于 +2 位作者 张华 包建荣 姜斌 《电子与信息学报》 EI CSCD 北大核心 2015年第7期1580-1585,共6页
高效的差错控制编码技术(ECC)可以增强无线传感器网络传输稳定性、网络的能量利用效率。为了充分利用无线传感器网络中蕴含的分集资源应对恶劣信道环境导致的高差错概率,该文研究了基于根校验全分集LDPC码的差错控制编码技术。首先,提... 高效的差错控制编码技术(ECC)可以增强无线传感器网络传输稳定性、网络的能量利用效率。为了充分利用无线传感器网络中蕴含的分集资源应对恶劣信道环境导致的高差错概率,该文研究了基于根校验全分集LDPC码的差错控制编码技术。首先,提出在分簇无线传感器网络中,基于根校验全分集LDPC码的编码方案;其次,设计了适用于所提方案的速率兼容全分集LDPC码字结构。最后,分析了所提编码系统的能效。仿真结果表明,在信道条件较差的环境中(仿真中,信道噪声大于44 10 m W-′),采用该文的编码方案,能够显著提高无线传感器网络的能效。 展开更多
关键词 无线传感器网络 差错控制编码 能效 全分集 低密度奇偶校验
下载PDF
风神蓝鸟轿车发动机集中控制系统故障诊断
8
作者 王忠良 陈昌建 +1 位作者 王再宙 邢世凯 《汽车电器》 2006年第9期44-46,49,共4页
风神蓝鸟轿车发动机采用日产汽车公司先进的发动机集中控制系统(ECCS)。本文介绍日产蓝鸟轿车发动机集中控制系统的基本检查方法、故障自诊断系统的诊断模式和功能、故障自诊断的方法以及故障代码的含义。
关键词 发动机集中控制系统 基本检查 故障诊断 诊断模式
下载PDF
嵌入式文件系统坏快管理
9
作者 钟锐 方文楷 《电脑知识与技术(过刊)》 2007年第20期415-417,共3页
本文针对嵌入式文件系统特点提出并实现了一套坏块管理方案,该方案解决了坏簇与整个块数据和FAT表的更新问题.经测试,该方案能很好实现坏块文件的保存,另我们通过将ECC校验代码段置入片内高速寄存器的方法优化使用ECC校验策略的文件读... 本文针对嵌入式文件系统特点提出并实现了一套坏块管理方案,该方案解决了坏簇与整个块数据和FAT表的更新问题.经测试,该方案能很好实现坏块文件的保存,另我们通过将ECC校验代码段置入片内高速寄存器的方法优化使用ECC校验策略的文件读写速度.我们打开ECC校验,在50个校验循环中将文件读速度较原先提高了39.69%;写效率提高了49.75%. 展开更多
关键词 坏块管理 坏簇 扇区 FAT表 ecc校验
下载PDF
存储式弹载数据记录仪存储可靠性技术研究 被引量:10
10
作者 朱金瑞 王代华 +1 位作者 苏尚恩 王晓楠 《兵器装备工程学报》 CAS 北大核心 2019年第1期159-162,共4页
采用无效块管理技术和ECC校验技术,进行了弹载数据记录仪存储逻辑方案设计,并给出两种可靠性存储技术的具体实现手段,提高了测试数据的完整性和可靠性。经过系统功能测试,验证了该系统存储逻辑正确、数据准确、可靠性高,具有良好的可移... 采用无效块管理技术和ECC校验技术,进行了弹载数据记录仪存储逻辑方案设计,并给出两种可靠性存储技术的具体实现手段,提高了测试数据的完整性和可靠性。经过系统功能测试,验证了该系统存储逻辑正确、数据准确、可靠性高,具有良好的可移植性和推广价值。 展开更多
关键词 存储测试 数据采集 NAND FLASH 无效块管理 ecc校验
下载PDF
一种可编程高可靠性存储式爆炸冲击波测试系统 被引量:7
11
作者 朱金瑞 王代华 苏尚恩 《兵器装备工程学报》 CAS 北大核心 2019年第2期153-157,共5页
开展了面向存储式冲击波测试系统的工作参数可编程及存储可靠性两项关键技术研究;利用FPGA软件控制实现了多参数可编程技术,提高了系统测试精度和适应性;在NAND Flash的存储策略中利用坏块管理技术、ECC校验技术,提高了测试数据的存储... 开展了面向存储式冲击波测试系统的工作参数可编程及存储可靠性两项关键技术研究;利用FPGA软件控制实现了多参数可编程技术,提高了系统测试精度和适应性;在NAND Flash的存储策略中利用坏块管理技术、ECC校验技术,提高了测试数据的存储可靠性;试验表明:本系统测试精度高,数据存储可靠性好,满足新的测试需求,具有很好的使用价值和推广前景。 展开更多
关键词 冲击波 自由场 存储测试 参数可编程 坏块管理 ecc校验
下载PDF
基于非易失性存储阵列的实时数据记录卡设计 被引量:3
12
作者 谢玲芳 孟令军 +1 位作者 许艳 朱珊 《科学技术与工程》 北大核心 2019年第30期201-206,共6页
针对遥测领域记录器出现的容量有限、连续记录速率慢和掉电再上电传输中断问题,设计了一种基于现场可编程门阵列(field-programmable gate array,FPGA)和非易失性存储芯片的实时数据记录卡。首先介绍了NAND Flash(NAND闪存)存储芯片的结... 针对遥测领域记录器出现的容量有限、连续记录速率慢和掉电再上电传输中断问题,设计了一种基于现场可编程门阵列(field-programmable gate array,FPGA)和非易失性存储芯片的实时数据记录卡。首先介绍了NAND Flash(NAND闪存)存储芯片的结构,通过有效的坏块管理、ECC(error checking and correcting)校验和掉电信息保存法,减小了系统资源利用率,实现了实时数据的高速存储以及掉电续传,同时利用MATLAB 2016对回读的数据进行了分析。实验结果表明:记录卡达到了系统要求,实际记录速率250 MB/s,回读速率30 MB/s,记录容量达到64 GB。在现代数据实时存储记录系统中有很好的应用前景。 展开更多
关键词 非易失性存储 记录卡 坏块管理 ecc校验 掉电
下载PDF
基于北斗短报文的远程图像通信系统设计 被引量:5
13
作者 李志炜 傅军 +1 位作者 刘李欢 韩洪祥 《导航定位与授时》 2019年第6期119-123,共5页
北斗短报文功能在国防、民生和应急救援等领域都具有很强的应用价值。利用北斗短报文通信费用低廉的优点,设计了一款可进行远程图像传输的系统。针对北斗短报文通信的局限性,提出了相应的数据传输机制以保证远程数据传输的可靠性与有效... 北斗短报文功能在国防、民生和应急救援等领域都具有很强的应用价值。利用北斗短报文通信费用低廉的优点,设计了一款可进行远程图像传输的系统。针对北斗短报文通信的局限性,提出了相应的数据传输机制以保证远程数据传输的可靠性与有效性,并对系统功能进行了验证。测试结果表明,系统能够较快地完成图像数据传输的功能。 展开更多
关键词 北斗短报文 差错校验策略 分包多卡发送
下载PDF
LK存储介质Nand Flash驱动模块设计与性能优化
14
作者 周继才 《单片机与嵌入式系统应用》 2013年第5期27-30,共4页
在嵌入式系统中,一般采用RAM+Flash的存储模式。在基于C6310Android智能手机实现LK系统基本引导加载功能的基础上,对Nand Flash基本功能的实现提出了一套完整的设计方案。该方案对Nand Flash进行了重新布局,实现了Nand Flash升级模块的... 在嵌入式系统中,一般采用RAM+Flash的存储模式。在基于C6310Android智能手机实现LK系统基本引导加载功能的基础上,对Nand Flash基本功能的实现提出了一套完整的设计方案。该方案对Nand Flash进行了重新布局,实现了Nand Flash升级模块的功能,并且针对Nand Flash读写速度,提出了一种坏块管理策略和硬件并行ECC校验的设计方案。 展开更多
关键词 存储模式 读写速度 坏块管理 ecc校验
下载PDF
Quad-Level Cell NAND Design and Soft-Bit Generation for Low-Density Parity-Check Decoding in System-Level Application
15
作者 LIU Shijun ZOU Xuecheng WANG Baocun 《Wuhan University Journal of Natural Sciences》 CAS CSCD 2018年第1期70-78,共9页
QLC(Quad-Level Cell) NAND flash will be one of the future technologies for next generation memory chip after three-dimensional(3D) TLC(Triple-Level Cell) stacked NAND flash. In QLC device, data errors will easil... QLC(Quad-Level Cell) NAND flash will be one of the future technologies for next generation memory chip after three-dimensional(3D) TLC(Triple-Level Cell) stacked NAND flash. In QLC device, data errors will easily occur because of 2~4 data levels in the limited voltage range. This paper studies QLC NAND technology which is 4 bits per cell. QLC programming methods based on 16 voltage levels and reading method based on "half-change" Gray coding are researched. Because of the probable error impact of QLC NAND cell's voltage change, the solution of generating the soft information after XOR(exclusive OR) the soft bits by internal read mechanism is presented for Low-Density Parity-Check(LDPC) Belief Propagation(BP) decoding in QLC design for its system level application. 展开更多
关键词 QLC (Quad-Level Cell)NAND error-correcting code(ecc Low-Density Parity-check (LDPC) Soft-Bit Generation
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部