期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种新型的单芯片级可进化硬件系统
被引量:
1
1
作者
杨华秋
段欣
来金梅
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2012年第1期43-49,76,共8页
针对可进化硬件(EHW)系统的需求,设计实现了FDP-2-SOPC芯片,芯片中嵌入了CPU和FPGA两种IP核,可实现硬件电路的重构和进化;以该芯片为系统核心建立了一种新型的软硬件结合的单芯片级EHW系统.为了提高电路重构速度,设计了针对EHW需求的快...
针对可进化硬件(EHW)系统的需求,设计实现了FDP-2-SOPC芯片,芯片中嵌入了CPU和FPGA两种IP核,可实现硬件电路的重构和进化;以该芯片为系统核心建立了一种新型的软硬件结合的单芯片级EHW系统.为了提高电路重构速度,设计了针对EHW需求的快速局部重配置技术;为提高遗传算法的执行速度,设计了专用的随机数产生器;为了减少软硬件开发相关性并降低系统开发的难度,满足不同适应度评估方案的需求,提出了一种灵活友好的数据交互技术;并开发了合适的遗传算法.在此单芯片级EHW系统上进行了电路自进化实验,实验结果表明,该系统可正确地实现硬件电路的自重构、自进化,在进化速度上优势明显:针对同样的目标电路进化,在进化算法性能相近的前提下,该系统的进化时间相比FPGA+PC系统提高了一个数量级.
展开更多
关键词
可进化硬件
单芯片级可进化硬件
可重构硬件
加速进化
原文传递
题名
一种新型的单芯片级可进化硬件系统
被引量:
1
1
作者
杨华秋
段欣
来金梅
机构
复旦大学专用集成电路与系统国家重点实验室
出处
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2012年第1期43-49,76,共8页
基金
国家高技术研究发展计划("863"计划)(2007AA01Z285)资助项目
文摘
针对可进化硬件(EHW)系统的需求,设计实现了FDP-2-SOPC芯片,芯片中嵌入了CPU和FPGA两种IP核,可实现硬件电路的重构和进化;以该芯片为系统核心建立了一种新型的软硬件结合的单芯片级EHW系统.为了提高电路重构速度,设计了针对EHW需求的快速局部重配置技术;为提高遗传算法的执行速度,设计了专用的随机数产生器;为了减少软硬件开发相关性并降低系统开发的难度,满足不同适应度评估方案的需求,提出了一种灵活友好的数据交互技术;并开发了合适的遗传算法.在此单芯片级EHW系统上进行了电路自进化实验,实验结果表明,该系统可正确地实现硬件电路的自重构、自进化,在进化速度上优势明显:针对同样的目标电路进化,在进化算法性能相近的前提下,该系统的进化时间相比FPGA+PC系统提高了一个数量级.
关键词
可进化硬件
单芯片级可进化硬件
可重构硬件
加速进化
Keywords
evolvable hardware
ehw soc
reconfigurable hardware
accelerate evolving
分类号
TP302 [自动化与计算机技术—计算机系统结构]
原文传递
题名
作者
出处
发文年
被引量
操作
1
一种新型的单芯片级可进化硬件系统
杨华秋
段欣
来金梅
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2012
1
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部