期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
HSDPA中F-HARQ技术的FPGA实现
1
作者
黄振杰
黄君凯
《微计算机信息》
2010年第14期122-123,70,共3页
高速下行分组接入(HSDPA)技术是实现提高3G网络高速下行数据传输速率最为重要的技术,F-HARQ为其核心技术。在分析各种混合重传请求技术(HARQ)原理基础上,完成发送端F-HARQ硬件模块的设计及其Verilog实现,并通过FPGA仿真验证,结果表明所...
高速下行分组接入(HSDPA)技术是实现提高3G网络高速下行数据传输速率最为重要的技术,F-HARQ为其核心技术。在分析各种混合重传请求技术(HARQ)原理基础上,完成发送端F-HARQ硬件模块的设计及其Verilog实现,并通过FPGA仿真验证,结果表明所设计的硬件模块发送速率达到50MHz。
展开更多
关键词
高速下行分组接入
快速混合重传请求技术
FPGA
下载PDF
职称材料
题名
HSDPA中F-HARQ技术的FPGA实现
1
作者
黄振杰
黄君凯
机构
暨南大学电子工程系
出处
《微计算机信息》
2010年第14期122-123,70,共3页
文摘
高速下行分组接入(HSDPA)技术是实现提高3G网络高速下行数据传输速率最为重要的技术,F-HARQ为其核心技术。在分析各种混合重传请求技术(HARQ)原理基础上,完成发送端F-HARQ硬件模块的设计及其Verilog实现,并通过FPGA仿真验证,结果表明所设计的硬件模块发送速率达到50MHz。
关键词
高速下行分组接入
快速混合重传请求技术
FPGA
Keywords
HSDPA
f-harg
FPGA
分类号
N915 [自然科学总论]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
HSDPA中F-HARQ技术的FPGA实现
黄振杰
黄君凯
《微计算机信息》
2010
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部