期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
可编程主动网络的松耦合计算 被引量:1
1
作者 梁爱民 贾利民 孟燕 《计算机工程》 EI CAS CSCD 北大核心 2005年第9期56-58,共3页
可编程主动网络为分布式应用提供了强大的网络计算能力。由于网络流量的随机性,采用松耦合的方式组织程序结构和代码的运行,符合实际应用系统的要求。主动计算能力进一步划分为4个等级。根据松耦合方式开发主动网络应用,主动应用程序和... 可编程主动网络为分布式应用提供了强大的网络计算能力。由于网络流量的随机性,采用松耦合的方式组织程序结构和代码的运行,符合实际应用系统的要求。主动计算能力进一步划分为4个等级。根据松耦合方式开发主动网络应用,主动应用程序和研究情况的实例:DBCS通用数据库传输系统,JWMQ分布式数据库语言翻译中间件,FFT4傅利叶变换计算在不同的层面上实现了基于网络的计算。 展开更多
关键词 主动网络 ANSP 松耦合计算 DBCS JWMQ fft4
下载PDF
快速傅立叶变换(FFT)的另一种推导方法及实现 被引量:6
2
作者 甘秋歌 《西南民族大学学报(自然科学版)》 CAS 2007年第2期275-279,共5页
快速傅立叶变换(FFT)改进了离散傅立叶变换(DFT)的计算过程,因其计算速度更为高效,被广泛运用于数字信号的实时处理中.本文从整数的进制表示形式阐述了基2FFT和基4FFT的原理,给出了相关推导及部分重要结论的证明.最后分别给出了迭代方... 快速傅立叶变换(FFT)改进了离散傅立叶变换(DFT)的计算过程,因其计算速度更为高效,被广泛运用于数字信号的实时处理中.本文从整数的进制表示形式阐述了基2FFT和基4FFT的原理,给出了相关推导及部分重要结论的证明.最后分别给出了迭代方程式及实现方法.相应的结论也适应于更高维的FFT变换中. 展开更多
关键词 基2FFT 基4FFT DFT 信号处理
下载PDF
基于ARM7的高效FFT算法在电能质量监测中的应用 被引量:3
3
作者 黄俊彦 刘永强 《微计算机应用》 2011年第4期71-75,共5页
探讨了32位ARM处理器的数字信号处理能力,利用ARM7TDMI内核的特点,用汇编语言设计了按时域抽取(D IT)的基4-FFT高效算法,以及讨论了在ARM内核中实现定点运算的方法。实验结果表明,经过充分优化后的基-4FFT程序代码执行效率很高,能够胜... 探讨了32位ARM处理器的数字信号处理能力,利用ARM7TDMI内核的特点,用汇编语言设计了按时域抽取(D IT)的基4-FFT高效算法,以及讨论了在ARM内核中实现定点运算的方法。实验结果表明,经过充分优化后的基-4FFT程序代码执行效率很高,能够胜任电能质量监测中的谐波分析能力。因此,在电能质量监测系统中采用单核ARM处理器,代替传统的DSP+MCU双核结构,能够有效地降低设备功耗和成本。 展开更多
关键词 ARM7TDMI 基-4FFT 定点运算 ARM汇编 谐波分析
下载PDF
基于CORDIC算法的基4DIT-FFT处理器的设计 被引量:3
4
作者 李晓彤 李欣 《现代电子技术》 北大核心 2016年第21期95-98,共4页
随着海洋开发和信息产业的发展,高速、大容量、高可靠性的水声通信系统成为研究热点。论述了一种用于水声通信系统中的基4DIT-FFT处理器的设计。该设计利用CORDIC算法优化蝶形运算单元,将复数乘法转换为硬件易于实现的加、减、移位运算... 随着海洋开发和信息产业的发展,高速、大容量、高可靠性的水声通信系统成为研究热点。论述了一种用于水声通信系统中的基4DIT-FFT处理器的设计。该设计利用CORDIC算法优化蝶形运算单元,将复数乘法转换为硬件易于实现的加、减、移位运算,并通过Matlab对伸缩系数与旋转系数进行预处理,大大加快了运算速度且降低了系统复杂性。在此基础上设计了一种1024点12位的基4DIT-FFT处理器。 展开更多
关键词 CORDIC算法 基4DIT—FFT 蝶形运算单元 流水线结构
下载PDF
基于FPGA的激光测距系统中基4算法的FFT研究 被引量:1
5
作者 周孟然 刘文清 +1 位作者 刘建国 魏庆农 《激光与红外》 CAS CSCD 北大核心 2005年第4期290-293,共4页
文章提出了利用可编程逻辑器件FPGA通过硬件来实现快速傅立叶变换(FFT)的基4算法,提出了采用两个蝶形运算器同时并行计算,每次蝶形运算按顺序进行的结构,将并行处理与顺序处理相结合,提高并行度和数据吞吐量,每次蝶形运算时间不超过1μs... 文章提出了利用可编程逻辑器件FPGA通过硬件来实现快速傅立叶变换(FFT)的基4算法,提出了采用两个蝶形运算器同时并行计算,每次蝶形运算按顺序进行的结构,将并行处理与顺序处理相结合,提高并行度和数据吞吐量,每次蝶形运算时间不超过1μs,完成整个256点复数FFT运算大约需要120μs左右,同时又节省资源。该方法在激光矿井提升机位置跟踪系统中应用取得了良好效果。 展开更多
关键词 激光测距 可编程逻辑器件 基4算法的FFT 蝶形运算
下载PDF
基于DSP的振动信号采集系统研究 被引量:6
6
作者 兰淑静 张华杰 +2 位作者 吴天安 张胜海 张晓旭 《电子设计工程》 2020年第14期16-20,共5页
为了降低飞行设备的安全事故,提高飞行设备的安全性和可靠性,研究实现了一种基于DSP的振动信号采集系统。该系统利用中断嵌套中断技术实现八通道两种采样率的采样,利用4项5阶Nuttall窗FFT算法实现了对数据的分析处理。实际测试结果表明... 为了降低飞行设备的安全事故,提高飞行设备的安全性和可靠性,研究实现了一种基于DSP的振动信号采集系统。该系统利用中断嵌套中断技术实现八通道两种采样率的采样,利用4项5阶Nuttall窗FFT算法实现了对数据的分析处理。实际测试结果表明,该系统的振动信号幅值误差小于0.3%,频率误差小于4%,到达了预期的设计要求。 展开更多
关键词 DSP 振动信号 双采样率 4项5阶Nuttall窗FFT算法
下载PDF
一种改进型基-8 FFT算法及其ASIC实现 被引量:2
7
作者 林晗 夏宇闻 陈杰 《中国集成电路》 2003年第52期68-71,36,共5页
本文在介绍传统 FFT 原理和流程的基础上,根据具体应用要求,结合基-4算法的长处,对传统基-8 FFT 的结构做了改进,并用 ASIC 实现了一个12位64点复数 FFT 的计算。布线后门级模型的仿真验证了改进后的结构不但计算正确,而且效率有显著的... 本文在介绍传统 FFT 原理和流程的基础上,根据具体应用要求,结合基-4算法的长处,对传统基-8 FFT 的结构做了改进,并用 ASIC 实现了一个12位64点复数 FFT 的计算。布线后门级模型的仿真验证了改进后的结构不但计算正确,而且效率有显著的提高。论文最后简单总结了改进后12位64点复数FFT 专用电路目前已经达到的性能指标。 展开更多
关键词 ASIC 基-4FFT算法 快速傅里叶变换 专用集成电路
下载PDF
基-4FFT处理器的优化设计与应用 被引量:1
8
作者 高博 尹若童 +1 位作者 张乙海 宋紫祎 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2022年第11期1491-1496,共6页
快速傅里叶变换(fast Fourier transform,FFT)因其高效而广泛应用于信号处理系统。文章通过分析按时间抽取的基-4FFT算法,针对1024点设计了一款5级流水线型FFT处理器。在处理器结构中每级内采用蝶形运算单元的分时复用方法降低了硬件资... 快速傅里叶变换(fast Fourier transform,FFT)因其高效而广泛应用于信号处理系统。文章通过分析按时间抽取的基-4FFT算法,针对1024点设计了一款5级流水线型FFT处理器。在处理器结构中每级内采用蝶形运算单元的分时复用方法降低了硬件资源消耗;在5级连接结构设计中采用流水线技术提高算法处理速度。该处理器采用现场可编程逻辑门阵列(field programmable gate array,FPGA)进行验证,结果表明,在50 MHz的条件下,11.9μs即可完成1024点运算,通过光电容积脉搏波检测应用验证了其正确性。 展开更多
关键词 坐标旋转数字计算(CORDIC)算法 基-4时域抽取快速傅里叶变换(FFT) 蝶形运算单元 流水线结构 分时复用
下载PDF
一种高性能1024点fft算法的电路设计 被引量:1
9
作者 张锦红 叶甜春 徐建华 《微计算机信息》 2009年第8期303-304,234,共3页
本文针对高速大规模FFT处理器的需求提出了一种基-4按时间抽取的双通道FFT算法的硬件结构,采用4块小容量双端口SRAM代替一块大容量SRAM的设计思路以及多级流水结构。此结构能同时从四个存储器中并行存取蝶形运算的4个操作数和4个中间结... 本文针对高速大规模FFT处理器的需求提出了一种基-4按时间抽取的双通道FFT算法的硬件结构,采用4块小容量双端口SRAM代替一块大容量SRAM的设计思路以及多级流水结构。此结构能同时从四个存储器中并行存取蝶形运算的4个操作数和4个中间结果,极大的提高了处理速度。用CORDIC算法代替传统的乘法器,节省了大量的存放旋转因子的ROM表格和乘法器等硬件资源从而节省了电路面积,并设置了通道关断技术,进一步节省了功耗。经硬件验证,在系统时钟为100MHz时,1024点20位复数FFT计算时间平均为10us左右。 展开更多
关键词 基-4FFT CORDIC 双端口SRAM 双通道
下载PDF
单路频域窄带抗干扰算法及FPGA实现
10
作者 罗伟杰 李金海 欧松林 《微电子学与计算机》 CSCD 北大核心 2018年第4期1-5,11,共6页
为了降低频域窄带抗干扰算法实现的资源消耗和应用成本,首先对传统两路的重叠加窗窄带抗干扰算法进行分析,提出了一种单路频域窄带抗干扰算法.该算法增加一个数据存取过程,通过对输入数据的复用,完成了传统两路的抗干扰处理,优化了信号... 为了降低频域窄带抗干扰算法实现的资源消耗和应用成本,首先对传统两路的重叠加窗窄带抗干扰算法进行分析,提出了一种单路频域窄带抗干扰算法.该算法增加一个数据存取过程,通过对输入数据的复用,完成了传统两路的抗干扰处理,优化了信号处理流程,减少了算法的计算量.最后对算法进行了在现场可编程门阵列(FPGA)实现,在实现过程中为了不提高对工作时钟的要求,设计了专用数据存取模块的,使其能分开输出奇偶两路数据,并在傅里叶变换(FFT)模块中定制了并行蝶形运算单元.改进的硬件架构不仅能够降低功耗,而且存储资源消耗只相当于传统两路实现方法一半.因此本文提出的算法及其实现方法可以在低配置的FPGA上实现,极大的降低了硬件成本. 展开更多
关键词 频域抗干扰 重叠处理 反加窗 基4FFT 蝶形运算单元
下载PDF
Design of area and power efficient Radix-4 DIT FFT butterfly unit using floating point fused arithmetic 被引量:2
11
作者 Prabhu E Mangalam H Karthick S 《Journal of Central South University》 SCIE EI CAS CSCD 2016年第7期1669-1681,共13页
In this work, power efficient butterfly unit based FFT architecture is presented. The butterfly unit is designed using floating-point fused arithmetic units. The fused arithmetic units include two-term dot product uni... In this work, power efficient butterfly unit based FFT architecture is presented. The butterfly unit is designed using floating-point fused arithmetic units. The fused arithmetic units include two-term dot product unit and add-subtract unit. In these arithmetic units, operations are performed over complex data values. A modified fused floating-point two-term dot product and an enhanced model for the Radix-4 FFT butterfly unit are proposed. The modified fused two-term dot product is designed using Radix-16 booth multiplier. Radix-16 booth multiplier will reduce the switching activities compared to Radix-8 booth multiplier in existing system and also will reduce the area required. The proposed architecture is implemented efficiently for Radix-4 decimation in time(DIT) FFT butterfly with the two floating-point fused arithmetic units. The proposed enhanced architecture is synthesized, implemented, placed and routed on a FPGA device using Xilinx ISE tool. It is observed that the Radix-4 DIT fused floating-point FFT butterfly requires 50.17% less space and 12.16% reduced power compared to the existing methods and the proposed enhanced model requires 49.82% less space on the FPGA device compared to the proposed design. Also, reduced power consumption is addressed by utilizing the reusability technique, which results in 11.42% of power reduction of the enhanced model compared to the proposed design. 展开更多
关键词 floating-point arithmetic floating-point fused dot product Radix-16 booth multiplier Radix-4 FFT butterfly fast fouriertransform decimation in time
下载PDF
基-2FFT和基-4FFT GPS信号快速捕获算法研究 被引量:4
12
作者 杨勇 黄海生 +1 位作者 李鑫 邢永强 《信息技术》 2017年第12期85-89,共5页
捕获是GPS接收机内信号处理的第一步。捕获过程可以粗略地估算出可见卫星信号载波多普勒频移和码相位,并将估算值传送给后续的跟踪程序。捕获的速度直接决定GPS接收机的性能。基于相关运算的信号捕获算法主要分为时域相关法和基于FFT的... 捕获是GPS接收机内信号处理的第一步。捕获过程可以粗略地估算出可见卫星信号载波多普勒频移和码相位,并将估算值传送给后续的跟踪程序。捕获的速度直接决定GPS接收机的性能。基于相关运算的信号捕获算法主要分为时域相关法和基于FFT的循环相关法,因此在基-2FFT循环相关法的基础上提出基-4FFT循环相关法,通过接收真实GPS卫星数据并进行MATLAB仿真分析,最终给出时域相关法、基-2FFT和基-4FFT循环相关法对应的捕获结果与仿真时间。结果表明,在捕获结果相同的前提下,基-4FFT循环相关法的运算速度有所提升。 展开更多
关键词 GPS接收机 捕获 基-2FFT 基-4FFT
下载PDF
定点FFT的DSP向量混洗并行基4算法
13
作者 王书盈 胡勇华 +1 位作者 张鑫 陆浩松 《湖南科技大学学报(自然科学版)》 CAS 北大核心 2024年第2期75-86,共12页
基于定点数据的快速傅里叶变换(Fast Fourier Transform, FFT)算法能在合理的精度范围内降低对硬件的要求,计算速度更快.文章面向高性能向量数字信号处理器(Digital Signal Processor, DSP)的硬件特征,构建基4复数FFT算法的高效指令级... 基于定点数据的快速傅里叶变换(Fast Fourier Transform, FFT)算法能在合理的精度范围内降低对硬件的要求,计算速度更快.文章面向高性能向量数字信号处理器(Digital Signal Processor, DSP)的硬件特征,构建基4复数FFT算法的高效指令级并行处理模型.该模型充分考虑基4方法下的复数FFT计算过程和蝶形组集合的特征,将SIMD计算、向量混洗、索引DMA等技术与复数FFT的基4变换过程充分融合,有效控制计算过程中存储器和片内缓存之间的数据块搬移需求,提升SIMD计算单元的利用率.在基于自主YHFT-M7002处理器的FT-M7002DSK平台上进行试验研究,验证算法的有效性.试验结果表明:与CCS模拟所得TI的相应TMS320C6678库函数性能相比,所提优化算法的平均加速比达到TI库函数的4.79倍. 展开更多
关键词 基4复数FFT SIMD技术 向量DSP 向量混洗 索引DMA
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部