期刊文献+
共找到35,400篇文章
< 1 2 250 >
每页显示 20 50 100
基于FPGA的R2R DAC设计与仿真
1
作者 韩俊杰 周静雷 《自动化应用》 2024年第7期143-147,共5页
随着通信技术和数字信号处理技术的快速发展,对数模转换器(DAC)提出了更高的要求,尤其在转换速度和转换精度方面,为此,设计了一种高精度的数字DAC系统。该系统包括DAC模块、电源电路和模拟滤波模块。其中,DAC电路设计是基于R2R电阻网络... 随着通信技术和数字信号处理技术的快速发展,对数模转换器(DAC)提出了更高的要求,尤其在转换速度和转换精度方面,为此,设计了一种高精度的数字DAC系统。该系统包括DAC模块、电源电路和模拟滤波模块。其中,DAC电路设计是基于R2R电阻网络的架构,使用分立元器件设计的一种16位高性能数模转换器。输入端采用的是I2S通信接口,将输入的串行数据转为并行数据,再传输至电阻网络,经过DAC完成数模转换。通过设计的模拟滤波器对输出的模拟信号进行滤波处理,可使整个系统满足高精度和高分辨率的要求。最后,使用FPGA测试和验证该系统,发现数据转换结果达到了预期目标。 展开更多
关键词 dac系统 R2R梯形电阻网络 滤波电路 fpga测试
下载PDF
国产FPGA上通信基带发端算法设计和系统实现 被引量:1
2
作者 李铭 杨明昕 +1 位作者 穆鹏程 张翠翠 《实验技术与管理》 CAS 北大核心 2024年第2期135-145,共11页
该文针对国产FPGA上通信基带算法及相关信号处理算法IP核匮乏现状,设计了基于紫光Logos系列FPGA器件的通信基带发端算法;在紫光FPGA缺乏FIR IP核的情况下,经优化设计实现了仅用7个乘法器的60阶FIR成型滤波器;搭建收发测试环境对设计的... 该文针对国产FPGA上通信基带算法及相关信号处理算法IP核匮乏现状,设计了基于紫光Logos系列FPGA器件的通信基带发端算法;在紫光FPGA缺乏FIR IP核的情况下,经优化设计实现了仅用7个乘法器的60阶FIR成型滤波器;搭建收发测试环境对设计的发端系统进行了测试。测试结果表明,所设计的基于正交调制的发端基带算法和基带系统性能达到主流水平的技术指标要求,实现了首批通信算法和通信系统在国产FPGA器件上的应用。 展开更多
关键词 国产fpga 通信基带 正交调制 FIR优化
下载PDF
基于FPGA的小目标识别分类系统的设计与实现 被引量:1
3
作者 庞宇 杨家斌 +1 位作者 王元发 周前能 《微电子学与计算机》 2024年第3期118-127,共10页
为了提高小目标识别和分类的实时性,同时降低识别系统的资源消耗,本文提出了一种简易、高效的现场可编程门阵列(Field Programmable Gate Array,FPGA)小目标识别分类系统。该系统首先通过图像预处理消除图像噪点,并采用并行计算提升系... 为了提高小目标识别和分类的实时性,同时降低识别系统的资源消耗,本文提出了一种简易、高效的现场可编程门阵列(Field Programmable Gate Array,FPGA)小目标识别分类系统。该系统首先通过图像预处理消除图像噪点,并采用并行计算提升系统实时性。然后将处理后的图像与模板进行匹配计算得到识别结果,设计的模板匹配电路具有较小的硬件复杂度和较快的处理速度。实验结果表明,本文所提出的识别系统在680×480图像分辨下,可达137.5帧/s的处理速度,实时性强,同时仅消耗了9个块随机存储器(Block Random Access Memory,BRAM)和2个数字信号处理器(Digital Signal Processor,DSP),硬件资源消耗较少,在处理小目标识别和分类问题上有较好的实用价值。 展开更多
关键词 目标识别 分类系统 图像处理 fpga 模板匹配
下载PDF
基于FPGA的自滑动同步法TFT-LCD屏TCON的实现 被引量:1
4
作者 王哲 祝月文 +1 位作者 王素珍 邹开元 《中国电子科学研究院学报》 2024年第1期30-41,共12页
不同厂家、不同尺寸、不同分辨率的TFT-LCD屏与时序控制器TCON的接口不同,对应不同的差分信号格式。为了适应不同屏的图像显示,需要一种可编程的时序控制器TCON。通过在FPGA芯片上采用自滑动同步法,实现了TFT-LCD屏的TCON系统。该系统... 不同厂家、不同尺寸、不同分辨率的TFT-LCD屏与时序控制器TCON的接口不同,对应不同的差分信号格式。为了适应不同屏的图像显示,需要一种可编程的时序控制器TCON。通过在FPGA芯片上采用自滑动同步法,实现了TFT-LCD屏的TCON系统。该系统从视频处理主板输出的差分信号中提取视频数据,提出通过自滑动同步法使之与同步控制信号对齐;将提取的视频数据转换为源驱动器的输入信号,即mini-LVDS或RSDS格式的差分信号,同时产生门驱动器的时序信号;由源驱动器和门驱动器输出的信号驱动TFT-LCD屏显示图像信号。为了测试TCON的性能,使用两块FPGA电路板进行实验。一块FPGA电路板实现TCON时序控制器;另一块作为TCON的输入测试信号源,用于测试所设计的TCON性能。实验结果显示,所设计的TCON能够从LVDS视频差分数据中正确解析出视频数据,并转换为屏的源驱动器和门驱动器信号,驱动TFT-LCD屏显示视频信号。通过对比分析可知,使用自滑动同步法具有资源消耗少,功耗较低等优点。 展开更多
关键词 TCON fpga LVDS信号 自滑动同步法 源驱动器 门驱动器
下载PDF
基于卷积神经网络的岩渣分类算法及其FPGA加速
5
作者 陈昌川 王新立 +5 位作者 朱嘉琪 张天骐 尹淑娟 王珩 魏琦 乔飞 《传感技术学报》 CAS CSCD 北大核心 2024年第1期80-88,共9页
全断面岩石掘进机在道路掘进过程中,刀盘挤压切削岩体容易产生刀盘磨损及损坏,从而造成经济损失,因此需要检测刀盘磨损的理论和技术来指导施工。岩渣是掘进过程的直接产物,携带丰富的信息,能够反映当前的施工状况,因此可以通过岩渣识别... 全断面岩石掘进机在道路掘进过程中,刀盘挤压切削岩体容易产生刀盘磨损及损坏,从而造成经济损失,因此需要检测刀盘磨损的理论和技术来指导施工。岩渣是掘进过程的直接产物,携带丰富的信息,能够反映当前的施工状况,因此可以通过岩渣识别利用这些信息间接实现对刀盘的监测。提出了一种基于卷积神经网络的岩渣识别算法,在岩渣数据集上实现了96.5%的分类准确率。随后为了便于FPGA硬件部署,提出一种网络压缩方法,将网络规模压缩到原始网络的2.28%,同时分类准确率相比原网络仅下降了0.9%。最后使用OpenCL技术在Intel Arria 10 GX1150平台上实现了算法部署,达到了224.54 GOP/s的吞吐率以及11.23 GOP/s/W的能效比。 展开更多
关键词 岩渣分类 fpga 卷积神经网络 OPENCL 硬件加速
下载PDF
快速视频去雾改进算法的FPGA实现
6
作者 庞宇 吴天次 +2 位作者 王元发 贾美平 周前能 《计算机应用研究》 CSCD 北大核心 2024年第6期1803-1807,共5页
内窥镜去雾算法在医疗领域具有广泛应用,为临床医生提供清晰、实时的图像。去雾技术虽然已经取得较大的进步,但去雾算法的复杂度较高,在内窥镜等复杂情况下硬件实现较为困难。为了在硬件上实现内窥镜实时去雾效果,对暗通道先验算法进行... 内窥镜去雾算法在医疗领域具有广泛应用,为临床医生提供清晰、实时的图像。去雾技术虽然已经取得较大的进步,但去雾算法的复杂度较高,在内窥镜等复杂情况下硬件实现较为困难。为了在硬件上实现内窥镜实时去雾效果,对暗通道先验算法进行改进,降低硬件资源消耗和时间复杂度。该改进算法选择适合硬件的大气光照强度估计值、透射率补偿值以及采用流水线结构实现有雾图像的处理。采用Xilinx的ZYNQ7020实现该算法硬件电路,实时处理分辨率为640×480的视频图像,速度可达到260 fps,消耗LUT仅为1.28 K,寄存器619个单元。实验结果表明,相比于传统算法,改进算法具有处理速度快、功耗低、可移植性强的特点,满足内窥镜需要实时处理视频的要求。 展开更多
关键词 内窥镜 视频去雾 暗通道先验 fpga 实时处理
下载PDF
基于三维超混沌映射的图像加密及其FPGA实现
7
作者 黄丽莲 叶优欣 +3 位作者 马衍昊 李创 项建弘 窦铮 《实验技术与管理》 CAS 北大核心 2024年第4期15-24,共10页
随着信息技术的不断发展,确保信息安全已成为重要问题,而图像作为被广泛使用的多媒体工具,时常面临着泄露的风险,针对该问题提出一种基于三维超混沌映射的图像加密算法。该算法首先构造一个离散三维超混沌系统,此系统相较于传统的混沌... 随着信息技术的不断发展,确保信息安全已成为重要问题,而图像作为被广泛使用的多媒体工具,时常面临着泄露的风险,针对该问题提出一种基于三维超混沌映射的图像加密算法。该算法首先构造一个离散三维超混沌系统,此系统相较于传统的混沌系统拥有更好的混沌特性,所生成的序列具有更强的随机性。然后在此序列的基础上对图片进行置乱和扩散:在置乱阶段,通过混沌序列对原始图片的像素点进行索引排序,实现像素置乱;在扩散阶段,使用处理后的混沌序列对置乱图像的像素值进行分层异或,实现像素扩散。软件仿真和性能分析表明,该算法具有较高的安全性和较强的抗干扰能力,最后通过FPGA硬件平台完成图像加密。整个算法包括软件仿真和硬件实现两个部分,能够有效提升学生将理论和实践相结合的能力,增强学生对非线性理论的理解。 展开更多
关键词 超混沌映射 混沌序列 图像加密 fpga实现
下载PDF
一种16位电流舵DAC的高精度前台校准方法
8
作者 张妍 蒲佳 +2 位作者 何善亮 何浩江 曹文涛 《固体电子学研究与进展》 CAS 2024年第2期143-148,共6页
基于28 nm CMOS工艺,采用一种高精度的前台校准技术设计了一款16 bit电流舵数模转换器(Digitalto-analog converter,DAC)电路。该前台校准算法对16 bit数据对应的所有电流源进行校准,并且使用的电流源只有两种大小,降低校准难度的同时... 基于28 nm CMOS工艺,采用一种高精度的前台校准技术设计了一款16 bit电流舵数模转换器(Digitalto-analog converter,DAC)电路。该前台校准算法对16 bit数据对应的所有电流源进行校准,并且使用的电流源只有两种大小,降低校准难度的同时也提升了校准的精度。该校准电路引入了两种校准补充电流,分别用于温度和输出电流变化引起电流源失配的补偿,进一步减小了DAC电流源的失配,有效提高了DAC的整体性能。采用校准后,在-40~85℃温度范围内,微分非线性≤0.8 LSB,积分非线性≤2.0 LSB,200 MHz输出信号下无杂散动态范围≥75.3 dB。该校准方法提高了DAC的温度稳定性。 展开更多
关键词 高精度校准 前台校准 电流源失配 电流舵dac
下载PDF
基于FPGA的LVDS总线控制器的设计与实现
9
作者 文丰 黄浩然 贾兴中 《舰船电子工程》 2024年第2期214-218,共5页
为保证在高速、多负载条件下LVDS总线的运行状态和传输速率满足应用需求,基于FPGA设计LVDS总线控制器,协议上优化了LVDS的总线占用方式、信号传输逻辑,并在物理层优化了总线结构以及节点接口。为防止低压差分信号失真以及接口失锁问题,... 为保证在高速、多负载条件下LVDS总线的运行状态和传输速率满足应用需求,基于FPGA设计LVDS总线控制器,协议上优化了LVDS的总线占用方式、信号传输逻辑,并在物理层优化了总线结构以及节点接口。为防止低压差分信号失真以及接口失锁问题,采取信号编码和失锁预防措施,保证信号的稳定,增强总线的可靠性。经验证,该方案可提高总线带负载能力,保持高速率下的可靠传输。 展开更多
关键词 LVDS 总线 8b/10b编码 fpga
下载PDF
一种基于FPGA的SVPWM硬件架构及其计算速度优化
10
作者 刘德平 辛云川 刘子旭 《郑州大学学报(工学版)》 CAS 北大核心 2024年第3期96-102,共7页
为了提高七段式两电平SVPWM算法的调制速度并减少逻辑资源的使用量,提出了一种基于FPGA的SVPWM硬件架构。在该硬件架构输入参考电压后,首先,进行基于Clarke逆变换的坐标变换,通过一系列加法运算构建出含有三相占空比的3组中间变量,同时... 为了提高七段式两电平SVPWM算法的调制速度并减少逻辑资源的使用量,提出了一种基于FPGA的SVPWM硬件架构。在该硬件架构输入参考电压后,首先,进行基于Clarke逆变换的坐标变换,通过一系列加法运算构建出含有三相占空比的3组中间变量,同时通过2个异或运算从上述硬件布线中得到简化后的2 bit扇区判断条件;然后,根据简化后的2 bit扇区判断条件从以上3组中间变量中筛选出三相占空比,并进行钳位保护,按照自然采样法输出PWM。以上过程形成一个整体,在FPGA中只需3次触发,便能在2个时钟周期内完成从参考电压输入到三相PWM输出的整个过程,有效提高了计算速度。此外,还给出了该硬件架构在不同的FPGA平台下的资源使用情况,与其他方法相比,LUT使用量由至少500个缩减至300个左右,逻辑资源使用量降低。通过仿真与实物试验,验证了所提硬件架构的有效性。 展开更多
关键词 SVPWM 硬件架构 Clarke逆变换 fpga 计算速度优化
下载PDF
基于FPGA的单光子时间数字转换器设计
11
作者 何继爱 辛家乐 石麟泰 《电子测量技术》 北大核心 2024年第5期16-21,共6页
针对单光子计数器对高速飞行光子时间测量的高分辨率要求,传统的TDC在时间测量上存在误差较大的不足。本文设计了一种利用FPGA内部逻辑延迟单元Carry4级联构建延迟链的TDC。该方法首先使用子链平均的方式进行数据采样,避免数据“气泡”... 针对单光子计数器对高速飞行光子时间测量的高分辨率要求,传统的TDC在时间测量上存在误差较大的不足。本文设计了一种利用FPGA内部逻辑延迟单元Carry4级联构建延迟链的TDC。该方法首先使用子链平均的方式进行数据采样,避免数据“气泡”。其次,结合码密度测试和bin-by-bin校准将各级延迟单元宽度校准至接近均匀宽度,提高系统的测量精度。最后,通过Vivado软件仿真并烧录至ZYNQ7000进行板级测试,实验结果表明,该TDC能够在3 ns的动态时间范围内实现时间分辨率10.91 ps,差分非线性(DNL)范围为[-0.75,1.01]LSB,积分非线性(INL)范围为[-1.74,2.19]LSB。 展开更多
关键词 fpga 时间数字转换 Carry4 码密度测试 差分非线性 积分非线性
下载PDF
基于FPGA的CAN总线加密系统设计
12
作者 杨云 丁鹏鸽 +2 位作者 韩浩壮 徐知遥 刘洁 《电子设计工程》 2024年第17期11-15,共5页
CAN总线作为应用最为广泛的车载通信总线,其数据以明文传输的特性,提升了车内通信效率的同时,也增加了信息泄露并被篡改的风险。对此,文中提出了基于国密SM3算法的车载CAN总线数据加密方式,利用FPGA硬件设备实现车载信息的收集、处理、... CAN总线作为应用最为广泛的车载通信总线,其数据以明文传输的特性,提升了车内通信效率的同时,也增加了信息泄露并被篡改的风险。对此,文中提出了基于国密SM3算法的车载CAN总线数据加密方式,利用FPGA硬件设备实现车载信息的收集、处理、加密、通信和控制,以满足在不降低总线通信效率的前提下,提升车载通信的安全性。根据设计要求,采用软硬件结合的方式对该方案进行了验证,实验结果表明,以SM3算法加密时,在Quartus 13.0平台上最高时钟频率可达94.7 MHz,吞吐量约为757.6 Mbit/s,造成约0.67μs的时延,达到设计目的。 展开更多
关键词 硬件加密 CAN总线 SM3算法 fpga
下载PDF
自适应滤波器的FPGA硬件实现
13
作者 刘燕 肖庆高 +1 位作者 张健 徐文祥 《微处理机》 2024年第4期51-54,共4页
采用LMS算法和FIR框架结构,对一种基于FPGA硬件的自适应滤波器系统的实现方法展开探讨。系统采用自顶向下的模块化方案设计16阶自适应滤波器。顶层文件包含两个接口、FIR滤波、误差计量和抽头系数共5个模块。系统参数前期均由MATLAB仿... 采用LMS算法和FIR框架结构,对一种基于FPGA硬件的自适应滤波器系统的实现方法展开探讨。系统采用自顶向下的模块化方案设计16阶自适应滤波器。顶层文件包含两个接口、FIR滤波、误差计量和抽头系数共5个模块。系统参数前期均由MATLAB仿真验证选取最优值。硬件测试平台选用以ZYNQ-7000系列芯片为核心的开发板。加噪正弦波信号经系统滤波处理后通过示波器观测,显示去噪效果良好,且通过逻辑分析仪抓取的结果与MATLAB理论仿真结果符合度较好。系统可以封装成一个自适应反复调用的功放IP核,适用于音频、图像、视频等信号滤波处理领域,具有一定的工程应用价值。 展开更多
关键词 LMS算法 自适应滤波器 有限脉冲响应 fpga器件 IP核
下载PDF
基于FPGA的新能源低压直流配电系统暂态实时仿真研究
14
作者 王守相 张春雨 赵倩宇 《电工技术学报》 EI CSCD 北大核心 2024年第17期5365-5378,5393,共15页
对新能源低压直流配电系统开展暂态实时仿真研究对优化其运行控制具有重要作用。由于现场可编程门阵列(FPGA)内部集成了大量具有不同功能的电路,FPGA正成为电力系统暂态实时仿真领域主要的计算载体之一。该文面向新能源低压直流配电系... 对新能源低压直流配电系统开展暂态实时仿真研究对优化其运行控制具有重要作用。由于现场可编程门阵列(FPGA)内部集成了大量具有不同功能的电路,FPGA正成为电力系统暂态实时仿真领域主要的计算载体之一。该文面向新能源低压直流配电系统的暂态实时仿真需求,开发了一种基于FPGA的包含小型分布式风力发电、光伏发电以及蓄电池储能单元的新能源低压直流配电系统暂态实时仿真器。首先,研究构建了分布式发电单元和典型控制回路的计算模块,利用FPGA的并行计算特性并结合“算法-结构-有效匹配(AAA)”理念建立了底层模块串并联混合求解结构;然后,在节点分析法的框架下,建立了一种结合矩阵LDU分解和有向无环图(DAG)的电气系统节点电导矩阵并行求解方法;最后,在建立电气系统与控制系统并行求解架构的基础上,开发了一种基于FPGA的新能源低压直流配电系统暂态实时仿真器,通过将其仿真结果与PSCAD/EMTDC离线仿真平台的计算结果进行对比,验证了所开发暂态实时仿真器的有效性和准确性。 展开更多
关键词 现场可编程门阵列(fpga) 实时仿真 分布式发电 低压直流配电系统 并行计算
下载PDF
基于FPGA的智能小车综合设计
15
作者 方怡冰 《电气电子教学学报》 2024年第2期67-71,共5页
针对“数字电路”教学过程中,如何进行课程综合设计问题进行了教学改革实践。首先论述了传统综合设计选题的局限性;接着重点阐述了如何选题、进行教学设计、考核评价方法;并以通信2019级的坡道循迹小车为例,介绍了设计要求与条件、设计... 针对“数字电路”教学过程中,如何进行课程综合设计问题进行了教学改革实践。首先论述了传统综合设计选题的局限性;接着重点阐述了如何选题、进行教学设计、考核评价方法;并以通信2019级的坡道循迹小车为例,介绍了设计要求与条件、设计方案与设计原理、设计结果,并做了总结。 展开更多
关键词 课程设计 fpga 智能小车
下载PDF
基于FPGA的高速Aurora接口通信系统设计
16
作者 安国臣 吴铭轩 王晓君 《通信与信息技术》 2024年第3期20-24,共5页
在通信领域和电子工业应用中板级间的高速传输接口设计一直扮演着重要的角色,基于在工程实践中经常要解决高速串行数据传输的问题,设计了一种基于FPGA的实用高速接口通信系统。系统采用Xilinx公司的Kin-tex-7系列芯片,提出一种基于Auror... 在通信领域和电子工业应用中板级间的高速传输接口设计一直扮演着重要的角色,基于在工程实践中经常要解决高速串行数据传输的问题,设计了一种基于FPGA的实用高速接口通信系统。系统采用Xilinx公司的Kin-tex-7系列芯片,提出一种基于Aurora 64b/66b IP核的高速数据传输方法,详细介绍了Aurora 64b/66b IP核的结构与功能,实现了Aurora 64b/66b IP核的四路10G高速通信,系统通信速率可达40Gbps,并进行了高速接口传输模块设计和连通性功能仿真。 展开更多
关键词 fpga 高速数据通信 AURORA
下载PDF
基于FPGA-PCIe的声发射信号采集系统硬件设计
17
作者 郭涛 张程杰 +2 位作者 梁颖 石帅 刘启明 《计算机与数字工程》 2024年第5期1317-1322,1347,共7页
论文描述了以EP2C5Q208C8N、AD7621以及CH368为核心的声发射数据采集系统的硬件设计,主要提到了系统的实现原理、硬件模块的组成及相应的电路设计。通过Altera公司的Modelsim仿真对模块电路整体工作的过程进行验证,最后采用GWINSTEK函... 论文描述了以EP2C5Q208C8N、AD7621以及CH368为核心的声发射数据采集系统的硬件设计,主要提到了系统的实现原理、硬件模块的组成及相应的电路设计。通过Altera公司的Modelsim仿真对模块电路整体工作的过程进行验证,最后采用GWINSTEK函数发生器产生的无直流偏置幅值为4 Vpp、频率为200 kHz正弦波验证系统的硬件指标,验证发现硬件指标可以满足声发射信号采集所需的16 bit分辨率,3MSPS采样率设计要求。 展开更多
关键词 EP2C5Q208C8N 声发射信号采集 fpga PCIE
下载PDF
应答器上行链路信号自适应解调方法的FPGA实现
18
作者 李建国 薛千树 陈明福 《科学技术与工程》 北大核心 2024年第20期8715-8722,共8页
为降低电磁干扰对信号传输的影响,分析了应答器上行链路信号传输过程及其易遭受干扰信号的特点,设计了基于符号最小均方误差(least mean square,LMS)算法的自适应解调方法。为在硬件平台中实现该解调方法,通过仿真计算,确定LMS算法的自... 为降低电磁干扰对信号传输的影响,分析了应答器上行链路信号传输过程及其易遭受干扰信号的特点,设计了基于符号最小均方误差(least mean square,LMS)算法的自适应解调方法。为在硬件平台中实现该解调方法,通过仿真计算,确定LMS算法的自适应算法中间变量变化范围,使用截位操作完成权值系数的更新,设置均衡器长度、步长因子、中值滤波系数分别为1、1/64、16,可在不占用过多硬件资源情况下获得良好的解调性能。解调算法在现场可编程门阵列(field programmable gata array,FPGA)上予以验证,实验表明,当信噪比为6 dB时,FPGA中自适应解调误码率为0.000001,在信噪比大于等于6 dB时,实测误码率与仿真分析误码率基本一致;FPGA自适应解调方法在列车不同速度等级下误码率均小于10^(-6)。 展开更多
关键词 应答器 自适应解调 最小均方误差(LMS)算法 现场可编程门阵列(fpga) 信噪比 误码率
下载PDF
基于学习共同体模式的FPGA技术课程教学改革
19
作者 徐锋 龙惠民 +1 位作者 刘桂华 李翔 《大学教育》 2024年第11期64-67,共4页
课题组针对高等教育大众化造成的过度教育和教学模式单一等问题,基于学习共同体模式,对FPGA技术课程的教学方法进行了研究与探索。课题组以学习者、知识、共同体为中心构建学习环境,探索出一种尊重学生的主体性、激发学生的创造性、开... 课题组针对高等教育大众化造成的过度教育和教学模式单一等问题,基于学习共同体模式,对FPGA技术课程的教学方法进行了研究与探索。课题组以学习者、知识、共同体为中心构建学习环境,探索出一种尊重学生的主体性、激发学生的创造性、开发学生的潜力、便于学生和他人交际与合作的崭新的教育方法和学习模式。 展开更多
关键词 学习共同体 fpga技术 教学改革 高等教育
下载PDF
基于FPGA的PMLSM三矢量模型预测电流控制IP核设计及硬件在环验证
20
作者 谭会生 卿翔 肖鑫凯 《半导体技术》 CAS 北大核心 2024年第11期988-997,共10页
为了提升永磁直线同步电机(PMLSM)电流控制的稳态性能和执行速度,同时降低资源消耗,基于现场可编程门阵列(FPGA)设计了一个三矢量模型预测电流控制(TV-MPCC)知识产权(IP)核,并利用FPGA在环可视化验证方法,建立了一个PMLSM的TV-MPCC IP... 为了提升永磁直线同步电机(PMLSM)电流控制的稳态性能和执行速度,同时降低资源消耗,基于现场可编程门阵列(FPGA)设计了一个三矢量模型预测电流控制(TV-MPCC)知识产权(IP)核,并利用FPGA在环可视化验证方法,建立了一个PMLSM的TV-MPCC IP核验证系统。通过Simulink对TV-MPCC策略进行算法级仿真,并优化了基本电压矢量的作用顺序;采用并行与资源共享硬件优化技术设计并封装了一个TV-MPCC IP核,并对其进行了功能仿真;将设计部署在FPGA芯片XC7Z020CLG400-2上,利用FPGA在环可视化验证平台进行实验研究。结果表明,TV-MPCC策略下d、q轴电流跟踪误差和电流脉动均降低90%以上;FPGA工作在100 MHz下,实现一次算法的时间为0.62μs,仅为软件PyCharm执行时间的0.414%。 展开更多
关键词 永磁直线同步电机(PMLSM) 三矢量模型预测电流控制(TV-MPCC) 现场可编程门阵列(fpga) 电流跟踪误差 电流脉动
下载PDF
上一页 1 2 250 下一页 到第
使用帮助 返回顶部