期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
FPGA动态局部可重构中基于TBUF总线宏设计 被引量:2
1
作者 赵秋桂 段青亚 《现代电子技术》 2009年第12期22-24,共3页
FPGA动态局部可重构技术通常将系统划分为固定模块和可重构模块,可重构模块与其他模块之间的通信都是通过使用特殊的总线宏实现的。总线宏的正确设计是实现FPGA动态局部可重构技术的关键。在研究了FPGA动态局部可重构技术中基于三态缓冲... FPGA动态局部可重构技术通常将系统划分为固定模块和可重构模块,可重构模块与其他模块之间的通信都是通过使用特殊的总线宏实现的。总线宏的正确设计是实现FPGA动态局部可重构技术的关键。在研究了FPGA动态局部可重构技术中基于三态缓冲器(Tri-state Buffer,TBUF)总线宏结构的基础上,采用Xilinx ISE FPGA Editor可视化的方法实现总线宏的设计,并借助可重构硬件平台——XCV800验证板,通过设计动态可重构实验,论证总线宏设计的正确性。 展开更多
关键词 fpga动态局部可重构 总线宏 三态缓冲器 fpga编辑器
下载PDF
动态重构中总线宏的结构与实现 被引量:1
2
作者 乔守明 祝洪珍 王伟 《电脑知识与技术》 2007年第7期145-147,共3页
FPGA动态重构系统通常划分为静态模块和可重构模块,他们之间的通信必须要通过一个固定通路,以使得静态模块和在运行的可重构模块不受正在重构的可重构模块的影响。本文介绍了基于Xilinx器件的可重构系统开发中所使用的用于可重构模块与... FPGA动态重构系统通常划分为静态模块和可重构模块,他们之间的通信必须要通过一个固定通路,以使得静态模块和在运行的可重构模块不受正在重构的可重构模块的影响。本文介绍了基于Xilinx器件的可重构系统开发中所使用的用于可重构模块与其他模块通信的称为总线宏的结构,并研究了总线宏的实现方式以及它的控制。 展开更多
关键词 动态重构 总线宏 三态缓冲器 SLICE fpga编辑器 Xilinx设计语言
下载PDF
逻辑锁定和时序约束在高速数据采集中的应用 被引量:1
3
作者 王志莹 王子斌 《信息与电子工程》 2008年第3期187-190,共4页
基于Altera现场可编程门阵列的逻辑锁定设计方法可提高复杂系统设计时的效率,在设计整合时,能更好地继承各个模块的实现结果;约束编辑器提供了指导Quartus II软件对设计进行时序收敛的一种手段。介绍了如何利用这两种设计方法对数字存... 基于Altera现场可编程门阵列的逻辑锁定设计方法可提高复杂系统设计时的效率,在设计整合时,能更好地继承各个模块的实现结果;约束编辑器提供了指导Quartus II软件对设计进行时序收敛的一种手段。介绍了如何利用这两种设计方法对数字存储示波器中高速数据存储电路性能进行优化,并完成了4个相位不同,频率为250 MHz的数据通道的1 GHz数据流的存储。 展开更多
关键词 Altera现场可编程门阵列 Quartus Ⅱ软件 逻辑锁定 约束编辑器 时序收敛
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部