期刊文献+
共找到320篇文章
< 1 2 16 >
每页显示 20 50 100
HDLC协议原理及FPGA实现研究
1
作者 仇晓涛 《无线互联科技》 2023年第3期129-131,共3页
高级数据链路控制(HDLC)协议是在数字通信领域中广泛应用的协议之一,用以在远程用户之间实现资源共享和信息交互。HDLC协议是一种面向比特流的数据链路层协议,其特点有高效性、可靠的透明传输以及强大的差错检测功能。文章介绍了HDLC协... 高级数据链路控制(HDLC)协议是在数字通信领域中广泛应用的协议之一,用以在远程用户之间实现资源共享和信息交互。HDLC协议是一种面向比特流的数据链路层协议,其特点有高效性、可靠的透明传输以及强大的差错检测功能。文章介绍了HDLC协议的帧结构,并研究了HDLC协议在发送端如何组帧以及接收端实现解帧的过程,提出一种利用FPGA编程实现HDLC协议的硬件处理方法,将编写的代码下载到Xilinx FPGA芯片中并测试通过,证实了HDLC协议利用FPGA实现的可行性。与HDLC专用芯片相比,该方法可靠性高、灵活性好以及实现简单,具有良好的应用前景。 展开更多
关键词 hdlc协议 FPGA CRC校验
下载PDF
高效类HDLC异步串行通信协议的实现 被引量:2
2
作者 黄永平 金玉善 +1 位作者 邢忠宝 李文辉 《吉林大学学报(理学版)》 CAS CSCD 北大核心 2003年第3期339-341,共3页
提出一种高效、面向字节传送的类似HDLC通信协议的异步串行通信协议AHDLC及其算法的实现,分析了AHDLC协议的变换效率.该协议算法简单、变换效率高,比用ASC 码方式传送效率提高48.7%,该协议适用于维护终端及监控终端等需要自己定义通信... 提出一种高效、面向字节传送的类似HDLC通信协议的异步串行通信协议AHDLC及其算法的实现,分析了AHDLC协议的变换效率.该协议算法简单、变换效率高,比用ASC 码方式传送效率提高48.7%,该协议适用于维护终端及监控终端等需要自己定义通信协议的场合. 展开更多
关键词 异步串行通信协议 Ahdlc协议 hdlc协议 数据变换规则 变换效率 传送格式
下载PDF
HDLC/UART通信网关的设计 被引量:2
3
作者 孟敬 王冬青 +3 位作者 丁明伟 孙永康 陈璋 栾创业 《工业仪表与自动化装置》 2013年第4期21-25,55,共6页
为了实时监控地铁设备的工作状态,设计了HDLC/UART通信网关,并通过UART接口与监控系统相连。监控系统通过通信网关与设备进行通信,并以可视化的方式实时显示出设备的工作状态。该文分析了HDLC协议的帧结构和特点,设计了以STC89C52单片... 为了实时监控地铁设备的工作状态,设计了HDLC/UART通信网关,并通过UART接口与监控系统相连。监控系统通过通信网关与设备进行通信,并以可视化的方式实时显示出设备的工作状态。该文分析了HDLC协议的帧结构和特点,设计了以STC89C52单片机为核心的硬件电路,完成了软件编程,并为监控系统编写了上位机程序。在地铁上验证设计的通信网关运行可靠。 展开更多
关键词 hdlc UART通信网关 hdlc协议 UART协议 STC89C52单片机
下载PDF
故障安全消息传输系统的HDLC规程子集选择
4
作者 周治邦 员春欣 《上海铁道大学学报》 CAS 1998年第8期35-39,共5页
介绍了HDLC规程类别,描述了如何根据数据链路层服务质量要求及物理层通信结构参数。
关键词 故障安全 hdlc规程 通信系统 FSMS hdlc子集
下载PDF
基于FPGA的HDLC协议控制器 被引量:20
5
作者 应三丛 张行 《四川大学学报(工程科学版)》 EI CAS CSCD 北大核心 2008年第3期116-120,共5页
为了实现军航管制系统中雷达数据的可靠传输,根据HDLC协议的帧结构和循环冗余校验(CRC)原理,提出了一种新型的基于并行机制的HDLC协议控制器,讨论采用FPGA新技术实现HDLC协议帧的构成、解析模块及其内部的CRC码生成、检验模块的方法。在... 为了实现军航管制系统中雷达数据的可靠传输,根据HDLC协议的帧结构和循环冗余校验(CRC)原理,提出了一种新型的基于并行机制的HDLC协议控制器,讨论采用FPGA新技术实现HDLC协议帧的构成、解析模块及其内部的CRC码生成、检验模块的方法。在FPGA内部采用硬件描述语言(HDL)并行设计多通道的高级数据链路控制(HDLC)协议控制器,该协议控制器有效利用FPGA的片内硬件资源,实现了并行解析和生成多通道的HDLC协议报文,提高了数据通信系统中的多通道扩展性、实时性和稳定性。 展开更多
关键词 hdlc FPGA CRC生成多项式 HDL
下载PDF
基于PCI总线的HDLC通信卡的设计与实现 被引量:10
6
作者 邓凤军 张龙 王益忠 《电子技术应用》 北大核心 2012年第8期30-32,36,共4页
一种基于PCI9054和FPGA的HDLC通信卡设计方案和功能实现。介绍了该HDLC通信板卡的设计思路和系统组成、PCI总线设计的关键技术和FPGA的选型、简化HDLC协议的FPGA实现及接口控制逻辑,给出了该HDLC通信卡数据收发的时序图。
关键词 hdlc FPGA PCI9054 PCI总线
下载PDF
急性冠状动脉综合征患者non-HDLC/HDLC比值与颈动脉斑块的关系 被引量:6
7
作者 温德惠 张晓文 +3 位作者 董云云 王义成 郜新春 李方江 《中国动脉硬化杂志》 CAS 北大核心 2016年第5期503-506,共4页
目的探讨急性冠状动脉综合征(ACS)患者non-HDLC/HDLC比值与颈动脉斑块之间的关系。方法选择95例ACS患者、30例稳定型心绞痛(SAP)患者及49例无冠心病者,按照颈动脉超声检查结果将颈动脉斑块分为软斑块、纤维斑块和钙化斑块三种类型... 目的探讨急性冠状动脉综合征(ACS)患者non-HDLC/HDLC比值与颈动脉斑块之间的关系。方法选择95例ACS患者、30例稳定型心绞痛(SAP)患者及49例无冠心病者,按照颈动脉超声检查结果将颈动脉斑块分为软斑块、纤维斑块和钙化斑块三种类型。酶法测定血清低密度脂蛋白胆固醇(LDLC)、甘油三酯(TG)、总胆固醇(TC)、高密度脂蛋白胆固醇(HDLC)水平,并计算non-HDLC/HDLC比值。结果与无冠心病组和SAP组比较,ACS组non-HDLC/HDLC比值升高(P〈0.05或P〈0.01);与无冠心病组比较,ACS组HDLC水平降低(P〈0.05);与SAP组比较,ACS组non-HDLC水平升高(P〈0.05)。与无冠心病组比较,ACS组颈动脉斑块发生率升高(P〈0.001);与无冠心病组和SAP组比较,ACS组软斑块发生率升高,纤维斑块发生率降低(P〈0.05或P〈0.01)。ACS患者钙化斑块组、纤维斑块组和软斑块组non-HDLC水平、non-HDLC/HDLC比值依次升高,且钙化斑块组与软斑块组间non-HDLC水平、non-HDLC/HDLC比较差异显著(P〈0.05或P〈0.01)。non-HDLC水平、non-HDLC/HDLC比值对ACS患者颈动脉软斑块诊断的ROC曲线下面积分别为0.722±0.060(95%CI为0.604~0.841,P〈0.01)、0.669±0.062(95%CI为0.548~0.790,P〈0.01)。结论 non-HDLC/HDLC比值升高是ACS患者发生软斑块的危险因素。non-HDLC/HDLC比值可作为ACS患者颈动脉软斑块的预测指标。 展开更多
关键词 急性冠状动脉综合征 颈动脉斑块 non-hdlc/hdlc比值
下载PDF
基于FPGA的HDLC协议实现 被引量:9
8
作者 刘岩俊 闫海霞 何昕 《电子器件》 CAS 2009年第3期707-710,共4页
为了实现高速串行通讯,设计了基于FPGA的RS485总线的通讯接口,FPGA与DSP之间采用双FIFO进行数据缓存,并且通过DSP总线与DSP进行数据交换;开发了以FPGA和DSP为核心的原理图与印制电路板,使用VHDL语言开发了HDLC通讯协议的控制时序。实验... 为了实现高速串行通讯,设计了基于FPGA的RS485总线的通讯接口,FPGA与DSP之间采用双FIFO进行数据缓存,并且通过DSP总线与DSP进行数据交换;开发了以FPGA和DSP为核心的原理图与印制电路板,使用VHDL语言开发了HDLC通讯协议的控制时序。实验结果表明:系统的持续存储速度可以达到1Mbit/s,工作稳定可靠,没有丢帧、串帧等丢失数据现象。 展开更多
关键词 FPGA RS485 DSP hdlc
下载PDF
一种新型的128路多通道HDLC引擎设计 被引量:4
9
作者 文冠果 陈家锦 +3 位作者 梁松海 赵琮 何刚跃 何剑 《微电子学与计算机》 CSCD 北大核心 2004年第9期173-176,共4页
文章讨论了在SoC通讯处理器芯片中的多通道通讯引擎的结构。该通讯处理器中包括了能处理不同通讯协议的微引擎,多通道微引擎是其中的一个,其实现采用了新的体系结构,4个32路通道独立运作,可支持多种工作模式,全部复用可以处理高达128路... 文章讨论了在SoC通讯处理器芯片中的多通道通讯引擎的结构。该通讯处理器中包括了能处理不同通讯协议的微引擎,多通道微引擎是其中的一个,其实现采用了新的体系结构,4个32路通道独立运作,可支持多种工作模式,全部复用可以处理高达128路通道。每个32路通道内部采用了可重用的结构,分为协议处理为主的位处理器和数据处理为主的字节处理器两大部分。该设计通过了FPGA验证。 展开更多
关键词 SOC hdlc 多通道 位处理器 字节处理器 微引擎
下载PDF
HDLC协议一致性测试系统的研究 被引量:4
10
作者 谭喜堂 王东响 +1 位作者 朱琴跃 王俊哲 《计算机测量与控制》 北大核心 2014年第1期63-65,105,共4页
HDLC协议一致性测试是保证不同厂家生产的HDLC通信设备之间实现互联、互通和互操作的前提;在对协议一致性测试基本工作原理进行简要分析的基础上,提出了HDLC协议一致性测试的基本方法以及测试过程中基于FSM模型的数据收发处理机制;并在... HDLC协议一致性测试是保证不同厂家生产的HDLC通信设备之间实现互联、互通和互操作的前提;在对协议一致性测试基本工作原理进行简要分析的基础上,提出了HDLC协议一致性测试的基本方法以及测试过程中基于FSM模型的数据收发处理机制;并在实验室环境下构建了一致性测试硬件平台,设计了测试准备、测试执行和测试评估相关环节所涉及的基本软件功能模块,完成了HDLC协议一致性测试的基本功能;实际运行和测试结果表明,所设计的测试系统达到了预期结果;目前,该系统已成功应用于高速动车组上的通信测试,测试案例可以根据实际需求进行添加、删除和修改,提高了一致性测试的灵活性和完备性。 展开更多
关键词 hdlc 协议一致性测试 IUT 本地测试法 FSM模型
下载PDF
基于DSP和FPGA的HDLC协议通讯电路设计 被引量:11
11
作者 刘岩俊 闫海霞 魏仲慧 《电子测量技术》 2009年第6期137-139,共3页
为了实现高速HDLC通讯协议,设计了DSP+FPGA结构的485通讯接口,接口包括DSP、FPGA、485转换等硬件电路,以及DSP与FPGA之间的数据交换程序和FPGA内部状态机;其中DSP用于实现数据控制,FPGA用于实现HDLC通讯协议,DSP与FPGA之间采用XINTF方式... 为了实现高速HDLC通讯协议,设计了DSP+FPGA结构的485通讯接口,接口包括DSP、FPGA、485转换等硬件电路,以及DSP与FPGA之间的数据交换程序和FPGA内部状态机;其中DSP用于实现数据控制,FPGA用于实现HDLC通讯协议,DSP与FPGA之间采用XINTF方式,通过双FIFO缓存进行数据交换。通过PCI接口连接PC机对系统进行测试,测试结果表明,系统通讯速度为1Mbps,并且工作稳定。 展开更多
关键词 hdlc RS485 FPGA DSP
下载PDF
TG/HDLc比值及HOMA-IR指数对老年2型糖尿病冠状动脉病变程度的预测价值 被引量:7
12
作者 李莎 于世鹏 +2 位作者 耿厚法 张正军 吴德光 《广东医学》 CAS CSCD 北大核心 2012年第7期940-942,共3页
目的通过观察TG/HDLc比值及HOMA-IR指数与老年2型糖尿病冠脉病变程度的相关性,探讨其对糖尿病患者冠脉病变的预测价值。方法随机选择住院的老年2型糖尿病和冠心病患者176例,分为3组,单纯糖尿病组(DM,62例)、单纯冠心病组(CAD,46例),糖... 目的通过观察TG/HDLc比值及HOMA-IR指数与老年2型糖尿病冠脉病变程度的相关性,探讨其对糖尿病患者冠脉病变的预测价值。方法随机选择住院的老年2型糖尿病和冠心病患者176例,分为3组,单纯糖尿病组(DM,62例)、单纯冠心病组(CAD,46例),糖尿病合并冠心病组(DMCAD,68例);另外40例健康对照者(NC组)来自体检中心。分别测定各组身高、体重,计算BMI;全自动生化仪检测血脂谱(TG、HDLc、TC、LD-Lc、VLDLc)、FBG、Fins水平,计算TG/HDLc比值和HOMA-IR指数;经皮冠脉造影术法检测冠脉病变程度,记录冠脉阻塞积分(CAOS)。结果 DMCHD组患者血浆TC、LDLc、TG、VLDL、FPG、Fins、TG/HDLc、HOMA-IR的水平、CAOS积分均显著高于NC组(P<0.05),HDLc显著低于NC组(P<0.01);DM组及CAD组BMI、FPG、TG/HDLc、HOMA-IR显著高于NC组(P<0.05)。相关分析显示TG/HDLc比值与CAOS积分、HOMA-IR、FPG均呈正相关(r=0.427、0.347、0.273,P<0.05),IR与CAOS积分呈正相关(r=0.490,P=0.000)。结论 TG/HDLc比值及HOMA-IR指数与糖尿病冠脉病变程度呈正相关,是老年2型糖尿病人群冠脉病变程度较好的预测指标。 展开更多
关键词 2型糖尿病 冠心病 胰岛素抵抗 TG/hdlc 冠脉阻塞积分
下载PDF
基于FPGA的HDLC协议的设计与实现 被引量:6
13
作者 张文昊 王俊 +1 位作者 于鹏飞 武伟 《电子器件》 CAS 2009年第3期696-699,共4页
高级数据链路控制(HDLC)协议是数字通信中的重要协议之一。通过分析当前实现HDLC协议的一般方法,指出其存在的一些弊端,提出了一种利用FPGA编程实现HDLC协议的硬件处理方法,并对FPGA如何实现HDLC协议的帧序列校验——循环冗余校验(CRC)... 高级数据链路控制(HDLC)协议是数字通信中的重要协议之一。通过分析当前实现HDLC协议的一般方法,指出其存在的一些弊端,提出了一种利用FPGA编程实现HDLC协议的硬件处理方法,并对FPGA如何实现HDLC协议的帧序列校验——循环冗余校验(CRC)进行了阐述。模块下载到硬件中测试通过,证实了FPGA实现HDLC协议的可行性,模块编程简单且易于修改使其在应用中具有很大的优越性。 展开更多
关键词 hdlc协议 FPGA CRC校验 线性反馈移位寄存器(LFSR)
下载PDF
基于HDLC协议的图像实时压缩传输技术研究 被引量:3
14
作者 张修建 梁伟伟 +2 位作者 王兵 赵茜 靳硕 《计算机测量与控制》 2018年第2期203-206,共4页
针对航天某领域视频监测需求,解决在图像传输过程中误码率较高,传输链路可靠性较低的问题,提出了一种基于HDLC协议的图像实时压缩传输系统;在给出系统体系结构的基础上,对视频压缩算法、码流控制和环形缓冲区算法进行了研究分析,介绍了... 针对航天某领域视频监测需求,解决在图像传输过程中误码率较高,传输链路可靠性较低的问题,提出了一种基于HDLC协议的图像实时压缩传输系统;在给出系统体系结构的基础上,对视频压缩算法、码流控制和环形缓冲区算法进行了研究分析,介绍了图像实时压缩传输技术的设计和软件实现方法,采用多线程技术设计了两种视频监测模式,采取编码器结构优化和压缩算法优化等技术途径,保证图像压缩的实时性和正确性,实现了多路视频的单路切换和多路并行两种模式下的视频监测技术;该系统保证了码流的平稳发送并按照HDLC协议传输至测试台控制单元中,连续运行5小时内无图像丢帧,并能够准确地表达剧烈突变的运动,性能可靠,在应用中取得了良好的效益。 展开更多
关键词 实时压缩 H.264 hdlc协议 多路并行
下载PDF
HDLC通讯协议中CRC的应用 被引量:18
15
作者 刘岩俊 闫海霞 《电子测量技术》 2010年第3期21-23,共3页
为了简单灵活地使用HDLC协议,介绍了HDLC协议标准和CRC校验标准。提出了使用硬件描述语言实现HDLC协议的方法,并且阐述了CRC校验的实现过程,给出了使用ModelSim SE PLUS 6.2b环境下的仿真波形。下载到FPGA中进行测试,测试结果证实了使用... 为了简单灵活地使用HDLC协议,介绍了HDLC协议标准和CRC校验标准。提出了使用硬件描述语言实现HDLC协议的方法,并且阐述了CRC校验的实现过程,给出了使用ModelSim SE PLUS 6.2b环境下的仿真波形。下载到FPGA中进行测试,测试结果证实了使用VHDL实现HDLC协议的可行性,该设计简单、结果正确可靠,具有一定的使用价值。 展开更多
关键词 hdlc CRC FPGA VHDL
下载PDF
基于FPGA的HDLC与RS485通信网关的设计 被引量:8
16
作者 李成钢 申萍 聂晓波 《机车电传动》 北大核心 2011年第1期20-23,共4页
针对CRH2型动车组国产化制动控制单元的联网问题,分析了列车通信终端(Terminator)装置与制动控制单元(BCU)之间的通信方式,设计一种用于国产化BCU的通信网关,实现列车通信终端装置(HDLC协议)与国产化BCU(RS485协议)的通信协议的转换。... 针对CRH2型动车组国产化制动控制单元的联网问题,分析了列车通信终端(Terminator)装置与制动控制单元(BCU)之间的通信方式,设计一种用于国产化BCU的通信网关,实现列车通信终端装置(HDLC协议)与国产化BCU(RS485协议)的通信协议的转换。最后在进口BCU试验台上,验证了通信网关功能的完整性。 展开更多
关键词 hdlc协议 RS485协议 光纤通信模块 IP模块 制动控制单元 列车通信终端装置 CRH2型动车组
下载PDF
基于FPGA的HDLC设计实现 被引量:13
17
作者 李晓娟 黄翌 《现代电子技术》 2007年第6期35-37,共3页
根据某雷达的实际要求在FPGA中设计了HDLC协议处理器,并详述了该协议器的设计构想及具体功能模块的实现。该设计采用分块处理的方法使设计简单灵活,适合于系统移植和借用。试验结果证明设计可行有效,可以满足系统要求。同时对主要功能... 根据某雷达的实际要求在FPGA中设计了HDLC协议处理器,并详述了该协议器的设计构想及具体功能模块的实现。该设计采用分块处理的方法使设计简单灵活,适合于系统移植和借用。试验结果证明设计可行有效,可以满足系统要求。同时对主要功能模块进行了仿真和测试,提供了关键结点仿真波形图及部分原代码。 展开更多
关键词 雷达 hdlc FPGA 系统移植
下载PDF
低功耗RS-485总线HDLC控制器的ASIC设计 被引量:4
18
作者 刘振宇 陈禾 韩月秋 《微电子学》 CAS CSCD 北大核心 2002年第6期469-472,共4页
 文章给出了基于RS-485总线专用HDLC控制器的ASIC设计。此设计采用CMOS工艺。该芯片为电池供电系统中的专用电路,因此,低功耗是设计中一个主要考虑的因素。设计采用了时钟悬挂技术和处理单元共享,以减小芯片面积,减少动态功耗,显示出A...  文章给出了基于RS-485总线专用HDLC控制器的ASIC设计。此设计采用CMOS工艺。该芯片为电池供电系统中的专用电路,因此,低功耗是设计中一个主要考虑的因素。设计采用了时钟悬挂技术和处理单元共享,以减小芯片面积,减少动态功耗,显示出ASIC在工程设计中的优越性。 展开更多
关键词 hdlc 控制器 RS-485总线 ASIC
下载PDF
基于LabVIEW的HDLC协议收发器设计 被引量:2
19
作者 张宏群 陈檑 +2 位作者 桑峰 班勇苗 汪少林 《南京信息工程大学学报(自然科学版)》 CAS 北大核心 2022年第6期755-760,共6页
HDLC协议以其优异的性能在可靠性需求较高的场合得到了广泛应用.针对航天某领域的协议测试评估需求,解决传统协议测试设备程序复杂、开发周期长的问题.为了满足系统快速集成、协议参数灵活配置的总体要求,提出了一种基于LabVIEW软件构建... HDLC协议以其优异的性能在可靠性需求较高的场合得到了广泛应用.针对航天某领域的协议测试评估需求,解决传统协议测试设备程序复杂、开发周期长的问题.为了满足系统快速集成、协议参数灵活配置的总体要求,提出了一种基于LabVIEW软件构建HDLC协议收发器的方案,完成了HDLC核心收发模块设计,并以此为基础组成一套完整的测试系统.对HDLC协议处理及接收、发送程序设计进行了说明,着重介绍了收发器中核心循环校验码(CRC)校验模块及比特插入删除模块的实现方法,同时对收发器的主要功能模块进行了仿真和测试.使用LabVIEW设计的HDLC收发器轻量高效、运行灵活,可应用于HDLC协议设备的测试和协议性能分析等场合,提高数据通信系统的扩展性、实时性和稳定性. 展开更多
关键词 高层数据链路控制(hdlc) 收发器 LabVIEW协议 CRC校验
下载PDF
一种HDLC协议多通道通信卡的设计与实现 被引量:2
20
作者 邓凤军 张龙 王益忠 《测控技术》 CSCD 北大核心 2013年第11期111-114,共4页
为满足实际工作需要,设计实现了一款基于PCI总线并符合HDLC协议规范的多通道通信卡。首先,介绍了该通信卡的设计思路和系统组成;其次,叙述了、PCI总线接口设计的关键技术和简化HDLC协议的FPGA硬件开发;最后,给出了该通信卡的地址空间分... 为满足实际工作需要,设计实现了一款基于PCI总线并符合HDLC协议规范的多通道通信卡。首先,介绍了该通信卡的设计思路和系统组成;其次,叙述了、PCI总线接口设计的关键技术和简化HDLC协议的FPGA硬件开发;最后,给出了该通信卡的地址空间分配以及底层驱动程序设计方法和该通信卡在通信状态下的数据收发时序图。结果表明,该通信卡符合简化的HDLC协议规范,满足功能要求。 展开更多
关键词 hdlc FPGA PCI9054 PCI总线
下载PDF
上一页 1 2 16 下一页 到第
使用帮助 返回顶部