期刊文献+
共找到132篇文章
< 1 2 7 >
每页显示 20 50 100
Extraction Fuzzy Linguistic Rules from Neural Networks for Maximizing Tool Life in High-speed Milling Process 被引量:2
1
作者 SHEN Zhigang HE Ning LI Liang 《Chinese Journal of Mechanical Engineering》 SCIE EI CAS CSCD 2009年第3期341-346,共6页
In metal cutting industry it is a common practice to search for optimal combination of cutting parameters in order to maximize the tool life for a fixed minimum value of material removal rate(MRR). After the advent ... In metal cutting industry it is a common practice to search for optimal combination of cutting parameters in order to maximize the tool life for a fixed minimum value of material removal rate(MRR). After the advent of high-speed milling(HSM) pro cess, lots of experimental and theoretical researches have been done for this purpose which mainly emphasized on the optimization of the cutting parameters. It is highly beneficial to convert raw data into a comprehensive knowledge-based expert system using fuzzy logic as the reasoning mechanism. In this paper an attempt has been presented for the extraction of the rules from fuzzy neural network(FNN) so as to have the most effective knowledge-base for given set of data. Experiments were conducted to determine the best values of cutting speeds that can maximize tool life for different combinations of input parameters. A fuzzy neural network was constructed based on the fuzzification of input parameters and the cutting speed. After training process, raw rule sets were extracted and a rule pruning approach was proposed to obtain concise linguistic rules. The estimation process with fuzzy inference showed that the optimized combination of fuzzy rules provided the estimation error of only 6.34 m/min as compared to 314 m/min of that of randomized combination of rule s. 展开更多
关键词 high-speed milling rule extraction neural network fuzzy logic
下载PDF
A Novel High-Performance Lekage-Tolerant, Wide Fan-In Domino Logic Circuit in Deep-Submicron Technology
2
作者 Ajay Dadoria Kavita Khare +1 位作者 T. K. Gupta R. P. Singh 《Circuits and Systems》 2015年第4期103-111,共9页
As technology shrinks in modern era the demand on high speed, low power consumption and small chip area in microprocessors is come into existence. In this paper we have presented a new class of domino circuit design f... As technology shrinks in modern era the demand on high speed, low power consumption and small chip area in microprocessors is come into existence. In this paper we have presented a new class of domino circuit design for low power consumption, faster circuit speed and high performance. Due to wide fan-in domino logic, its logic gate suffer from noise sensitivity, if we improve sensitivity, sub-threshold and gate oxide leakage current dominate in evaluation network, which increases the power consumption and reduces the performance of the circuit. The proposed circuit improves the dynamic power consumption and reduces the delay which improves the speed of the circuit. Simulation is performed in BISM4 Cadence environment at 65 nm process technology, with supply voltage 1 V at 100 MHz frequency and bottleneck operating temperature of 27&deg;C with CL = 1 fF. From the result average power improvement by proposed circuit 1 & 2 for 8 input OR gate is 10.1%, 15.28% SFLD, 48.56%, 51.49% CKD, 55.17%, 57.71% HSD and improvement of delay is 1.10%, 12.76% SFLD, 19.13%, 28.63% CKD, 4.32%, 15.59% HSD, 19.138%, 44.25% DFD respectively. 展开更多
关键词 high speed Integrated CIRCUIT Dynamic logic CIRCUIT UNITY Noise Gain (UNG) DOMINO logic CIRCUIT Noise Immunity
下载PDF
THE NEW SUPER-HIGH-SPEED DIGITAL CIRCUIT BASED ON LINEAR AND-OR GATES
3
作者 王守觉 石寅 +1 位作者 吴训威 金瓯 《Journal of Electronics(China)》 1995年第4期289-297,共9页
The paper reveals the relation between the linear AND-OR gate and the emitter function logic. With theoretic calculation and PSPICE simulation, the paper proves that the linear AND-OR gates can work at super-high-spee... The paper reveals the relation between the linear AND-OR gate and the emitter function logic. With theoretic calculation and PSPICE simulation, the paper proves that the linear AND-OR gates can work at super-high-speed and can be multi-cascaded. On the basis of analyzing the high-speed switch units which coordinate with linear AND-OR gates, two kinds of emitter coupled logic circuits are designed. The paper also discusses the design principles of super-high-speed digital circuits, and some examples of combinational and sequential circuits using linear AND-OR gate are given. 展开更多
关键词 LINEAR AND-OR gate Super-high-speed digital CIRCUITS DYL(Duo YUAN logic it means MULTICELL type logic CIRCUITS
下载PDF
HYDRAULIC ACTIVE GUIDE ROLLER SYSTEM FOR HIGH-SPEED ELEVATOR BASED ON FUZZY CONTROLLER 被引量:1
4
作者 FENG Yonghui ZHANG Jianwu 《Chinese Journal of Mechanical Engineering》 SCIE EI CAS CSCD 2007年第5期68-73,共6页
Increase of elevator speed brings about amplified vibrations of high-speed elevator. In order to reduce the horizontal vibrations of high-speed elevator, a new type of hydraulic active guide roller system based on fuz... Increase of elevator speed brings about amplified vibrations of high-speed elevator. In order to reduce the horizontal vibrations of high-speed elevator, a new type of hydraulic active guide roller system based on fuzzy logic controller is developed. First the working principle of the hydraulic guide system is introduced, then the dynamic model of the horizontal vibrations for elevator cage with active guide roller system and the mathematical model of the hydraulic system are given. A fuzzy logic controller for the hydraulic system is designed to control the hydraulic actuator. To improve the control performance, preview compensation for the controller is provided. Finally, simulation and experiments are executed to verify the hydraulic active guide roller system and the control strategy. Both the simulation and experimental results indicate that the hydraulic active guide roller system can reduce the horizontal vibrations of the elevator effectively and has better effects than the passive one, and the fuzzy logic controller with preview compensation can give superior control performance. 展开更多
关键词 high-speed elevator Horizontal vibrations Hydraulic active guide roller system Fuzzy logic control
下载PDF
考虑逻辑资源的高铁枢纽车站作业计划调整方法
5
作者 郝炜宁 李海鹰 +1 位作者 孟令云 廖正文 《铁道科学与工程学报》 EI CAS CSCD 北大核心 2024年第11期4405-4416,共12页
当高速铁路网络受到非正常事件影响时,列车晚点呈现网络化传播的效应,对枢纽站的列车运行秩序造成严重影响。车站作业计划调整不仅需要疏解轨道电路区段占用冲突,还需要疏解联锁表内的其他作业冲突,如特定场景下禁止办理同方向同时发接... 当高速铁路网络受到非正常事件影响时,列车晚点呈现网络化传播的效应,对枢纽站的列车运行秩序造成严重影响。车站作业计划调整不仅需要疏解轨道电路区段占用冲突,还需要疏解联锁表内的其他作业冲突,如特定场景下禁止办理同方向同时发接列车。这类冲突作业不依托于同一设备、但在同一时刻被不同列车办理。因此,考虑到既有方法在疏解这类冲突的局限性,基于网络流理论,提出一种基于行车资源时空状态的建模方法。该方法将线路等设备抽象为行车资源,以列车占用行车资源刻画线路占用。同时,沿用行车资源的表达方法,引入“逻辑资源”,赋予其新的含义,用于刻画非线路占用冲突但无法同时进行的作业规则。构建了以最小化总列车出站偏离时分和总列车变更计划到发线占用惩罚值为目标的优化模型,对列车到发时刻、到发线运用和到发作业进路选择进行一体化优化。进而基于ε约束的求解算法,求解双目标帕累托前沿,为高铁列车调度员提供多准则决策。最后,以南京南站京沪场为算例验证所提出的方法,结果显示,相较于不考虑逻辑资源的调整方案,考虑逻辑资源的建模方法可以实现无法同时办理的作业要求。以上研究结果在一定程度上为列车运行调整提供了理论依据和技术支撑。 展开更多
关键词 逻辑资源 高铁枢纽站 一体化优化 列车到发时刻调整 列车到发进路调整
下载PDF
高速铁路公司高质量发展评价与策略
6
作者 张应允 李红昌 卜伟 《铁道经济研究》 2024年第5期38-46,共9页
高质量发展是全面建设社会主义现代化国家的首要任务,是我国“十四五”乃至更长时期经济社会发展的主题。高速铁路公司作为我国高速铁路建设与管理的重要主体,其高质量发展是我国高质量发展重要的微观基础。以新发展理念为根本遵循,在... 高质量发展是全面建设社会主义现代化国家的首要任务,是我国“十四五”乃至更长时期经济社会发展的主题。高速铁路公司作为我国高速铁路建设与管理的重要主体,其高质量发展是我国高质量发展重要的微观基础。以新发展理念为根本遵循,在阐述高速铁路公司高质量发展理论逻辑的基础上,构建高速铁路公司高质量发展评价指标体系。借鉴国外铁路公司高质量发展实践经验与启示,提出我国高速铁路公司高质量发展策略:适应长远发展目标发展需求,持续加大科技创新基础投入,建立完善多元经营管理机制,打造培育绿色低碳发展新动能,积极加强国际间交流与合作,进一步为我国高速铁路公司高质量发展提供量化评估。 展开更多
关键词 高速铁路公司 高质量发展 新发展理念 理论逻辑 评价体系 实践与启示 发展策略 新质生产力
下载PDF
基于通用PLC的脉冲测速技术研究
7
作者 吴有恒 鹿麟 《自动化与仪表》 2024年第5期157-161,共5页
可编程控制器(PLC)因其高可靠性、高性价比被应用于光电编码器测速,然而基于PLC的传统测速算法在低速段响应速度较慢,且精度只在一定狭窄转速范围内可控,而在宽速度范围则波动较大。针对上述问题,该文提出一种单脉冲测速算法,该算法采用... 可编程控制器(PLC)因其高可靠性、高性价比被应用于光电编码器测速,然而基于PLC的传统测速算法在低速段响应速度较慢,且精度只在一定狭窄转速范围内可控,而在宽速度范围则波动较大。针对上述问题,该文提出一种单脉冲测速算法,该算法采用PLC高速脉冲发生器作为时钟脉冲,在全速度范围内速度精度稳定。同时该算法依据精度需要限定测速算法周期,实现编码器实时更新,以达到精度和响应速度的适配。仿真分析表明,该算法在0~1700 r/min的常用宽速度范围均具有良好的精度和速度响应,在测速系统中具有一定的应用前景。 展开更多
关键词 测速算法 可编程控制器 高速脉冲输出 相对误差
下载PDF
High-speed logic gates based on multiple-β transistor
8
作者 吴训威 蒋保伟 《Chinese Science Bulletin》 SCIE EI CAS 1996年第4期343-347,共5页
1 Multiple-β transistor and linear AND-OR gate The high-speed and real-time processing of information requires a higher and higher operating speed for digital-integrated circuits. Making efforts to exploit silicon-in... 1 Multiple-β transistor and linear AND-OR gate The high-speed and real-time processing of information requires a higher and higher operating speed for digital-integrated circuits. Making efforts to exploit silicon-integrated circuits with high speed, scientists pay attention to the bipolar-integrated circuits. 展开更多
关键词 multiple-β TRANSISTOR linear AND-OR GATE differential current SWITCH high-speed logic gate.
原文传递
高速动车组轴温实时监测诊断逻辑研究与应用分析
9
作者 黄迪 李子先 +3 位作者 侯招文 刘灿 林波 臧晓斌 《控制与信息技术》 2024年第3期109-114,共6页
常规的轴温预报警诊断逻辑主要基于给定温度绝对值阈值及其上升斜率阈值,当被测温度值出现波动时,通常难以进行有效分析和判断。高速动车组轴温监测系统因硬件线路接触不良或电磁干扰等外部因素会导致被测温度异常跳变或缺失,进而引发... 常规的轴温预报警诊断逻辑主要基于给定温度绝对值阈值及其上升斜率阈值,当被测温度值出现波动时,通常难以进行有效分析和判断。高速动车组轴温监测系统因硬件线路接触不良或电磁干扰等外部因素会导致被测温度异常跳变或缺失,进而引发误报预报警的问题,对此,文章提出了一种异常温度曲线剔除逻辑方案。该方案基于大量现场被测轴温数据分析结果,提取可以准确描述轴温曲线变化的特征量,用于描述其波动情况和上升趋势,以此判断是否存在异常温度变化。仿真结果表明了该方案在识别温度异常跳变方面的有效性和可行性。同时,文中所提方案已完成线路上长期运行考核,现场故障误报率由78.3%降低到26.5%,达到了大幅降低现场误报率的目的。 展开更多
关键词 高速动车组 轴温监测逻辑 故障误报 温度异常跳变
下载PDF
Ultra2 SCSI PCB设计中的阻抗匹配问题 被引量:3
10
作者 赵忠文 曾峦 王建成 《装备指挥技术学院学报》 2000年第4期63-66,共4页
在高速逻辑设计中,需要考虑避免出现振铃、串扰等传输线现象.就此,详细讨论了在Ultra2 SCSI单端和差分模式兼容下PCB的两种输出阻抗及其与连接电缆的阻抗匹配问题的解决方法,简单介绍了在这样的高速逻辑系统中,PCB设计通常要考虑的一些... 在高速逻辑设计中,需要考虑避免出现振铃、串扰等传输线现象.就此,详细讨论了在Ultra2 SCSI单端和差分模式兼容下PCB的两种输出阻抗及其与连接电缆的阻抗匹配问题的解决方法,简单介绍了在这样的高速逻辑系统中,PCB设计通常要考虑的一些其它问题. 展开更多
关键词 Ultra2SCSI Fast—40 PCB 高速逻辑设计
下载PDF
高速FIFO存储芯片IDT7207在虚拟逻辑分析仪设计中的应用 被引量:11
11
作者 李爱华 王章瑞 《仪表技术与传感器》 CSCD 北大核心 2003年第3期39-42,共4页
IDT72 0 7是IDT公司生产的新型先进先出 (FIFO)双端口存储器 ,它具有 32k× 9bit的存储容量 ,外围电路简单 ,不需要地址发生器 ,它由标志控制位来控制其读写操作 ,因而其接口简单、方便 ,能对大容量的数据进行高速缓存。介绍了它的... IDT72 0 7是IDT公司生产的新型先进先出 (FIFO)双端口存储器 ,它具有 32k× 9bit的存储容量 ,外围电路简单 ,不需要地址发生器 ,它由标志控制位来控制其读写操作 ,因而其接口简单、方便 ,能对大容量的数据进行高速缓存。介绍了它的特点和功能 ;并分析了其字深与字长的扩展方法 ;给出了它在数据采集中的应用 ;另外还给出了在设计的虚拟逻辑分析仪中 ,IDT72 0 展开更多
关键词 先进先出存储器(FIFO) 高速数据采集 虚拟逻辑分析仪
下载PDF
核脉冲计数数据采集系统研制 被引量:2
12
作者 赵修良 曹舟 +3 位作者 周剑良 雷龙 金晓峰 贺三军 《核电子学与探测技术》 CAS CSCD 北大核心 2014年第12期1432-1437,共6页
为满足核辐射探测器输出脉冲信号数据采集的需求,基于西门子PLC(S7-200)高速计数器HC4、HC5,研发了核脉冲计数数据采集系统。根据S7-200内嵌高速计数器原理,设计了周期脉冲计数数据采集实验,实验发现符合TTL标准的脉冲信号并不一定能被... 为满足核辐射探测器输出脉冲信号数据采集的需求,基于西门子PLC(S7-200)高速计数器HC4、HC5,研发了核脉冲计数数据采集系统。根据S7-200内嵌高速计数器原理,设计了周期脉冲计数数据采集实验,实验发现符合TTL标准的脉冲信号并不一定能被PLC高速计数器正确进行计数率测量。为此特别设计的甄别电路,满足了核辐射探测器输出信号经过放大器与甄别电路后转换为适合S7-200高速计数器HC4和HC5的输入信号。此外利用S7-200丰富的指令系统,执行核脉冲计数率连续测量和数据处理,并通过文本显示单元完成系统数据实时显示,实现了对核脉冲计数数据采集。 展开更多
关键词 可编程逻辑控制器 高速计数器 甄别电路 连续测量
下载PDF
MOS电流模逻辑加法器结构设计 被引量:1
13
作者 梁蓓 马奎 傅兴华 《微电子学与计算机》 CSCD 北大核心 2013年第2期60-64,共5页
为克服传统静态CMOS电路在高频工作时的缺陷,引入了MOS电流模逻辑(MOS Current Mode Logic,MCML)电路.MCML电路是一种差分对称结构逻辑电路,与传统的CMOS电路比较,在高频段工作时功耗相对较低,具有典型的高速低功耗特性.在对MCML电路的... 为克服传统静态CMOS电路在高频工作时的缺陷,引入了MOS电流模逻辑(MOS Current Mode Logic,MCML)电路.MCML电路是一种差分对称结构逻辑电路,与传统的CMOS电路比较,在高频段工作时功耗相对较低,具有典型的高速低功耗特性.在对MCML电路的开关条件以及具有不同输入端的MCML逻辑门电路进行分析后,提出了实现MCML加法器的两种电路结构,并给出了不同结构的应用条件.仿真结果验证了电路结构设计的有效性. 展开更多
关键词 MCML 高速低功耗电路 加法器结构 差分逻辑电路
下载PDF
模糊逻辑在高速数控中的应用 被引量:1
14
作者 吴光琳 林建平 +1 位作者 李从心 阮雪榆 《机床与液压》 北大核心 2000年第6期45-46,95,共3页
本文提出了一个基于模糊逻辑的速度控制系统。该系统根据测出的高速数控加工中刀具行至行程终点前与行程终点的距离值和模糊集合的相关理论 ,算出此时的刀具应具有的速度值。介绍了该方法的原理 ,阐明了该系统的建立过程的有关技术的处理。
关键词 模糊集合 模糊逻辑 高速数控 速度控制系统
下载PDF
PWM方式控制的水轮机电液调速器研究 被引量:5
15
作者 张忠南 林义忠 +1 位作者 吉慧丹 张海明 《机床与液压》 北大核心 2010年第5期35-37,共3页
设计并开发了一种基于PLC并采用PID控制算法的水轮机电液调速器。该调速器的电液随动系统以高速开关阀为控制核心,采用PWM脉宽调制方法进行控制。并建立水轮机调速系统的数学模型,在MATLAB SimuLink环境下进行仿真。在实验室进行空载状... 设计并开发了一种基于PLC并采用PID控制算法的水轮机电液调速器。该调速器的电液随动系统以高速开关阀为控制核心,采用PWM脉宽调制方法进行控制。并建立水轮机调速系统的数学模型,在MATLAB SimuLink环境下进行仿真。在实验室进行空载状态下的静特性试验及随动系统扰动试验,证明了系统在此工况下具有较优的控制性能。 展开更多
关键词 水轮机调速器 PWM 高速开关阀 PLC
下载PDF
基于线性“与或”门的新型超高速数字电路 被引量:10
16
作者 王守觉 吴训威 +1 位作者 石寅 金瓯 《电子科学学刊》 CSCD 1995年第4期337-344,共8页
本文指出了线性“与或”门与发射极功能逻辑(EFL)的联系,通过理论计算与PSPICE模拟证明了线性“与或”门的极高速工作特性和可多级级联工作能力。在对线性“与或”门所需配用的高速开关分析基础上,设计了两种ECL电路。本文还讨论了应用... 本文指出了线性“与或”门与发射极功能逻辑(EFL)的联系,通过理论计算与PSPICE模拟证明了线性“与或”门的极高速工作特性和可多级级联工作能力。在对线性“与或”门所需配用的高速开关分析基础上,设计了两种ECL电路。本文还讨论了应用线性“与或”门设计超高速数字电路的准则以及有关的组合和时序电路设计实例。 展开更多
关键词 与门 或门 数字电路 双极型 集成电路
下载PDF
建立高速数字I/O缓冲器宏模型的模糊逻辑方法 被引量:3
17
作者 沈建国 郭裕顺 刘公致 《电路与系统学报》 CSCD 北大核心 2010年第3期48-53,共6页
如何构造精确有效的数字电路I/O缓冲器宏模型用于系统级的仿真,是高速电路信号完整性分析中的重要问题。本文提出了一种基于模糊逻辑,对数字电路的I/O缓冲器瞬态行为建模的方法。采用一阶Sugeno模糊系统,用平均分割法生成初始模型,再通... 如何构造精确有效的数字电路I/O缓冲器宏模型用于系统级的仿真,是高速电路信号完整性分析中的重要问题。本文提出了一种基于模糊逻辑,对数字电路的I/O缓冲器瞬态行为建模的方法。采用一阶Sugeno模糊系统,用平均分割法生成初始模型,再通过BP-最小二乘混合学习算法消除误差。模型可综合成SPICE环境下的子电路,应用十分方便。计算实例表明方法是有效的。 展开更多
关键词 高速数字I/O缓冲器 电路宏模型 信号完整性分析 模糊逻辑
下载PDF
机电液集成控制的数字液压缸研究 被引量:7
18
作者 刘忠 李伟 彭金艳 《制造技术与机床》 CSCD 北大核心 2009年第11期51-54,共4页
提出一种新型数字液压缸系统,它将油缸、控制阀组和反馈机构集于一体,以高速开关阀作为逻辑锥阀的先导阀,由滚珠丝杠组和编码器构成的反馈机构实时反馈活塞的位移和速度,通过控制器产生PWM信号控制高速开关阀的输出,对锥阀输出流量比例... 提出一种新型数字液压缸系统,它将油缸、控制阀组和反馈机构集于一体,以高速开关阀作为逻辑锥阀的先导阀,由滚珠丝杠组和编码器构成的反馈机构实时反馈活塞的位移和速度,通过控制器产生PWM信号控制高速开关阀的输出,对锥阀输出流量比例调节,从而实现液压缸活塞位移和速度的数字控制。 展开更多
关键词 数字液压缸 高速开关阀PWM逻辑锥阀 闭环控制
下载PDF
基于FPGA的高速数据采集存储系统设计 被引量:19
19
作者 任勇峰 张凯华 程海亮 《电子器件》 CAS 北大核心 2015年第1期135-139,共5页
针对飞行器在飞行状态下需要对外部环境进行识别和参数记录任务,提出基于FPGA的高速数据采集存储方案。通过对AD9254芯片前端电路进行合理设计,实现其对视频信号的高速采集,采样速率为132 Msample/s。利用FPGA静态仿真实现逻辑控制的修... 针对飞行器在飞行状态下需要对外部环境进行识别和参数记录任务,提出基于FPGA的高速数据采集存储方案。通过对AD9254芯片前端电路进行合理设计,实现其对视频信号的高速采集,采样速率为132 Msample/s。利用FPGA静态仿真实现逻辑控制的修正,解决了因内部时钟传输占空比失真而导致误码产生的问题。数据存储采用二级流水线的操作方式,写速率可达62 Mbyte/s。系统设备经地面联试试验已成功应用于工程实践,具有较高的可靠性和稳定性。 展开更多
关键词 高速数据采集 视频信号 静态仿真 逻辑控制 数据存储
下载PDF
单ADC多通道同步等间隔数据采集的高速时序逻辑实现 被引量:2
20
作者 罗杰 《微电子学与计算机》 CSCD 北大核心 2002年第6期50-51,54,共3页
文章给出了一种基于单ADC多通道系统结构的数据采集高速实现方法。通过设计一套高速时序控制逻辑,实现了多个信号同步精确等间隔高速数据采集,能最大限度地发挥数据采集硬件的效能,系统有较高的性价比。
关键词 数据采集 高速时序逻辑 时序逻辑控制 同步等间隔 单ADC多通道系统
下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部