期刊文献+
共找到2,018篇文章
< 1 2 101 >
每页显示 20 50 100
光模块I^(2)C通信自动化测试系统设计
1
作者 王安忆 王衡 +1 位作者 王洪义 王麟 《现代电子技术》 北大核心 2024年第2期95-99,共5页
光模块是光纤通信系统的核心部件,不同速率、不同封装的光模块均需通过I^(2)C通信方式与主机进行监控数据交换,并实时执行主机发送的控制指令,因此介绍一种针对光模块I^(2)C通信的测试系统。首先通过MCU的QSPI和PDMA功能结合,实现高精... 光模块是光纤通信系统的核心部件,不同速率、不同封装的光模块均需通过I^(2)C通信方式与主机进行监控数据交换,并实时执行主机发送的控制指令,因此介绍一种针对光模块I^(2)C通信的测试系统。首先通过MCU的QSPI和PDMA功能结合,实现高精度指令控制,并且通过指令拼接实现不同速率下的所有I^(2)C时序指标测试及逻辑测试;然后介绍系统的工作原理、硬软件设计方式;最后对不同产品进行不同速率下的I^(2)C测试。测试结果证明,该系统的可行性强并大幅度提高了测试效率。 展开更多
关键词 光模块 I^(2)c 通信自动化 测试系统 PDMA 时域编码
下载PDF
GPIO引脚模拟I^(2)C通信的驱动设计
2
作者 韩勇 张芬 +1 位作者 魏进松 于涛 《集成电路与嵌入式系统》 2024年第4期82-87,共6页
I^(2)C总线多用于嵌入式系统中多个芯片及模块间的数据通信,针对芯片的I^(2)C总线专用引脚被占用或I^(2)C总线功能需移植到其他平台等需求,现有的I^(2)C总线专用引脚使用方式存在一定的局限性。本文基于I^(2)C总线的通信机理开发了一套... I^(2)C总线多用于嵌入式系统中多个芯片及模块间的数据通信,针对芯片的I^(2)C总线专用引脚被占用或I^(2)C总线功能需移植到其他平台等需求,现有的I^(2)C总线专用引脚使用方式存在一定的局限性。本文基于I^(2)C总线的通信机理开发了一套驱动程序,通过控制常规GPIO引脚电平模拟I^(2)C时序,实现I^(2)C总线通信功能。以STM32F103C8T6芯片为I^(2)C总线主控制器、PCF8591T A/D转换模块为I^(2)C总线从器件,对开发的I^(2)C驱动程序进行验证,试验结果表明,该驱动方式可靠、稳定。 展开更多
关键词 I^(2)c总线 GPIO引脚 驱动 STM32 PcF8591T
下载PDF
一种具有自校准、自控制功能的I^(2)C接口电路
3
作者 郑双双 刘兴辉 +2 位作者 张文婧 张建龙 尹飞飞 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2023年第5期641-645,共5页
文章提出一种在开漏模式下通过硬件自检测、自校准实现高性能I^(2)C(inter-integrated circuit)接口的设计,并给出一种I^(2)C接口自控制实现开漏功能的方法。在传统I^(2)C接口电路的基础上,增加了自检测拉低时钟总线并进行自校准的功能... 文章提出一种在开漏模式下通过硬件自检测、自校准实现高性能I^(2)C(inter-integrated circuit)接口的设计,并给出一种I^(2)C接口自控制实现开漏功能的方法。在传统I^(2)C接口电路的基础上,增加了自检测拉低时钟总线并进行自校准的功能,使得在开漏模式下,硬件能够自动检测到时钟总线在上拉过程中的低电平并进行自校准高电平,在改善通信稳定性的基础上实现了性能提升。考虑到不同的应用场合,增加了开漏使能控制电路,为提高IP的可移植性,I^(2)C接口可自控制开漏功能,支持软件配置,灵活地应用于各种通用输入输出(general-purpose input/output,GPIO)模型中。成品开发板电路测试表明,在系统时钟为120 MHz时,该电路在开漏模式下高速通信中的位速率高达5.98 Mbit/s,在推挽模式下超快速通信中的位速率高达30.00 Mbit/s。 展开更多
关键词 I^(2)c接口电路 自校准 Verilog HDL语言 开漏输出 自控制
下载PDF
基于40 nm CMOS工艺的全数字锁相环的I^(2)C接口设计
4
作者 李幸和 唐路 万世松 《电子与封装》 2023年第6期54-60,共7页
基于40 nm CMOS工艺设计了一款I2C接口模块,该模块用于全数字锁相环(ADPLL)的测试与应用场景,能够输出锁相环控制字或将控制字写入锁相环内部。按照ADPLL的功能需求将接口划分为系统模块,根据ADPLL的系统特点设计了对应的时序控制模块,... 基于40 nm CMOS工艺设计了一款I2C接口模块,该模块用于全数字锁相环(ADPLL)的测试与应用场景,能够输出锁相环控制字或将控制字写入锁相环内部。按照ADPLL的功能需求将接口划分为系统模块,根据ADPLL的系统特点设计了对应的时序控制模块,实现了控制字数据的读写功能。通过Verilog HDL对系统完成行为级描述,利用脚本自动化设计,能够大幅节省设计时间,易于集成到系统中。实际测试结果表明,该I^(2)C接口模块能够对ADPLL相应控制端写入控制字,依照I2C串行总线协议与外部微控制器通信,可同时实现对ADPLL控制和监测的功能,满足测试与应用需求。 展开更多
关键词 全数字锁相环 I^(2)c接口 Verilog HDL
下载PDF
一种带DMA功能的I/O可配置I^(2)C总线接口的设计
5
作者 强小燕 王嘉瑶 邢梦菲 《电子技术应用》 2023年第11期69-72,共4页
为了利用DMA可以快速移动数据,不需要CPU任何操作来减轻MCU的工作量,并使得接口模块的每个引脚可以根据需求编程为I^(2)C引脚或通用输入输出引脚,介绍了一种带DMA功能的I/O可配置I2C总线接口设计。对I^(2)C总线的基本原理、I^(2)C模块... 为了利用DMA可以快速移动数据,不需要CPU任何操作来减轻MCU的工作量,并使得接口模块的每个引脚可以根据需求编程为I^(2)C引脚或通用输入输出引脚,介绍了一种带DMA功能的I/O可配置I2C总线接口设计。对I^(2)C总线的基本原理、I^(2)C模块总体结构、DMA功能和I/O可配置功能的设计实现进行了介绍。对该接口设计进行了功能仿真,分析表明实现了I^(2)C接口DMA功能和I/O可配置功能两种模式下的数据传输,完全满足设计要求。 展开更多
关键词 I^(2)c总线 DMA功能 I/O可配置 接口设计
下载PDF
Tuned selectivity and enhanced activity of CO_(2) methanation over Ru catalysts by modified metal-carbonate interfaces 被引量:1
6
作者 Qiaojuan Wang Yating Gao +4 位作者 Chantsalmaa Tumurbaatar Tungalagtamir Bold Fei Wei Yihu Dai Yanhui Yang 《Journal of Energy Chemistry》 SCIE EI CAS CSCD 2022年第1期38-46,I0002,共10页
Carbonate-modified metal-support interfaces allow Ru/MnCO_(3) catalyst to exhibit over 99% selectivity,great specific activity and long-term anti-CO poisoning stability in atmospheric CO_(2) methanation.As a contrast,... Carbonate-modified metal-support interfaces allow Ru/MnCO_(3) catalyst to exhibit over 99% selectivity,great specific activity and long-term anti-CO poisoning stability in atmospheric CO_(2) methanation.As a contrast,Ru/MnO catalyst with metal-oxide interfaces prefers reverse water-gas shift rather than methanation route,along with a remarkably lower activity and a less than 15% CH_(4) selectivity.The carbonatemodified interfaces are found to stabilize the Ru species and activate CO_(2) and H_(2) molecules.Ru-CO^(4) species are identified as the reaction intermediates steadily formed from CO_(2) dissociation,which show moderate adsorption strength and high reactivity in further hydrogenation to CH_(4),Furthermore,carbonates of Ru/MnCO_(3) are found to be consumed by hydrogenation to form CH_(4) and replenished by exchange with CO_(2),which are in a dynamic equilibrium during the reaction.Modification with surface carbonates is proved as an efficient strategy to endow metal-support interfaces of Ru-based catalysts with unique catalytic functions for selective CO_(2) hydrogenation. 展开更多
关键词 c0_(2)methanation Ru catalyst MnO cARBONATE Metal-support interface
下载PDF
I^2C总线测试系统的设计与实现 被引量:6
7
作者 张军才 茹伟 +1 位作者 赵腊才 胡宇凡 《仪表技术与传感器》 CSCD 北大核心 2016年第12期118-120,共3页
针对I^2C总线通信直接测试方法不足问题,提出了一种I^2C总线测试系统的方案,设计了一种具体的I^2C总线测试系统。I^2C总线测试系统可实现对任意通信协议的测试,同时可根据被测单元通信模式的需要完成主从通信模式的自动切换。实际应用表... 针对I^2C总线通信直接测试方法不足问题,提出了一种I^2C总线测试系统的方案,设计了一种具体的I^2C总线测试系统。I^2C总线测试系统可实现对任意通信协议的测试,同时可根据被测单元通信模式的需要完成主从通信模式的自动切换。实际应用表明,测试系统可快速完成对被测单元的I^2C总线通信协议测试,缩短驻留应用的I^2C通信协议开发周期,降低开发成本。 展开更多
关键词 I^2c总线 测试系统 主从模式
下载PDF
一种I^2C总线接口的串行时钟芯片 被引量:9
8
作者 应建华 陈艳 郭艳 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第5期62-64,共3页
论述了一种采用I2C总线接口的串行实时时钟芯片的设计方法.该芯片是一个低功耗、完全BCD码的时钟/日历芯片,地址和数据通过I2C双向数据总线串行传输.时钟/日历提供秒、分、时、日、星期、月和年的时间信息;集成的249 byte的静态随机存储... 论述了一种采用I2C总线接口的串行实时时钟芯片的设计方法.该芯片是一个低功耗、完全BCD码的时钟/日历芯片,地址和数据通过I2C双向数据总线串行传输.时钟/日历提供秒、分、时、日、星期、月和年的时间信息;集成的249 byte的静态随机存储器(SRAM)可用于存储临时信息;内置了电源电压监控电路,可使芯片在掉电时自动转入电池供电模式,并对SRAM进行掉电保护;与微处理器连接时,只占用CPU的2条I/O口线(SDA口线和SCL口线),数据传输速率最高可达400 kHz. 展开更多
关键词 I^2c总线 实时时钟 串行接口 静态随机存储器
下载PDF
虚拟I^2C总线设计与实现 被引量:4
9
作者 吴春蕾 冯启明 曹汉平 《武汉理工大学学报(交通科学与工程版)》 北大核心 2002年第6期815-817,共3页
介绍了 I2 C总线的优点及时序 ,描述了用计算机并口实现虚拟 I2 C总线的设计 ,最后强调了软件编写的重要性 。
关键词 I^2c总线 虚拟I^2c总线 时序 计算机并口 接口卡
下载PDF
基于Linux的I^2C总线驱动研究与实现 被引量:3
10
作者 范庆辉 张蕾 阳富民 《计算机工程与设计》 CSCD 北大核心 2007年第16期3953-3956,共4页
I2C是一种较简单的双线双向串行总线,所有与I2C总线兼容的设备都可以通过片上接口与总线上的其它设备进行通信。介绍了I2C总线的优点和工作原理,分析了Linux内核中I2C总线驱动的体系结构和各个模块的功能。I2C驱动程序设计主要集中在与... I2C是一种较简单的双线双向串行总线,所有与I2C总线兼容的设备都可以通过片上接口与总线上的其它设备进行通信。介绍了I2C总线的优点和工作原理,分析了Linux内核中I2C总线驱动的体系结构和各个模块的功能。I2C驱动程序设计主要集中在与硬件相关的几个模块。最后,主控制器以RC32438的I2C接口为例,从设备以视频处理芯片AL260为例,详细介绍了在Linux下开发I2C驱动的过程。 展开更多
关键词 设备驱动 I^2c总线 I^2c接口 串行传输 芯片AL260
下载PDF
I^2C总线技术及应用实例 被引量:9
11
作者 季宏锋 吴军辉 徐立鸿 《自动化与仪表》 2002年第4期21-23,共3页
介绍了在硬件系统设计中使用I2C总线技术的优点,对其总线技术标准和电气特性进行了分析。同时介绍了Atmel公司I2C总线方式的E2PROM(AT24C256),讲述了其技术特性、芯片的基本操作以及读写逻辑。给出了该芯片的应用实例,包括硬件设计及C... 介绍了在硬件系统设计中使用I2C总线技术的优点,对其总线技术标准和电气特性进行了分析。同时介绍了Atmel公司I2C总线方式的E2PROM(AT24C256),讲述了其技术特性、芯片的基本操作以及读写逻辑。给出了该芯片的应用实例,包括硬件设计及C语言的软件实现。I2C总线提供了简单的硬件接口,简化了电路的设计,在实际的应用中受到电子工程师的欢迎。 展开更多
关键词 I^2c总线 AT24c256 E^2PROM 总线接口技术
下载PDF
用DSP主机端口实现虚拟I^2C总线主控器 被引量:7
12
作者 顾海军 赵晓晖 王洪革 《吉林大学学报(信息科学版)》 CAS 2004年第1期13-17,共5页
针对TMS320C54x系列DSP(DigitalSignalProcessor)的I/O资源缺乏问题,通过配置主机接口(HPI:HostPortInterface)或多通道缓冲串行口(McBSP:MultichannelBufferedSerialPort)作为通用I/O引脚,模拟I2C总线的时钟线SCL(SerialClock)和数据线... 针对TMS320C54x系列DSP(DigitalSignalProcessor)的I/O资源缺乏问题,通过配置主机接口(HPI:HostPortInterface)或多通道缓冲串行口(McBSP:MultichannelBufferedSerialPort)作为通用I/O引脚,模拟I2C总线的时钟线SCL(SerialClock)和数据线SDA(SerialData);采用软件模块实现虚拟外设等方法,完成了I2C总线主控器功能。给出了以该系列DSP作为I2C总线的主控器与I2C总线从控器的无缝连接方法。结合视频应用实例,叙述了由TMS320VC5409配置具有I2C总线接口的视频处理器SAA7111A的具体过程。结果表明,利用DSP的HPI接口实现片上虚拟I2C总线主控器,是可行的、经济的。 展开更多
关键词 数字信号处理器 主机端口 I^2c总线 虚拟外设
下载PDF
I^2C总线技术在单片机串行扩展中的应用 被引量:5
13
作者 邓忠华 李霞 陈浩 《武汉理工大学学报(交通科学与工程版)》 2005年第2期227-229,247,共4页
在介绍I2 C总线的结构、工作原理和数据传输方式等特点的基础上,总结了I2 C总线的优点.对于不带I2 C总线接口的单片机,利用其常规I/O口模拟I2 C总线接口,消除了串行扩展的局限性.结合温度控制系统中的应用实例,文章还简要介绍了不带I2 ... 在介绍I2 C总线的结构、工作原理和数据传输方式等特点的基础上,总结了I2 C总线的优点.对于不带I2 C总线接口的单片机,利用其常规I/O口模拟I2 C总线接口,消除了串行扩展的局限性.结合温度控制系统中的应用实例,文章还简要介绍了不带I2 C总线接口的80 KC1 96单片机与I2 C器件AT2 4C1 6串行扩展的硬件设计,并给出了软件实现的部分汇编语言程序. 展开更多
关键词 I^2c总线 单片机 AT24c16器件
下载PDF
基于CPLD的系统中I^2C总线的设计 被引量:7
14
作者 张昆 邱扬 刘浩 《电子技术应用》 北大核心 2003年第11期40-42,共3页
在介绍I2C总线协议的基础上,讨论了基于CPLD的系统中I2C总线的设计技术,并结合工程实例设计了I2C总线IP核,给出了部分源代码和仿真结果。
关键词 I^2c总线 cPLD 设计 总线协议 源代码 仿真 串行总线 IP核
下载PDF
具有I^2C总线接口的A/D芯片PCF8591及其应用 被引量:23
15
作者 周剑利 郭建波 崔涛 《微计算机信息》 北大核心 2005年第06Z期150-151,共2页
I2C总线是Philips公司推出的新型单片机系统。它采用串行总线,主控器与外围器件仅靠两条线进行信息传输,一条称为时钟线(SCL),另一条位数据线(SDA)。I2C总线单片机系统较通用单片机系统电路简单。由普通CPU芯片同I2C专用器件组成的系统... I2C总线是Philips公司推出的新型单片机系统。它采用串行总线,主控器与外围器件仅靠两条线进行信息传输,一条称为时钟线(SCL),另一条位数据线(SDA)。I2C总线单片机系统较通用单片机系统电路简单。由普通CPU芯片同I2C专用器件组成的系统为模拟I2C系统,它性能稳定,价格较低,目前已得到广泛应用.本文介绍了具有I2C接口的A/D芯片PCF8591的引脚图及应用电路,并在暖水锅炉温度记录仪中得到应用。 展开更多
关键词 I^2c总线 A/D转换 器件地址 控制字节
下载PDF
一种状态优化的I^2C总线主控制器的FPGA设计 被引量:3
16
作者 陈科 唐宁 +1 位作者 雷求胜 邓玉清 《电子器件》 CAS 2010年第6期738-741,共4页
I2C总线是一种简单的双向二线制串行通信总线。在此对传统的I2C总线控制器进行改进,对I2C总线读写状态进行了优化,该方法采用移位寄存器计数来控制状态转移,利用移位寄存器结构灵活的特点达到简化状态,优化状态机性能的目的。最后采用Ve... I2C总线是一种简单的双向二线制串行通信总线。在此对传统的I2C总线控制器进行改进,对I2C总线读写状态进行了优化,该方法采用移位寄存器计数来控制状态转移,利用移位寄存器结构灵活的特点达到简化状态,优化状态机性能的目的。最后采用VerilogHDL语言的行为描述,并给出系统仿真波形,仿真结果表明,设计芯片的功耗大约降低10%,面积减少25%。所设计的总线接口良好,符合I2C通信标准,实现了I2C的总线的数据通信。 展开更多
关键词 FPGA I^2c总线 VERILOG HDL 状态优化
下载PDF
LonWorks节点中主从处理器之间I^2C接口的设计 被引量:3
17
作者 杨帅 薛岚 +1 位作者 刘利宏 吴红兵 《电子科技》 2009年第7期62-65,共4页
为提高LonWorks总线的控制能力,设计了以单片机AT89S51为主的处理器、神经元芯片MC143150为从处理器的LonWorks节点,主处理器和从处理器之间的接口采用I2C通信总线,节省了神经元芯片的I/O硬件资源,同时也减小了节点的体积。LonWorks节... 为提高LonWorks总线的控制能力,设计了以单片机AT89S51为主的处理器、神经元芯片MC143150为从处理器的LonWorks节点,主处理器和从处理器之间的接口采用I2C通信总线,节省了神经元芯片的I/O硬件资源,同时也减小了节点的体积。LonWorks节点利用Neuron芯片中声明的I2C对象和单片机AT89S51模拟的I2C总线完成主、从处理器间的数据交换。测试证明,主从处理器采用I2C总线的节点,具有良好的通信性能。 展开更多
关键词 LONWORKS 节点 AT89S51 Mc143150 I^2c
下载PDF
I^2C总线驱动在嵌入式系统中的两种实现 被引量:10
18
作者 吴玮 胡必春 张敏明 《现代电子技术》 2007年第8期56-58,共3页
I2C总线是一种用于IC器件之间连接的二线制总线,在嵌入式系统中有广泛的应用。嵌入式处理器本身携带I2C控制器时,可以直接通过配置特殊寄存器来实现I2C的功能;而当缺少I2C控制器时,则需要通过软件模拟的方法来实现。简要地叙述了I2C总... I2C总线是一种用于IC器件之间连接的二线制总线,在嵌入式系统中有广泛的应用。嵌入式处理器本身携带I2C控制器时,可以直接通过配置特殊寄存器来实现I2C的功能;而当缺少I2C控制器时,则需要通过软件模拟的方法来实现。简要地叙述了I2C总线协议及其时序,并给出了I2C总线驱动在ARM S3C4510处理器下的两种实现方法,最后以模拟的实现方式给出一个应用实例。 展开更多
关键词 I^2c嵌入式 ARM 软件模拟
下载PDF
模拟I^2C总线从器件的一种方法 被引量:10
19
作者 王佳斌 戴在平 《华侨大学学报(自然科学版)》 CAS 2004年第2期206-209,共4页
I2 CBUS(InterIntegratedCircuitBUS内部集成电路总线 )是由Philips公司推出的二线制串行扩展总线 .I2 C总线是具备总线仲裁和高低速设备同步等功能的高性能多主机总线 .利用 5 1单片机的两根普通的I/O线 ,模拟I2 C总线从器件给出源程... I2 CBUS(InterIntegratedCircuitBUS内部集成电路总线 )是由Philips公司推出的二线制串行扩展总线 .I2 C总线是具备总线仲裁和高低速设备同步等功能的高性能多主机总线 .利用 5 1单片机的两根普通的I/O线 ,模拟I2 C总线从器件给出源程序 .这些程序都在已研制的CDMA直放机监控模块的I2 C总线接口中获得验证和通过 . 展开更多
关键词 I^2c总线 从器件 单片机模拟 二线制串行扩展总线 源程序
下载PDF
基于I^2C总线的CMOS图像传感器接口电路设计 被引量:4
20
作者 黄全平 周荣政 +2 位作者 席占国 张原 洪志良 《半导体技术》 CAS CSCD 北大核心 2004年第10期57-60,共4页
详细阐述了一种用于百万像素数码相机的 CMOS 图像传感器接口电路设计及其 VLSI 实现;文章按照数码相机的功能要求进行整体设计,由上而下讨论了各个子模块的设计,并给出了电路的 FPGA 验证;本设计作为数码相机专用芯片的一部分用 0.6 μ... 详细阐述了一种用于百万像素数码相机的 CMOS 图像传感器接口电路设计及其 VLSI 实现;文章按照数码相机的功能要求进行整体设计,由上而下讨论了各个子模块的设计,并给出了电路的 FPGA 验证;本设计作为数码相机专用芯片的一部分用 0.6 μ m 工艺实现。 展开更多
关键词 I^2c总线 接口电路 FPGA验证 素数码 百万像素 VLSI cMOS图像传感器 设计 数码相机 专用芯片
下载PDF
上一页 1 2 101 下一页 到第
使用帮助 返回顶部