期刊文献+
共找到30篇文章
< 1 2 >
每页显示 20 50 100
Design of IP core for IIC bus controller based on FPGA 被引量:1
1
作者 黄晓敏 张志杰 《Journal of Measurement Science and Instrumentation》 CAS CSCD 2015年第1期13-18,共6页
The intellectual property (IP) core for inter-integrated circuit (IIC) bus controller is designed using finite state machine (FSM) based on field programmable gate array (FPGA). Not only the data from AT 24C02... The intellectual property (IP) core for inter-integrated circuit (IIC) bus controller is designed using finite state machine (FSM) based on field programmable gate array (FPGA). Not only the data from AT 24C02C can be read automatically after power on, but also the data from upper computer can be written into AT24C02C immediately under the control of the IIC bus controller. When it is applied to blast wave overpressure test system, the IIC bus controller can read and store working parameters automatically. In a laboratory environment, the IP core simulation is carried out and the result is accurate. In the explosion field test, by analyzing the obtained valid data, it can be concluded that the designed IP core has good reliability. 展开更多
关键词 field programmable gate array (FPGA) IIC bus intellectual property(ip core test system
下载PDF
Design of IP core based on AMBA bus 被引量:1
2
作者 JIA Boxiong LI Jinming 《Journal of Measurement Science and Instrumentation》 CAS CSCD 2022年第2期217-224,共8页
With the rapid development of integrated circuit(IC)technology,reusable intelligent property(IP)core design is widely valued by the industry.Based on the in-depth study of the functional characteristics of advanced mi... With the rapid development of integrated circuit(IC)technology,reusable intelligent property(IP)core design is widely valued by the industry.Based on the in-depth study of the functional characteristics of advanced microcontroller bus architecture(AMBA),a design scheme of IP core is presented,and it is divided into the functional modules,and the structural design of the IP core is completed.The relationship between the internal modules of the IP core is clarified,and the top-down design method is used to build the internal architecture of the IP core.The IP core interface module,register module,baud rate module,transmit module,receive module,and interrupt module are designed in detail by using Verilog language.The simulation results show that the designed IP core supports serial peripheral interface(SPI)protocol,the function coverage of IP core reaches 100%,the maximum working frequency reaches 200 MHz,and the resource occupancy rate is less than 15%.The reusable IP core can support multiple data formats,multiple timing transmission modes,and master/slave operation modes,reducing the resource consumption of hardware circuits and having stronger applicability. 展开更多
关键词 integrated circuit(IC) intelligent property(ip)core advanced microcontroller bus architecture(AMBA) serial peripheral interface(SPI)
下载PDF
Integration and verification case of IP-core based system on chip design 被引量:3
3
作者 胡越黎 周谌 《Journal of Shanghai University(English Edition)》 CAS 2010年第5期349-353,共5页
In this paper, the design and verification process of an automobile-engine-fan control system on chip (SoC) are introduced. The SoC system, SHU-MV08, reuses four new intellectual property (IP) cores and the design... In this paper, the design and verification process of an automobile-engine-fan control system on chip (SoC) are introduced. The SoC system, SHU-MV08, reuses four new intellectual property (IP) cores and the design flow is accomplished with 0.35 btm chartered CMOS technology. Some special functions of IP cores, the detailed integration scheme of four IP cores, and the verification method of the entire SoC are presented. To settle the verification problems brought by analog IP cores, NanoSim based chip-level mixed-signal verification method is introduced. The verification time is greatly reduced and the first tape-out achieves success which proves the validity of our design. 展开更多
关键词 system on chip (SoC) intellectual property (ip)-core integration VERIFICATION pulse width modulation (PWM)- analog digital converter (ADC) linkage running
下载PDF
基于灰度图谱分析的IP软核硬件木马检测方法
4
作者 倪林 刘子辉 +2 位作者 张帅 韩久江 鲜明 《计算机工程》 CAS CSCD 北大核心 2024年第3期44-51,共8页
随着芯片设计、制造、封装等流程的分工细化,利用第三方知识产权(IP)软核进行二次开发可以明显提升设计效率,减少重复工作。但是大量非自主可控IP软核被用于加速设计时,可能导致芯片在设计阶段被植入硬件木马,使得芯片安全性难以保证。... 随着芯片设计、制造、封装等流程的分工细化,利用第三方知识产权(IP)软核进行二次开发可以明显提升设计效率,减少重复工作。但是大量非自主可控IP软核被用于加速设计时,可能导致芯片在设计阶段被植入硬件木马,使得芯片安全性难以保证。当前IP软核安全检测方法主要依赖功能测试、代码覆盖率和翻转率分析,或在语义层面进行关键字匹配,且无法对加密IP软核进行检测。在分析硬件木马结构及其在IP软核中实现特征的基础上,利用非可控IP软核与“Golden”IP软核中寄存器传输级(RTL)代码灰度图谱的特征差异,基于Trust-Hub构建“Golden”软核集,提出基于灰度图谱特征的IP软核硬件木马检测模型和算法。以功能篡改型IP软核B19-T100为实验对象,通过调整合适的成像矩阵参数,利用分块匹配对比方式实现硬件木马检测,结果表明,该算法的检测精度达97.18%。在对B19、B15、S38417等5类共18个样本进行测试时,所提算法的平均检测精度达92%以上,表明其可实现对硬件木马的有效识别,检测精度和适用性较强。 展开更多
关键词 知识产权软核 硬件木马 灰度图谱 芯片安全 特征差异
下载PDF
数字IP芯核的多特征比较内建自测试方法(英文) 被引量:2
5
作者 谢永乐 王玉文 陈光 《四川大学学报(工程科学版)》 EI CAS CSCD 北大核心 2006年第6期153-158,共6页
由于不确知那些不属于IP芯核测试集的测试矢量的无故障响应,造成在伪随机测试下测试者无法获取被测IP芯核的无故障特征,上述事实构成了测试数字IP芯核的挑战之一。基于多特征检验原理,研究了适用于数字IP芯核的内建自测试(B IST)实现方... 由于不确知那些不属于IP芯核测试集的测试矢量的无故障响应,造成在伪随机测试下测试者无法获取被测IP芯核的无故障特征,上述事实构成了测试数字IP芯核的挑战之一。基于多特征检验原理,研究了适用于数字IP芯核的内建自测试(B IST)实现方法———MSCB IST。分析了多特征比较的故障混叠概率,并给出了其近似值。通过执行芯片上的多特征检查,显著降低了故障的潜隐性。MSCB IST无需存储多个无故障特征,支持并行的测试和特征检查,可以显著减少功能测试中的测试时间和降低故障混叠的概率。MSCB IST既可以用于确定性测试,也可以用于伪随机测试。 展开更多
关键词 ip芯核 内建自测试 伪随机测试 测试响应压缩
下载PDF
基于FPGA的模板滤波IP核的设计与实现 被引量:1
6
作者 李东 敖晟 +1 位作者 田劲东 田勇 《深圳大学学报(理工版)》 EI CAS CSCD 北大核心 2018年第6期622-628,共7页
在数字图像处理过程中,二维模板卷积是一种重要的操作.提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的可变模板滤波IP (intellectual property)核的设计方法,通过参数化的循环例化移位寄存器构建可灵活调整窗口... 在数字图像处理过程中,二维模板卷积是一种重要的操作.提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的可变模板滤波IP (intellectual property)核的设计方法,通过参数化的循环例化移位寄存器构建可灵活调整窗口大小的缓存结构,采用只读寄存器(read-only memory,ROM)载入模板滤波系数,并利用加法树模块实现快速累加.相比传统组合扩展方法,本设计充分节约了硬件资源,简化了电路设计,提供了便捷的调用接口,只需修改参数便可灵活调整卷积结构,适用于任意窗口大小、任意模板系数、任意图像大小和数据位宽的卷积运算,具有良好的通用性和可维护性. 展开更多
关键词 图像处理 卷积运算 现场可编程门阵列 模板滤波 ip 卷积结构
下载PDF
系统芯片IP核透明路径构建中的可测性分析
7
作者 邢建辉 王红 +1 位作者 杨士元 成本茂 《计算机工程》 CAS CSCD 北大核心 2007年第3期6-8,14,共4页
系统芯片的设计方法为测试技术带来新挑战。知识产权模块(IP核)测试访问机制成为测试复用的关键。构建IP核透明路径会对电路的故障覆盖率产生影响。基于门级透明路径的构建方法,通过分析插入电路的控制门和多路器的激活和传播条件,对路... 系统芯片的设计方法为测试技术带来新挑战。知识产权模块(IP核)测试访问机制成为测试复用的关键。构建IP核透明路径会对电路的故障覆盖率产生影响。基于门级透明路径的构建方法,通过分析插入电路的控制门和多路器的激活和传播条件,对路径构建对于IP核单固定型故障覆盖率的影响进行分析,给出可测性条件和故障覆盖率的计算公式,无需故障仿真即可估计构造透明路径后电路的故障覆盖率。通过故障仿真实验,证明该故障覆盖率的分析和计算方法是有效的。 展开更多
关键词 系统芯片 测试访问机制 透明路径 ip 可测性分析
下载PDF
快速数字电平转换电路IP核设计
8
作者 邹雪城 孔令荣 曾子玉 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第7期58-61,共4页
基于IP核的技术设计了一种快速数字电平转换电路.采用电压-电流-电压的方式实现不同电压域的电平转换,引入单稳态延时电路和快慢速通道提高电平转换速度和降低静态功耗,并给出了与标准CMOS工艺兼容的扩展漏极高压MOS管的优化设计.仿真... 基于IP核的技术设计了一种快速数字电平转换电路.采用电压-电流-电压的方式实现不同电压域的电平转换,引入单稳态延时电路和快慢速通道提高电平转换速度和降低静态功耗,并给出了与标准CMOS工艺兼容的扩展漏极高压MOS管的优化设计.仿真结果表明:在将-5^+5 V电压域的数字电平转换成0^+12V的电压域时,其延时可低于10 ns. 展开更多
关键词 互补金属氧化物半导体(CMOS) 电压域 电平转换 ip
下载PDF
数字水印技术在软IP核保护中的应用
9
作者 王玮 王福源 《半导体技术》 CAS CSCD 北大核心 2007年第3期241-244,共4页
电路软核因费用较低和使用灵活而得到越来越多的应用,但目前的大部分加密方式不适合软核。介绍了一种适用于软IP核设计开始时采用的数字水印嵌入方法,并以4-2编码器为例说明数字水印嵌入软核的方法,并对水印化后电路的性能和开销进行了... 电路软核因费用较低和使用灵活而得到越来越多的应用,但目前的大部分加密方式不适合软核。介绍了一种适用于软IP核设计开始时采用的数字水印嵌入方法,并以4-2编码器为例说明数字水印嵌入软核的方法,并对水印化后电路的性能和开销进行了分析和实验。 展开更多
关键词 数字水印 知识产权 软核 重用
下载PDF
用于卫星载荷数据传输总线的终端IP核设计 被引量:1
10
作者 刘文婷 万小磊 +2 位作者 徐楠 杨童 陈亮亮 《应用科学学报》 CAS CSCD 北大核心 2021年第2期232-240,共9页
根据通信卫星有效载荷数据传输总线协议及其工作原理,提出了一种总线终端IP(intellectual property)核的设计及验证方法,该IP核由总线接口模块、时钟分频模块、协议处理模块、数据采集模块等组成,其设计和研制具有自主知识产权。该IP核... 根据通信卫星有效载荷数据传输总线协议及其工作原理,提出了一种总线终端IP(intellectual property)核的设计及验证方法,该IP核由总线接口模块、时钟分频模块、协议处理模块、数据采集模块等组成,其设计和研制具有自主知识产权。该IP核完成了模块仿真验证、芯片系统仿真验证和FPGA(field programmable gate array)验证并已流片成功,验证结果表明:该IP核设计功能全面、资源占用少、可靠性高,可应用于通信卫星地检验证设备或者直接应用于卫星有效载荷设备中,支持通信卫星有效载荷数据传输总线的测试。 展开更多
关键词 通信卫星 载荷数据传输总线 ip 总线终端 FPGA验证
下载PDF
基于网络安全芯片的DDoS攻击识别IP核设计 被引量:1
11
作者 纪俊彤 韩林 +1 位作者 于哲 陈方 《计算机系统应用》 2023年第4期120-128,共9页
分布式拒绝攻击(distributed denial of service,DDoS)作为一种传统的网络攻击方式,依旧对网络安全存在着较大的威胁.本文研究基于高性能网络安全芯片SoC+IP的构建模式,针对网络层DDoS攻击,提出了一种从硬件层面实现的DDoS攻击识别方法... 分布式拒绝攻击(distributed denial of service,DDoS)作为一种传统的网络攻击方式,依旧对网络安全存在着较大的威胁.本文研究基于高性能网络安全芯片SoC+IP的构建模式,针对网络层DDoS攻击,提出了一种从硬件层面实现的DDoS攻击识别方法.根据硬件协议栈设计原理,利用逻辑电路门处理网络数据包进行拆解分析,随后对拆解后的信息进行攻击判定,将认定为攻击的数据包信息记录在攻击池中,等待主机随时读取.并通过硬件逻辑电路实现了基于该方法的DDoS攻击识别IP核(intellectual property core),IP核采用AHB总线配置寄存器的方式进行控制.在基于SV/UVM的仿真验证平台进行综合和功能性测试.实验表明,IP核满足设计要求,可实时进行DDoS攻击识别检测,有效提高高性能网络安全芯片的安全防护功能. 展开更多
关键词 分布式拒绝攻击 攻击识别 ip 网络安全
下载PDF
三种IP核总线接口比较分析 被引量:1
12
作者 王智鸣 田金文 《军民两用技术与产品》 2003年第12期24-26,共3页
首先介绍了可编程片上系统(SOPC)和IP(Intel lectual Property)核的基本概念,然后介绍了Altera公司的两种总线标准Avalon和Atlantic,以及OpenCore的WISHBONE总线标准,最后对三者在灵活性和通用性方面进行了比较,探讨了在IP核开发中总线... 首先介绍了可编程片上系统(SOPC)和IP(Intel lectual Property)核的基本概念,然后介绍了Altera公司的两种总线标准Avalon和Atlantic,以及OpenCore的WISHBONE总线标准,最后对三者在灵活性和通用性方面进行了比较,探讨了在IP核开发中总线选择的问题。 展开更多
关键词 可编程片上系统 ip 总线标准 AVALON总线 Atlantic接口 专用集成电路 可编程逻辑器件
下载PDF
光纤通道链路层IP核的硬件设计
13
作者 郭志君 路永涛 《光通信技术》 CSCD 北大核心 2010年第7期17-19,共3页
将光纤通道各类端口中相同的帧收发功能统一设计为一个链路层模块并以IP核的形式实现,可达到资源可重用的目的,这为以后的芯片开发大大节省了设计时间和成本。以模块化的方式采用自顶向下的设计思路,重点阐述了光纤通道链路层的硬件设... 将光纤通道各类端口中相同的帧收发功能统一设计为一个链路层模块并以IP核的形式实现,可达到资源可重用的目的,这为以后的芯片开发大大节省了设计时间和成本。以模块化的方式采用自顶向下的设计思路,重点阐述了光纤通道链路层的硬件设计方法,并给出了IP核的相关接口。 展开更多
关键词 光纤通道 链路层模块 知识产权核
下载PDF
基于可控制性度量的图神经网络门级硬件木马检测方法
14
作者 张洋 刘畅 李少青 《计算机工程》 CAS CSCD 北大核心 2024年第7期164-173,共10页
随着全球化的不断深入,第三方知识产权(IP)核应用越来越广泛。随着硬件木马攻击技术逐渐成熟,使得在芯片设计阶段植入硬件木马成为可能。因此,在芯片设计过程中面临IP核被植入木马的严重威胁,现有研究所提的硬件木马检测方法具有依赖黄... 随着全球化的不断深入,第三方知识产权(IP)核应用越来越广泛。随着硬件木马攻击技术逐渐成熟,使得在芯片设计阶段植入硬件木马成为可能。因此,在芯片设计过程中面临IP核被植入木马的严重威胁,现有研究所提的硬件木马检测方法具有依赖黄金参考电路、需要完备的测试向量、大量的样本进行学习等特征。面向IP核的硬件木马检测需求,提出一种基于可控制性度量的图神经网络检测方法。该方法以门级网表作为输入,首先以可控制性值为指导,得到可疑的门节点,用于缩小搜索范围;然后利用可疑门节点生成对应的子图,利用图卷积神经网络从子图中提取特征,实现对子图的分类和检测,最终识别硬件木马。实验结果表明,该方法无须测试激励和黄金模型,利用硬件木马的隐蔽特性与结构特征相结合的方法提升硬件木马的检测准确率,平均真阳率为100%,假阳率为0.75%,在保证较高真阳率的同时可有效降低假阳率,达到较好的检测效果。 展开更多
关键词 知识产权核 硬件木马 可控制性度量 子图 图卷积神经网络
下载PDF
片上网络拓扑结构 被引量:4
15
作者 常政威 谢晓娜 熊光泽 《计算机应用》 CSCD 北大核心 2007年第11期2847-2850,共4页
介绍了片上网络(NoC)拓扑结构的相关研究进展。对NoC拓扑结构进行了分类,详细分析了各种网络拓扑的相关特性。从拓扑结构的角度出发,介绍了几种典型的NoC实例,归纳了相关的设计方法。最后,探讨了NoC拓扑结构的发展方向。
关键词 片上网络 拓扑结构 知识产权核 交换机
下载PDF
三种SoC片上总线的分析与比较 被引量:10
16
作者 张丽媛 章军 陈新华 《山东科技大学学报(自然科学版)》 CAS 2005年第2期66-69,共4页
随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织正积极从事相关IP互联标准方案的制定工作。本文介绍了目前SoC设计中常用的三种片上总线标准,即IBM公司的CoreConnect总线、ARM公司的AMBA总线和OCPIP组织的OCP总线,重点分析... 随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织正积极从事相关IP互联标准方案的制定工作。本文介绍了目前SoC设计中常用的三种片上总线标准,即IBM公司的CoreConnect总线、ARM公司的AMBA总线和OCPIP组织的OCP总线,重点分析和比较了它们的特性,并针对它们不同的特点,阐述其合适的应用领域。 展开更多
关键词 SoC(System-on-Chip) 片上总线 ip(Intellectual property)核 可复用设计
下载PDF
SOC测试中BIST的若干思考 被引量:5
17
作者 王新安 吉利久 《微电子学与计算机》 CSCD 北大核心 2003年第10期41-44,47,共5页
文章简述SOC测试中BIST的优势,结合SOC设计与测试的相关标准,探讨BIST的发展。
关键词 SOC 测试 BIST 集成电路 设计 数字电路 模拟电路
下载PDF
一种片上系统(SOC)时钟同步设计方法 被引量:5
18
作者 刘兴旺 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2005年第9期170-172,共3页
SoC设计很大程度上依赖于IP核的可重用性。由于各IP核中时钟延时的不同,要将IP核集成到一个同步SoC中时钟分布变得很难。本文介绍了一种SoC时钟同步设计方法,这种方法将可调节延时的时钟电路插入在时钟分布网络中,以取得时钟边沿的匹配... SoC设计很大程度上依赖于IP核的可重用性。由于各IP核中时钟延时的不同,要将IP核集成到一个同步SoC中时钟分布变得很难。本文介绍了一种SoC时钟同步设计方法,这种方法将可调节延时的时钟电路插入在时钟分布网络中,以取得时钟边沿的匹配和同步。使用可调节电路进行时序调整,减少了设计迭代时间,节约了设计成本。 展开更多
关键词 时钟分布 延时插入 调整电路 ip SOC
下载PDF
线阵相机模拟前端驱动处理电路设计及应用 被引量:2
19
作者 廖飞 龚恒翔 +3 位作者 梁霄 韦清臣 尹斌军 王灿 《重庆理工大学学报(自然科学)》 CAS 2016年第6期148-153,共6页
为解决定制型线阵相机模拟前端驱动处理电路可复用和可移植问题,在分析TCD1700系列线阵CCD器件工作原理、时序参数相关性和异同点基础上,对线阵相机模拟前端驱动处理电路进行集成化、IP核化设计,给出了设计逻辑、接口及寄存器定义,使用v... 为解决定制型线阵相机模拟前端驱动处理电路可复用和可移植问题,在分析TCD1700系列线阵CCD器件工作原理、时序参数相关性和异同点基础上,对线阵相机模拟前端驱动处理电路进行集成化、IP核化设计,给出了设计逻辑、接口及寄存器定义,使用verilog语言,利用quartus II和modelsim平台进行了设计建模和仿真测试。最后在cyclone IV器件平台进行了实现和验证,并将设计的电路用于盛液管和液位界面检测实验。实验结果显示:前端处理电路对液位及盛液管特征信息提取准确,电路噪声抑制效果良好,可复用。 展开更多
关键词 线阵相机 模拟前端 驱动处理电路 ip
下载PDF
TMR加固的SpaceWire节点的设计与实现 被引量:2
20
作者 刘涛 贺强民 黄伟 《航天返回与遥感》 2012年第4期64-69,共6页
文章根据SpaceWire协议,在FPGA(Field Programmable Gate Array)上用VHDL(Very HighSpeed Integrated Circuit HardwareDescription Language)设计了SpaceWire协议节点软核,并分别使用XTMR(Xilinx Triple Modular Redundancy)软件设计... 文章根据SpaceWire协议,在FPGA(Field Programmable Gate Array)上用VHDL(Very HighSpeed Integrated Circuit HardwareDescription Language)设计了SpaceWire协议节点软核,并分别使用XTMR(Xilinx Triple Modular Redundancy)软件设计和手动代码设计对关键功能模块进行三模冗余设计,在FPGA上实现了SpaceWire节点的功能加固设计,提高了SpaceWire节点软核的可靠性,并与SpaceWire标准设备进行了数据传输,实现了加固的SpaceWire节点与SpaceWire标准设备之间的数据传输。 展开更多
关键词 SPACEWIRE ip软核 三模冗余设计 XTMR 现场可编程门阵列
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部