期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
用JTAG烧写Flash的方法 被引量:7
1
作者 邓启辉 《兵工自动化》 2005年第1期86-87,共2页
利用 JTAG 烧写 Flash 的方法是通过并口把 PC 与主控芯片的 JTAG 连接,PC 向 Flash 的特定地址发出控制命令,把烧写的目的数据、地址和控制信号经 JTAG TDI 串行输入到对应的边界扫描单元。调用 putp 函数转换 TAP状态,更新引脚状态后... 利用 JTAG 烧写 Flash 的方法是通过并口把 PC 与主控芯片的 JTAG 连接,PC 向 Flash 的特定地址发出控制命令,把烧写的目的数据、地址和控制信号经 JTAG TDI 串行输入到对应的边界扫描单元。调用 putp 函数转换 TAP状态,更新引脚状态后从系统总线输出到 JTAG,即完成烧写操作。 展开更多
关键词 烧写Flash jtag 并口
下载PDF
基于JTAG标准的在系统编程下载系统接口电路的设计 被引量:2
2
作者 雷雪梅 李树华 《内蒙古大学学报(自然科学版)》 CAS CSCD 北大核心 2003年第6期689-692,共4页
阐述了基于JTAG标准的在系统编程技术的原理,并以在系统编程下载系统接口电路的设计为例,指出实际应用JTAG标准方法实现在系统编程ISP的关键之处.
关键词 在系统编程技术 ISP jtag标准 计算机并行口下载电缆 下载电缆与MAX7000S器件接口
下载PDF
嵌入式模拟器中的JTAG应用 被引量:2
3
作者 郑德春 姚庆栋 +1 位作者 刘鹏 余巧燕 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第1期20-24,共5页
为了减少扫描链中扫描时间和关键路径时延,提出了一种嵌入式模拟器.在JTAG接口协议的基础上,增加指令和扫描链,同时通过测试访问端(TAP)控制把串行输入转换成并行输出,并行访问数字信号处理器的寄存器文件和片上存储器单元,实现嵌入式... 为了减少扫描链中扫描时间和关键路径时延,提出了一种嵌入式模拟器.在JTAG接口协议的基础上,增加指令和扫描链,同时通过测试访问端(TAP)控制把串行输入转换成并行输出,并行访问数字信号处理器的寄存器文件和片上存储器单元,实现嵌入式模拟器.实验结果表明,该模拟器可以实时仿真和调试16位数字信号处理器,并实现单步、断点和跟踪等调试功能.该模拟器减少了扫描时间和扫描链对关键路径的影响,加快了芯片的测试速度和开发进程. 展开更多
关键词 jtag接口 数字信号处理器 扫描链 测试访问端 嵌入式模拟器
下载PDF
支持JTAG协议的芯片测试时钟的解决方案
4
作者 赵冰茹 陈小铁 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2001年第2期7-10,共4页
控制系统时钟激励信号的正确打入是芯片内测试的关键所在。以 JTAG协议为基础,文章介绍了芯片时钟端口的设计方法以及对芯片进行内测试时外部时钟信号的控制方法。最后,文章提出了一种应用于多相时钟芯片的测试规则,满足测试对时序... 控制系统时钟激励信号的正确打入是芯片内测试的关键所在。以 JTAG协议为基础,文章介绍了芯片时钟端口的设计方法以及对芯片进行内测试时外部时钟信号的控制方法。最后,文章提出了一种应用于多相时钟芯片的测试规则,满足测试对时序的要求。 展开更多
关键词 jtag协议 系统逻辑 时钟端口 芯片 系统时钟 测试 超大规模集成电路
下载PDF
并口JTAG仿真器的设计与实现 被引量:7
5
作者 许建荣 姚国良 胡晨 《电子器件》 CAS 2007年第1期314-317,共4页
通过对JTAG协议和标准并口规范的研究,提出了适合嵌入式系统调试的并口JTAG仿真器的实现方案.给出了硬件电路的设计,并通过并口信号的软件时序模拟实现底层通信从而完成JTAG协议的转换,最后提出开放接口的驱动软件架构,可以对目标机器... 通过对JTAG协议和标准并口规范的研究,提出了适合嵌入式系统调试的并口JTAG仿真器的实现方案.给出了硬件电路的设计,并通过并口信号的软件时序模拟实现底层通信从而完成JTAG协议的转换,最后提出开放接口的驱动软件架构,可以对目标机器进行在线编程和调试,实现人机交互以及与第三方开发工具的交互,并对基本功能进行了验证. 展开更多
关键词 嵌入式系统 调试 仿真器 并口 jtag
下载PDF
基于JTAG的在线编程实现
6
作者 张英 王琪辉 《电气自动化》 北大核心 2005年第5期53-55,共3页
在分析了 JTAG 接口的结构以及 JTAG 状态机的工作原理的基础上,针对目前 JTAG 接口实现在线编程的一些问题,给出了一种简单可行的方法,实现对 ATMEL 公司 Atmega128内部 FLASH 的在线编程。该方法用软件代替了编程器硬件电路,其可靠性... 在分析了 JTAG 接口的结构以及 JTAG 状态机的工作原理的基础上,针对目前 JTAG 接口实现在线编程的一些问题,给出了一种简单可行的方法,实现对 ATMEL 公司 Atmega128内部 FLASH 的在线编程。该方法用软件代替了编程器硬件电路,其可靠性和稳定性在实际系统中得到了充分的验证。 展开更多
关键词 jtag接口 FLASH擦除 访问口状态机 在线编程 逻辑复位
下载PDF
TM1300 DSP芯片JTAG接口仿真器的设计
7
作者 王超 李智明 《宁夏工程技术》 CAS 2007年第1期88-90,共3页
采用TM1300的测试访问端口控制器TAP中的Test DataIn,Test Data Out,Test Clock和Test Mode Select4个信号管脚,通过CPLD和电平匹配,实现了与PC机增强型并口协议并口的硬件连接.在分析JTAG接口的工作过程和时序的基础上,编写出基于CPLD... 采用TM1300的测试访问端口控制器TAP中的Test DataIn,Test Data Out,Test Clock和Test Mode Select4个信号管脚,通过CPLD和电平匹配,实现了与PC机增强型并口协议并口的硬件连接.在分析JTAG接口的工作过程和时序的基础上,编写出基于CPLD的JTAG仿真器相应的驱动程序,实现了PC的并行口与TM1300的数据通信.该方法的可靠性、稳定性和经济性在实际系统中得到了充分的验证,对缩短产品的研发和调试周期,具有实际意义. 展开更多
关键词 EPP(增强型并口协议) TM1300仿真器 jtag(联合测试行为组织接口) CPLD
下载PDF
高速JTAG在线仿真器设计 被引量:1
8
作者 余骏 党云飞 《计算机工程》 CAS CSCD 北大核心 2011年第24期228-229,共2页
给出联合测试行为组织(JTAG)边界扫描技术的概念,说明JTAG关键组件及相关的指令,介绍实际开发的通用JTAG在线仿真器。该仿真器在基于计算机并口的JTAG在线仿真器基础上进行改进,加入现场可编程门阵列,利用并口并行传输的优势,克服传统J... 给出联合测试行为组织(JTAG)边界扫描技术的概念,说明JTAG关键组件及相关的指令,介绍实际开发的通用JTAG在线仿真器。该仿真器在基于计算机并口的JTAG在线仿真器基础上进行改进,加入现场可编程门阵列,利用并口并行传输的优势,克服传统JTAG在线仿真器的速度局限性。通过自定义的通信协议,提高通信的可靠性和安全性,同时达到比传统JTAG在线仿真器更优的性能。 展开更多
关键词 联合测试行为组织 边界扫描单元 现场可编程门阵列 并口 仿真器
下载PDF
边界扫描测试的软件实现 被引量:4
9
作者 张甜 王祖强 蔡棽 《计算机工程》 CAS CSCD 北大核心 2007年第7期220-221,271,共3页
随着芯片集成度和印刷电路板复杂度的不断提高,边界扫描测试技术在芯片故障检测中的应用越来越广泛。该文在分析IEEE JTAG标准和并口标准的基础上,设计开发了边界扫描测试软件。引入Access为后台数据库,实现了多种芯片的故障检测功能;... 随着芯片集成度和印刷电路板复杂度的不断提高,边界扫描测试技术在芯片故障检测中的应用越来越广泛。该文在分析IEEE JTAG标准和并口标准的基础上,设计开发了边界扫描测试软件。引入Access为后台数据库,实现了多种芯片的故障检测功能;介绍了边界扫描测试的基本原理和结构;讲述了BST软件设计中精确时钟控制、管脚查找、显示管脚波形等设计方法。以Altera的ep1c6q240器件为例,介绍了整个边界扫描测试过程。 展开更多
关键词 边界扫描测试 jtag IEEE1149.1 并口
下载PDF
软硬件协同验证系统平台间通讯设计 被引量:4
10
作者 朱明 边计年 薛宏熙 《计算机工程与应用》 CSCD 北大核心 2003年第27期122-124,共3页
软硬件协同设计是软件、硬件的并行设计,包括系统描述、软硬件划分、设计实现和软硬件协同验证等几个阶段[1]。软硬件协同验证同时验证软件和硬件,使用处理器仿真器进行协同验证是其中一种重要的方法。一个能够对片上系统(SOC)设计进行... 软硬件协同设计是软件、硬件的并行设计,包括系统描述、软硬件划分、设计实现和软硬件协同验证等几个阶段[1]。软硬件协同验证同时验证软件和硬件,使用处理器仿真器进行协同验证是其中一种重要的方法。一个能够对片上系统(SOC)设计进行全面快速验证的测试系统将会大大提高协同设计的效率[2]。测试系统中不同平台之间数据和信号的发送与接收是系统中必不可少的组成部分。该文介绍了测试系统平台间通讯方式和通讯协议的设计与实现。 展开更多
关键词 软硬件协同设计 软硬件协同验证 通讯 并口 jtag加载 SOC
下载PDF
基于边界扫描技术故障注入器设计
11
作者 刘奕宏 杨春晖 +1 位作者 宾建伟 罗银 《微计算机信息》 2010年第26期71-72,104,共3页
针对目前大多数嵌入式微控制器和处理器,提出了一种基于边界扫描技术的故障注入器实现方法。它通过嵌入式系统集成的JTAG端口实现对故障的注入操作。本文详细阐明了故障注入的原理、故障注入器总体结构、注入故障的描述方法及故障注入... 针对目前大多数嵌入式微控制器和处理器,提出了一种基于边界扫描技术的故障注入器实现方法。它通过嵌入式系统集成的JTAG端口实现对故障的注入操作。本文详细阐明了故障注入的原理、故障注入器总体结构、注入故障的描述方法及故障注入详细流程,该故障注入器已应用到实际的测试项目。 展开更多
关键词 嵌入式微控制器 jtag端口 边界扫描技术 故障注入
下载PDF
串口更新FPGA配置文件的一种实现方法 被引量:4
12
作者 闫双山 胡学龙 +1 位作者 季静 熊常芳 《国外电子测量技术》 2019年第10期79-83,共5页
常用JTAG方式更新FPGA程序存在受设备自身结构形式和安装场所等因素限制,缺乏灵活性,存在拆装复杂,升级效率低和不好维护等缺点。针对此种情况,设计了一种通过串口实现FPGA更新的途径,该方法通过PC向FPGA发送所需更新程序数据,根据在FPG... 常用JTAG方式更新FPGA程序存在受设备自身结构形式和安装场所等因素限制,缺乏灵活性,存在拆装复杂,升级效率低和不好维护等缺点。针对此种情况,设计了一种通过串口实现FPGA更新的途径,该方法通过PC向FPGA发送所需更新程序数据,根据在FPGA内部实现的数据传输逻辑和控制逻辑,结合专用IP电路,将更新程序数据存入FPGA系统中,实现配置文件的更新。经过对FPGA系统重新加载,验证了设计的正确性和可行性。通过设备的串口实现软件更新,不增加额外的硬件开销,有效地解决设备拆装不便和操作繁琐的问题,提高了现场工作效率,节省人力成本。 展开更多
关键词 jtag接口 FPGA 串口更新 串行配置芯片
下载PDF
基于边界扫描的测试技术 被引量:1
13
作者 陈孟东 刘鹏 张辉华 《电脑知识与技术》 2009年第9期7295-7297,共3页
鉴于工程实践中对边界扫描技术的忽视,分析了它在实际使用中存在的误区,介绍了边界扫描接口的定义及其具体硬件结构,阐述了边界扫描的工作原理。并分析总结了其用于实际测试中的作用与优点,提出了对边界扫描测试进行优化时需要注意... 鉴于工程实践中对边界扫描技术的忽视,分析了它在实际使用中存在的误区,介绍了边界扫描接口的定义及其具体硬件结构,阐述了边界扫描的工作原理。并分析总结了其用于实际测试中的作用与优点,提出了对边界扫描测试进行优化时需要注意的方面.以利于更好地普及应用。 展开更多
关键词 联合测试行动组 边界扫描 测试存取口 扫描链路 测试向量
下载PDF
基于OpenOCD和DAP的嵌入式远程调试系统研究与设计 被引量:8
14
作者 余梓奇 章建雄 +1 位作者 马鹏 阎燕山 《电子设计工程》 2017年第22期149-153,共5页
为了解决传统调试器与自主可控芯片兼容性不强的问题,文中针对自主设计的一款嵌入式CPU,分析了远程调试的原理,研究并设计了一种基于OpenOCD和DAP(调试访问端口)的远程调试系统。该系统通过OpenOCD向目标芯片发送调试命令,经过JTAG仿真... 为了解决传统调试器与自主可控芯片兼容性不强的问题,文中针对自主设计的一款嵌入式CPU,分析了远程调试的原理,研究并设计了一种基于OpenOCD和DAP(调试访问端口)的远程调试系统。该系统通过OpenOCD向目标芯片发送调试命令,经过JTAG仿真器传给目标芯片的JTAG接口,并通过DAP生成总线事务完成调试操作。经实际应用表明,该系统支持插入断点、单步执行、读写寄存器和存储空间等调试功能,可作为GDB服务程序与GDB集成以实现更强大的调试功能,具有兼容性强,稳定性强,可扩展性好的特点。 展开更多
关键词 远程调试 OpenOCD 调试访问端口 jtag仿真器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部