期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
利用FPGA实现与TS201的LinkPort高速数据互联 被引量:4
1
作者 陈春辉 黄俊 陈亚骏 《信息技术》 2007年第3期56-58,62,共4页
随着技术的发展,往往需要在不同的系统之间实现高速通信,现介绍了一种基于LVDS的高速数据传输的接口LinkPort,给出了在Xilinx的FPGA中实现该接口的原理以及关键设计,并成功地将LinkPort口通信的技术应用到雷达测速系统中。
关键词 LVDS linkport DCM FDDRRSE
下载PDF
利用FPGA实现与TS201的LinkPort高速数据互联 被引量:1
2
作者 陈春辉 黄俊 陈亚骏 《微型电脑应用》 2007年第10期18-20,4-5,共3页
本文介绍了一种基于LVDS的高速数据传输的接口LinkPort,给出了在Xilinx的FPGA中实现该接口的原理以及关键设计,并成功地将LinkPort口通信的技术应用到雷达测速系统中。
关键词 LVDS linkport DCM FDDRRSE
下载PDF
多DSP系统间LinkPort数据同步传输技术研究 被引量:1
3
作者 曹荣祥 《电脑知识与技术(过刊)》 2011年第2X期1155-1157,1169,共4页
TS201高速通信接口LinkPort传输速率高、抗干扰强,可满足多DSP系统内数据实时快速交互。但由于缺乏握手机制,各DSP系统间LinkPort数据传输不同步,容易产生传输超时错误和乱序现象。在分析LinkPort工作机理的基础上,提出多DSP系统间LinkP... TS201高速通信接口LinkPort传输速率高、抗干扰强,可满足多DSP系统内数据实时快速交互。但由于缺乏握手机制,各DSP系统间LinkPort数据传输不同步,容易产生传输超时错误和乱序现象。在分析LinkPort工作机理的基础上,提出多DSP系统间LinkPort数据同步传输技术,利用通用输入输出信号和中断信号握手来实现多个DSP系统间LinkPort数据同步传输,有效地解决了LinkPort传输不同步造成的超时错误和乱序现象,使收发设备之间可以准确地同步,提高了传输的效率和准确性。 展开更多
关键词 多DSP linkport 同步传输 握手机制
下载PDF
Tigersharc’s linkport红外图象数据通信的设计与实现 被引量:1
4
作者 王经纬 杨华军 +1 位作者 刘怡 黄自力 《中国测试技术》 2008年第4期72-75,共4页
DSP+FPGA是一种高端数字信号处理的架构。Tigersharc’s linkport是通过DMA方式控制的,不占用DSP的内核计算时间而且能减轻数据总线的负担,并且Linkport具有高速传数速率,完全满足实时图象处理的要求。基于Altera公司的Stratixii系列的E... DSP+FPGA是一种高端数字信号处理的架构。Tigersharc’s linkport是通过DMA方式控制的,不占用DSP的内核计算时间而且能减轻数据总线的负担,并且Linkport具有高速传数速率,完全满足实时图象处理的要求。基于Altera公司的Stratixii系列的EP2S60型FPGA与ADI公司的Tigersharc系列的TS201型DSP的Linkport进行图象数据通信,设计已经成功地应用于某图象处理器中。 展开更多
关键词 DSP+FPGA架构 TS201器件 Stratixii芯片 链路口 红外图象
下载PDF
基于多DSP的并行实时视频处理系统 被引量:6
5
作者 朱美能 李德华 +1 位作者 金良海 黄翔 《计算机与数字工程》 2007年第8期41-44,共4页
视频处理的特点是数据量大,实时性要求高。为了满足数字视频信号处理的要求,在并行计算的基础上,运用ADI的TigerSHARC系列DSP组成多DSP的并行处理系统,并用FPGA实现DSP处理系统与外界的高速接口。该系统能实时、高速、灵活的处理各种格... 视频处理的特点是数据量大,实时性要求高。为了满足数字视频信号处理的要求,在并行计算的基础上,运用ADI的TigerSHARC系列DSP组成多DSP的并行处理系统,并用FPGA实现DSP处理系统与外界的高速接口。该系统能实时、高速、灵活的处理各种格式的视频和图像数据。 展开更多
关键词 并行处理 视频处理 多DSP系统 linkport
下载PDF
基于USB协议的DSP高速上位机接口设计 被引量:3
6
作者 白森 苏延川 《现代电子技术》 2011年第15期8-10,14,共4页
弹载信号处理机的DSP系统需要高速、简便的上位机接口实现大数据量的变量实时监控和在线程序加载功能。USB接口以其简单、高速与通用的优势成为优选。介绍一种基于USB接口芯片(CY7C68013A)和FPGA实现的ADSP-TS101扩展USB接口的设计方法... 弹载信号处理机的DSP系统需要高速、简便的上位机接口实现大数据量的变量实时监控和在线程序加载功能。USB接口以其简单、高速与通用的优势成为优选。介绍一种基于USB接口芯片(CY7C68013A)和FPGA实现的ADSP-TS101扩展USB接口的设计方法,该方法利用DSP的Linkport接口,以DMA方式进行高速数据交换,目前该设计已成熟、可靠地应用于某弹载信号处理系统。 展开更多
关键词 USB DSP linkport PC机接口 高速数据交换
下载PDF
基于TS101芯片的雷达数据处理硬件设计 被引量:2
7
作者 岳伟 白瑞林 《计算机测量与控制》 CSCD 2008年第1期92-93,102,共3页
在当前的雷达数字处理系统中,信号处理和数据处理往往采用不同的核心处理器芯片,从而造成系统架构繁琐复杂,针对这一问题,提出了一种基于DSP芯片的雷达数据处理硬件设计方法;利用其强大的处理能力和易于构建并行系统的特点,在充分满足... 在当前的雷达数字处理系统中,信号处理和数据处理往往采用不同的核心处理器芯片,从而造成系统架构繁琐复杂,针对这一问题,提出了一种基于DSP芯片的雷达数据处理硬件设计方法;利用其强大的处理能力和易于构建并行系统的特点,在充分满足系统性能的同时实现了数据处理和信号处理硬件平台的一致;应用结果表明,该设计达到了研制周期短、软件开发便利、系统紧凑密集高效的目的,具有很高的工程应用性和推广价值。 展开更多
关键词 雷达数据处理 TS101 设备接口协议 linkport
下载PDF
FPGA+DSP的红外图像数据采集与显示 被引量:10
8
作者 潘小冬 陈泽祥 +1 位作者 高升久 黄自力 《红外与激光工程》 EI CSCD 北大核心 2007年第6期968-971,共4页
在FPGA+DSP构建的硬件平台上,以链路口(LinkPort)通信协议为根据,实现红外图像数据采集与显示。重点描述红外图像数据采集与经过LinkPort传入DSP,图像压缩与经过LinkPort传出DSP以及图像数据缓存与显示,最后介绍了程序调试过程中的方法... 在FPGA+DSP构建的硬件平台上,以链路口(LinkPort)通信协议为根据,实现红外图像数据采集与显示。重点描述红外图像数据采集与经过LinkPort传入DSP,图像压缩与经过LinkPort传出DSP以及图像数据缓存与显示,最后介绍了程序调试过程中的方法。样机在实验中取得了良好的效果。 展开更多
关键词 红外图像 数据采集与显示 FPGA+DSP 链路口
下载PDF
基于SOPC的千兆以太网接入设计 被引量:1
9
作者 张骋 蔡慧 蔡惠智 《微电子学与计算机》 CSCD 北大核心 2009年第2期47-50,共4页
为了使处理系统的数据高速接入以太网,在FPGA中设计了实现高速互连的SOPC系统.嵌入式处理器PowerPC405e中运行VxWorks操作系统,协同逻辑阵列完成了与处理系统的无缝连接以及千兆以太网.通过对NAS网络存储系统的数据存储和回放,验证了SOP... 为了使处理系统的数据高速接入以太网,在FPGA中设计了实现高速互连的SOPC系统.嵌入式处理器PowerPC405e中运行VxWorks操作系统,协同逻辑阵列完成了与处理系统的无缝连接以及千兆以太网.通过对NAS网络存储系统的数据存储和回放,验证了SOPC系统的灵活性和高效率. 展开更多
关键词 千兆以太网 可编程片上系统 PowerPC405e 链路口 VXWORKS
下载PDF
基于TS201芯片的SAR目标识别平台的设计与实现
10
作者 岳伟 白瑞林 《测控技术》 CSCD 2008年第12期24-26,共3页
针对当前SAR目标识别工程化实现较为欠缺、研究结论多局限于计算机仿真的特点,提出了一种基于TS201芯片的平台设计方法。该平台的核心技术为DSP处理阵列,并提供高带宽的记录接口直接面向工程应用。以特定SAR图像为例,利用经典算法在该... 针对当前SAR目标识别工程化实现较为欠缺、研究结论多局限于计算机仿真的特点,提出了一种基于TS201芯片的平台设计方法。该平台的核心技术为DSP处理阵列,并提供高带宽的记录接口直接面向工程应用。以特定SAR图像为例,利用经典算法在该平台上实现了目标的分割和识别。实验结果表明,该平台性能稳定、工作可靠、处理高效,具有很大的推广价值。 展开更多
关键词 合成孔径雷达 目标识别 TS201 linkport接口 G-link协议
下载PDF
DSP互连分析与FPGA实现 被引量:1
11
作者 张骋 王白江 +1 位作者 王聪 蔡惠智 《微计算机信息》 北大核心 2008年第35期184-185,190,共3页
比较了多种DSP芯片的互连性能,给出了一种简单高性能DSP网络结构。针对构成DSP网络通讯接口的链路口,分析其基本特点,并且提出了在FPGA中实现的设计原理。最后给出了设计仿真图和硬件实现性能,该设计已经稳定地应用于多个系统,为多DSP... 比较了多种DSP芯片的互连性能,给出了一种简单高性能DSP网络结构。针对构成DSP网络通讯接口的链路口,分析其基本特点,并且提出了在FPGA中实现的设计原理。最后给出了设计仿真图和硬件实现性能,该设计已经稳定地应用于多个系统,为多DSP系统集成增加了灵活性。 展开更多
关键词 TS101 互连 链路口 FPGA
下载PDF
多DSP的混合模式自举系统 被引量:1
12
作者 王前 谢金石 +1 位作者 葛宝珊 邱巍巍 《计算机工程与设计》 CSCD 北大核心 2008年第24期6250-6252,6346,共4页
自举系统在并行系统研发中占有重要地位。在分析和比较单DSP自举原理的基础上,设计并实现了一种应用在多处理器平台的混合模式自举系统。该系统采用嵌套架构结合EPROM和链路口这两种加载模式,成功实现了单Flash芯片引导多处理器间的不... 自举系统在并行系统研发中占有重要地位。在分析和比较单DSP自举原理的基础上,设计并实现了一种应用在多处理器平台的混合模式自举系统。该系统采用嵌套架构结合EPROM和链路口这两种加载模式,成功实现了单Flash芯片引导多处理器间的不同应用程序。与单一模式的EPROM自举系统相比,降低开发成本、减少功耗,提高了系统的可靠性和扩展性,为多DSP的大规模集成提供了广阔的应用前景。 展开更多
关键词 多DSP 自举 ADSP—TS201 LVDS 链路口
下载PDF
基于双处理器系统的图形生成电路研究与应用 被引量:1
13
作者 高伟林 曹峰 郭超 《电子技术应用》 北大核心 2016年第2期9-13,共5页
机载显示器分辨率越来越高,显示内容越来越复杂,这对图形生成电路提出了更高的要求。提出了一种基于双处理器系统的图形生成电路实现方法,以两片DSP处理器作为绘图核心,配合FPGA和SDRAM帧存构建硬件平台,由主DSP进行绘图任务分配,并将... 机载显示器分辨率越来越高,显示内容越来越复杂,这对图形生成电路提出了更高的要求。提出了一种基于双处理器系统的图形生成电路实现方法,以两片DSP处理器作为绘图核心,配合FPGA和SDRAM帧存构建硬件平台,由主DSP进行绘图任务分配,并将任务分配结果通过Linkport口传递给从DSP,主从DSP根据任务分配结果并行完成图形生成算法运算,从DSP通过Linkport口向主DSP发送图形数据,主DSP将图形数据写入SDRAM帧存中,配合FPGA对SDRAM进行乒乓操作完成图形数据的实时生成与显示。实验结果表明,该方法与单处理器方案相比,在功耗仅增加15%的情况下图形生成效率可提高53%以上,生成一幅1 024×768的EFIS电子飞行显示系统画面帧率可达86 f/s。 展开更多
关键词 双处理器 图形生成电路 linkport端口 绘图任务分配
下载PDF
基于ADSP-TS201的图像信息处理机硬件设计 被引量:2
14
作者 高青 吴强 《国外电子测量技术》 2009年第3期57-60,共4页
研究了一种符合CPCI规范的通用多DSP图像信息处理机硬件设计与实现。该图像信息处理机基于标准6 U电路板,采用2簇共4片ADI公司的高性能TigerSHARC处理器ADSP-TS201作为核心处理单元,2片Xilinx公司的Virtex-5系列FPGA实现可配置的系统架... 研究了一种符合CPCI规范的通用多DSP图像信息处理机硬件设计与实现。该图像信息处理机基于标准6 U电路板,采用2簇共4片ADI公司的高性能TigerSHARC处理器ADSP-TS201作为核心处理单元,2片Xilinx公司的Virtex-5系列FPGA实现可配置的系统架构,并充分利用TigerSHARC提供超高的处理性能和空前的I/O带宽,易于构建大规模阵列处理机。介绍了TS201与FPGA互连的高速链路口的硬件设计,并给出仿真和实验结果。 展开更多
关键词 图像信息处理机 ADSP-TS201 FPGA CPCI 链路口
下载PDF
基于链路口的TS201与FPGA互联设计 被引量:1
15
作者 王韩 孙红胜 +1 位作者 陈铖 汪洋 《信息工程大学学报》 2016年第5期593-596,共4页
介绍了一种TS201与FPGA通过高速链路口互联的方法,重点阐述了FPGA端收发模块的设计方案。该方案利用多级转换与状态机对模块结构进行了优化,并采用同步时钟与静态缓存有效解决了接收模块端链路时钟不连续的问题。仿真结果验证表明,设计... 介绍了一种TS201与FPGA通过高速链路口互联的方法,重点阐述了FPGA端收发模块的设计方案。该方案利用多级转换与状态机对模块结构进行了优化,并采用同步时钟与静态缓存有效解决了接收模块端链路时钟不连续的问题。仿真结果验证表明,设计的FPGA端收发模块,能实现符合链路口通信协议的数据传输。 展开更多
关键词 链路口 TS201 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部