期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
MECHATROLINK-Ⅲ总线I/O从站设计与实现 被引量:5
1
作者 徐秀敏 何方 +2 位作者 陶耀东 王志成 邢家茂 《组合机床与自动化加工技术》 北大核心 2011年第2期66-69,74,共5页
目前MECHATROLINK-Ⅲ总线在国内数控产品中获得了广泛应用,数控设备的开发需要大量基于MECHA-TROLINK-Ⅲ总线的从站。针对从站开发的需求和从站开发缺乏规范流程指导的问题,对总线从站中重要的I/O设备从站进行开发。应用SOPC技术搭建了... 目前MECHATROLINK-Ⅲ总线在国内数控产品中获得了广泛应用,数控设备的开发需要大量基于MECHA-TROLINK-Ⅲ总线的从站。针对从站开发的需求和从站开发缺乏规范流程指导的问题,对总线从站中重要的I/O设备从站进行开发。应用SOPC技术搭建了从站的Nios系统,将驱动程序移植到该系统中,并完成通信程序实现MECHA-TROLINK-Ⅲ总线主从站的通信,最终实现了MECHATROLINK-Ⅲ总线的I/O从站。该I/O从站已应用于实际数控产品中,可对其他类型MECHATROLINK-Ⅲ从站的设计提供指导和参考。 展开更多
关键词 现场总线 mechatrolink- I/O从站
下载PDF
基于MECHATROLINK-Ⅲ总线的伺服模拟器的设计与实现 被引量:1
2
作者 陈艳 何方 《组合机床与自动化加工技术》 北大核心 2012年第9期72-75,共4页
目前MECHATROLINK-Ⅲ总线在国内数控系统中得到了广泛的应用,针对MECHATROLINK-Ⅲ总线系列数控系统各控制功能和运行状态的验证测试问题,设计并实现了伺服模拟器。首先分析线型数控系统的应用背景,针对MECHATROLINK-Ⅲ总线特点和伺服模... 目前MECHATROLINK-Ⅲ总线在国内数控系统中得到了广泛的应用,针对MECHATROLINK-Ⅲ总线系列数控系统各控制功能和运行状态的验证测试问题,设计并实现了伺服模拟器。首先分析线型数控系统的应用背景,针对MECHATROLINK-Ⅲ总线特点和伺服模拟器的特点进行需求分析,设计伺服模拟器的硬件平台。应用SOPC技术搭建NIOS系统,通过嵌入的软核处理器处理MECHA-TROLINK-Ⅲ通信协议,并实现完整的从站伺服协议,模拟伺服电机的运动状态。 展开更多
关键词 mechatrolink- 伺服模拟器 SOPC技术 NIOS
下载PDF
伺服驱动器MECHATROLINK-Ⅲ总线在多轴联动数控机床上的应用 被引量:1
3
作者 於成业 杨春洋 《机械工程师》 2018年第6期162-164,共3页
为解决多轴联动系统中运动控制与伺服系统的信息传输的瓶颈,确保数据传输的实时性和可靠性,文中研究了MECHATROLINK-Ⅲ现场总线技术,设计了一个符合M-Ⅲ通信协议的多轴联动数控机床驱动器。
关键词 现场总线 mechatrolink- 数控机床
下载PDF
MECHATROLINK-Ⅲ总线型机床模拟器的设计与实现
4
作者 盛燎原 何方 《组合机床与自动化加工技术》 北大核心 2013年第8期16-18,22,共4页
目前MECHATROLINK-Ⅲ总线型数控系统各控制功能和运行状态的验证测试多采用伺服模拟器加开关量手动输入输出的方式,这种方式只能得到少数几个状态而且不能反应出机床电气运行特性。针对现有测试技术的缺点文中提出一种总线型机床的模拟... 目前MECHATROLINK-Ⅲ总线型数控系统各控制功能和运行状态的验证测试多采用伺服模拟器加开关量手动输入输出的方式,这种方式只能得到少数几个状态而且不能反应出机床电气运行特性。针对现有测试技术的缺点文中提出一种总线型机床的模拟测试方法。在分析MECHA-TROLINK-Ⅲ协议和机床模拟器需求的基础上,设计机床模拟器硬件,并进行相关软件的开发,为数控系统提供一个闭环的测试平台。在实际应用中该机床模拟器能够完成伺服系统的模拟和机床电气系统的模拟。 展开更多
关键词 机床模拟器 mechatrolink-总线 伺服系统 电气系统
下载PDF
Cache Coherency Design in Pentium Ⅲ SMP System 被引量:1
5
作者 LIU Jinsong ZHANG Jiangling GU Xiwu 《Wuhan University Journal of Natural Sciences》 CAS 2006年第2期360-364,共5页
This paper analyzes cache coherency mechanism from the view of system. It firstly discusses caehe-memory hierarchy of Pentium Ⅲ SMP system, including memory area distribution, cache attributes control and bus transac... This paper analyzes cache coherency mechanism from the view of system. It firstly discusses caehe-memory hierarchy of Pentium Ⅲ SMP system, including memory area distribution, cache attributes control and bus transaction. Secondly it analyzes hardware snoopy mechanism of P6 bus and MESI state transitions adopted by Pentium Ⅲ. Based on these, it focuses on how muhiprocessors and the P6 bus cooperate to ensure cache coherency of the whole system, and gives the key of cache coherency design. 展开更多
关键词 snoop cache coherency MESI protocol P6bus Pentium SMP system
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部