期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
嵌入式存储器MBIST设计中内建自诊断功能研究 被引量:3
1
作者 王晓琴 黑勇 +1 位作者 吴斌 乔树山 《电子器件》 EI CAS 2005年第4期893-896,共4页
针对大规模嵌入式存储器可测性设计技术——存储器内建自测试(MBIST)中的故障诊断问题,介绍了MBIST设计的扩展功能——存储器内建自诊断(MBISD)。在引入存储器内建自测试的基础上,详细分析了存储器内建自诊断模块根据输出故障信息自动... 针对大规模嵌入式存储器可测性设计技术——存储器内建自测试(MBIST)中的故障诊断问题,介绍了MBIST设计的扩展功能——存储器内建自诊断(MBISD)。在引入存储器内建自测试的基础上,详细分析了存储器内建自诊断模块根据输出故障信息自动分析器件失效原因、并对失效单元进行故障定位和识别的基本原理及其中的关键算法,并用一块SRAM的MBIST设计(采用Mentor公司的MBISTArchitect完成)中的MBISD具体实例进行了仿真验证。存储器内建自诊断的应用,大大提高了存储器的成品率。 展开更多
关键词 嵌入式存储器 存储器内建自测试 存储器内建自诊断
下载PDF
基于共享总线结构的存储器内建自测试电路
2
作者 雷鹏 纪元法 +1 位作者 肖有军 李尤鹏 《半导体技术》 北大核心 2024年第2期158-163,200,共7页
随着片上系统处理的数据增多,数据存储器测试逻辑相应增加,在保证测试功能的同时减小测试电路面积是当下急需解决的问题。基于共享总线结构的存储器内建自测试(MBIST)电路,通过将多个存储器引脚信号进行复用的方式,对存储器进行层次化设... 随着片上系统处理的数据增多,数据存储器测试逻辑相应增加,在保证测试功能的同时减小测试电路面积是当下急需解决的问题。基于共享总线结构的存储器内建自测试(MBIST)电路,通过将多个存储器引脚信号进行复用的方式,对存储器进行层次化设计,将物理存储器拼接组成逻辑存储器模块,再整合多个逻辑存储器成为一个大的存储器集模块,MBIST控制器针对存储器集进行MBIST,从而减少测试逻辑数量以达到减小测试电路占用面积的目的。通过实验证明,该结构可以满足MBIST相关需求,相较于针对单颗存储器测试的传统MBIST电路面积减小了21.44%。该方案具有良好的实用性,可以为相关存储器测试设计提供参考。 展开更多
关键词 共享总线结构 存储器内建自测试(mbist) 逻辑存储器 测试电路面积 层次化设计
下载PDF
一种Mbist新型算法March 3CL的设计 被引量:4
3
作者 陈之超 李小进 +1 位作者 丁艳芳 李玲玲 《电子测试》 2017年第11X期50-52,47,共4页
制造工艺的不断进步,嵌入式存储器在片上系统芯片中的集成度越来越大,同时存储器本身也变得愈加复杂,使得存储器出现了一系列新的故障类型,比如三单元耦合故障。存储器內建自测试技术是当今存储器测试的主流方法,研究高效率的Mbist算法... 制造工艺的不断进步,嵌入式存储器在片上系统芯片中的集成度越来越大,同时存储器本身也变得愈加复杂,使得存储器出现了一系列新的故障类型,比如三单元耦合故障。存储器內建自测试技术是当今存储器测试的主流方法,研究高效率的Mbist算法,是提高芯片成品率的必要前提。以SRAM的7种三单元耦合故障为研究对象,通过分析故障行为得到三单元耦合的72种故障原语,并且分析了地址字内耦合故障的行为,进而提出新的测试算法March 3CL。以2048X32的SRAM为待测存储器,利用EDA工具进行了算法的仿真,仿真结果表明,该算法具有故障覆盖率高、时间复杂度低等优点。 展开更多
关键词 SRAM 存储器內建自测试 三单元耦合故障 MARCH算法 可测性设计
下载PDF
一种基于存储器内建自测试的新型动态March算法设计 被引量:3
4
作者 蔡志匡 余昊杰 +2 位作者 杨航 王子轩 郭宇锋 《电子与信息学报》 EI CSCD 北大核心 2023年第9期3420-3429,共10页
存储器作为片上系统(SoC)中最大和最重要的模块之一,它的稳定性和可靠性关乎着整个芯片能否正常工作。为了提高存储器的测试效率,该文提出一种新型动态March算法——Dynamic-RAWC。相比经典的March RAW算法,Dynamic-RAWC算法有着更良好... 存储器作为片上系统(SoC)中最大和最重要的模块之一,它的稳定性和可靠性关乎着整个芯片能否正常工作。为了提高存储器的测试效率,该文提出一种新型动态March算法——Dynamic-RAWC。相比经典的March RAW算法,Dynamic-RAWC算法有着更良好的故障检测效果:动态故障覆盖率提高了31.3%。这个可观的效果得益于所提算法以经典的March RAW算法为基础进行优化,融入了Hammer,March C+算法的测试元素和一些新的测试元素。不同于普通March型算法的固定元素,所提算法支持用户自定义算法的执行顺序以适应不同的故障检测需求,能够动态地控制算法元素,在时间复杂度和故障覆盖率之间进行调整从而达到良好的平衡。 展开更多
关键词 存储器内建自测试 MARCH算法 动态故障 故障覆盖率
下载PDF
嵌入式存储器内建自测试的原理及实现 被引量:15
5
作者 陆思安 何乐年 +1 位作者 沈海斌 严晓浪 《固体电子学研究与进展》 CAS CSCD 北大核心 2004年第2期205-208,共4页
随着集成电路设计规模的不断增大 ,在芯片中特别是在系统芯片 SOC( system on a chip)中嵌入大量存储器的设计方法正变得越来越重要。文中详细分析了嵌入式存储器内建自测试的实现原理 ,并给出了存储器内建自测试的一种典型实现。
关键词 嵌入式存储器 存储器内建自测试 MARCH算法
下载PDF
基于复用测试逻辑方法的集成电路硅调试设计方案
6
作者 张明 高军 张民选 《上海交通大学学报》 EI CAS CSCD 北大核心 2013年第1期55-59,64,共6页
提出了一种集成电路芯片的硅调试设计方案.采用具有短链扫描结构的扫描链复用方法,以提高对芯片触发器类信息的读写速度,为存储器内建自测试(MBIST)控制器增加异步通信调试接口,以提高静态存储器类信息的访问速度,同时,简化了MBIST控制... 提出了一种集成电路芯片的硅调试设计方案.采用具有短链扫描结构的扫描链复用方法,以提高对芯片触发器类信息的读写速度,为存储器内建自测试(MBIST)控制器增加异步通信调试接口,以提高静态存储器类信息的访问速度,同时,简化了MBIST控制器的物理设计难度.结果表明,所提出的硅调试设计方法可以降低硬件资源的消耗,使得调试软件设计的难度和复杂度显著降低,并使得硅调试的相关操作更加简便. 展开更多
关键词 硅调试 扫描链 存储器内建自测试
下载PDF
面向存储器核的内建自测试 被引量:4
7
作者 檀彦卓 徐勇军 +2 位作者 韩银和 李华伟 李晓维 《计算机工程与科学》 CSCD 2005年第4期40-42,65,共4页
存储器内建自测试是当前针对嵌入式随机存储器测试的一种经济有效的途径。它实质是 BIST测试算法在芯片内部的硬件实现,形成“片上BIST测试结构”,作为E RAM核与芯片系统其他逻辑电路的接口,负责控制功能,实现片上E RAM的自动测试。根... 存储器内建自测试是当前针对嵌入式随机存储器测试的一种经济有效的途径。它实质是 BIST测试算法在芯片内部的硬件实现,形成“片上BIST测试结构”,作为E RAM核与芯片系统其他逻辑电路的接口,负责控制功能,实现片上E RAM的自动测试。根据一个实际项目,本文介绍了MBIST的整体设计过程,并针对测试开销等给出了定量和定性的讨论。 展开更多
关键词 嵌入式随机存储器 测试 存储器 存储器核 自测试技术
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部