期刊文献+
共找到501篇文章
< 1 2 26 >
每页显示 20 50 100
通过PO-KELM的3D NAND FLASH寿命预测方法研究
1
作者 卜柯方 李杰 秦丽 《中国测试》 CAS 北大核心 2024年第9期74-82,共9页
随着半导体行业的快速发展,以及各种芯片国产化的趋势越来越明显,3D NAND FLASH作为当前存储器件的重要代表,其寿命预测对于保障系统可靠性至关重要。因此,通过硬件搭建现场可编程门阵列采集平台,对3D NAND FLASH进行特性分析,在不同擦... 随着半导体行业的快速发展,以及各种芯片国产化的趋势越来越明显,3D NAND FLASH作为当前存储器件的重要代表,其寿命预测对于保障系统可靠性至关重要。因此,通过硬件搭建现场可编程门阵列采集平台,对3D NAND FLASH进行特性分析,在不同擦除/写入次数下模拟FLASH可能发生的不同误码情况,分析耐久性、数据保持特性以及读、写干扰特性的变化趋势。同时提出鹦鹉优化器改进的核极限机器学习机,由于核极限学习机参数寻优困难,鹦鹉优化器通过搜索位置提高参数寻优速度和准确度。采用将已使用的循环次数作为输出结果对FLASH进行寿命预测。实验结果表明,相比其他机器学习,采用鹦鹉优化的核极限学习机预测模型精度可以达到98.5%,在提升训练速度和准确度中具有重要的现实意义。 展开更多
关键词 3D nand flash 现场可编程门阵列(FPGA) 机器学习 鹦鹉优化器(PO) 核极限学习机(KELM)
下载PDF
基于USB 3.0的NAND FLASH数据存储设计
2
作者 白昊宇 余红英 牛焱坤 《现代电子技术》 北大核心 2024年第18期101-106,共6页
由于目前采用的串口和USB 2.0检测坏块、实现数据读取的方法存在数据读取慢以及数据稳定性低的问题,而在高速大容量存储装置设计中,存储器通常采用NAND FLASH,故提出一种基于USB 3.0总线的NAND FLASH数据存储设计。采用FPGA作为逻辑主... 由于目前采用的串口和USB 2.0检测坏块、实现数据读取的方法存在数据读取慢以及数据稳定性低的问题,而在高速大容量存储装置设计中,存储器通常采用NAND FLASH,故提出一种基于USB 3.0总线的NAND FLASH数据存储设计。采用FPGA作为逻辑主控单元,选用USB 3.0芯片CYUSB3014作为FPGA与上位机的通信桥梁,并在FPGA软件上设计ECC数据校验纠错以及NAND FLASH的坏块管理。用户可通过上位机实现数据读取、擦除以及分析。实验结果表明,所设计系统可通过USB 3.0接口将NAND FLASH中存储的数据传输到上位机,传输速度实际可达39 MB/s。 展开更多
关键词 数据存储 nand flash FPGA USB 3.0 坏块管理 数据校验 高速数据处理 上位机
下载PDF
Dynamic Write-Voltage Design and Read-Voltage Optimization for MLC NAND Flash Memory
3
作者 Cai Runbin Fang Yi +2 位作者 Shi Zhifang Dai Lin Han Guojun 《China Communications》 SCIE CSCD 2024年第12期297-308,共12页
To mitigate the impact of noise and inter-ference on multi-level-cell(MLC)flash memory with the use of low-density parity-check(LDPC)codes,we propose a dynamic write-voltage design scheme con-sidering the asymmetric p... To mitigate the impact of noise and inter-ference on multi-level-cell(MLC)flash memory with the use of low-density parity-check(LDPC)codes,we propose a dynamic write-voltage design scheme con-sidering the asymmetric property of raw bit error rate(RBER),which can obtain the optimal write voltage by minimizing a cost function.In order to further improve the decoding performance of flash memory,we put forward a low-complexity entropy-based read-voltage optimization scheme,which derives the read voltages by searching for the optimal entropy value via a log-likelihood ratio(LLR)-aware cost function.Simulation results demonstrate the superiority of our proposed dynamic write-voltage design scheme and read-voltage optimization scheme with respect to the existing counterparts. 展开更多
关键词 error correction coding multi-level-cell(MLC) nand flash memory read voltage write voltage
下载PDF
基于P-BiCS架构的hynix 3D Nand Flash产品结构分析
4
作者 田新儒 《集成电路应用》 2024年第6期10-11,共2页
阐述随着电子产品及大数据信息存储应用需求增加,3D Nand Flash产品市场持续增长。介绍一种主流的3D Nand Flash技术架构,并分析应用P-BiCS架构的hynix 3D Nand Flash产品的结构及成分。
关键词 存储器芯片 3D nand flash P-BiCS架构
下载PDF
一种基于RCRF+BCH算法的NAND FLASH纠错方案的FPGA设计与实现 被引量:3
5
作者 刘洋 李杰 +2 位作者 李金强 李炳臻 赵计贺 《空军工程大学学报(自然科学版)》 CSCD 北大核心 2020年第6期46-52,共7页
针对目前NAND FLASH随着使用时间的增长误码率随之增高的特性,提出了一种在使用更少校验位的情况下纠错能力更强的高速并行RCRF+BCH纠错方案,初步用RCRF的思想对部分初始擦除错误进行纠正,然后级联BCH码纠正剩余的位错,很好地保证数据... 针对目前NAND FLASH随着使用时间的增长误码率随之增高的特性,提出了一种在使用更少校验位的情况下纠错能力更强的高速并行RCRF+BCH纠错方案,初步用RCRF的思想对部分初始擦除错误进行纠正,然后级联BCH码纠正剩余的位错,很好地保证数据的准确性,显著提高存储系统的可靠性。首先详细阐述了该高速并行算法的编译码原理和执行步骤,在BCH部分中使用消耗更少硬件资源的无求逆的iBM关键方程求解算法,然后推导出错误位置多项式不同路径的几种确定形式,方便应用组合逻辑对其进行描述,避免了复杂的迭代判断过程,进一步提高了译码速度,并采用模块化的处理方式和流水线的操作模式优化了BCH的编译码结构。最终在FPGA平台硬件实现并仿真验证了此方案的有效性。 展开更多
关键词 纠错系统 Reset-Check-Reverse-Flag算法 Bose-Chaudhuri-Hocquenghem nand flash
下载PDF
基于NAND Flash的CPU安全启动设计与实现 被引量:1
6
作者 龚锐 石伟 +2 位作者 刘威 张剑锋 王蕾 《计算机工程与科学》 CSCD 北大核心 2022年第6期971-978,共8页
NAND Flash存储器以其容量大、成本低和速度快的优势,在嵌入式系统中得到广泛的应用。但是,由于NAND Flash固有的器件特性,必须要有驱动才能对其进行读写,存储于其上的代码不能直接执行,因此其并不适合作为系统启动代码的存储介质。一... NAND Flash存储器以其容量大、成本低和速度快的优势,在嵌入式系统中得到广泛的应用。但是,由于NAND Flash固有的器件特性,必须要有驱动才能对其进行读写,存储于其上的代码不能直接执行,因此其并不适合作为系统启动代码的存储介质。一般采用NOR Flash存储启动代码并直接执行,然后再引导存储于NAND Flash中的操作系统镜像,这增大了系统成本和功耗。设计并实现了一种基于NAND Flash的CPU安全启动方法。该方法首先通过软硬件结合的方式,在片内NAND Flash控制器中增加块映射表结构,并由NAND Flash中第1块空间存储的代码进行好块寻找和块映射表填写,使NAND Flash的一部分存储空间可以直接映射为硬件可访问的内存空间,从而使得NAND Flash可以作为系统启动的存储介质,实现仅需NAND Flash存储的系统。还提出了一种扩展BootROM的方案,结合NAND Flash地址映射结构,将片内BootROM的一部分扩展到NAND Flash的第1块存储空间中,并通过Hash比对验证BootROM,从而有效降低了片内BootROM的设计复杂度,减少了代码量。通过提出的方法,可以有效地实现单NAND Flash系统的安全启动,降低了系统成本,提高了系统的安全特性。 展开更多
关键词 安全启动 nand flash 微处理器 嵌入式系统 可信根
下载PDF
一种基于虚拟页地址映射的NAND Flash管理算法 被引量:3
7
作者 许娜 彭飞 +2 位作者 谭彦亮 苗志富 曹梦丹 《空间控制技术与应用》 CSCD 北大核心 2020年第3期60-65,共6页
本文提出了一种基于虚拟页地址映射的NAND Flash管理算法.该算法通过定义坏块表、对应表等结构,以及设计的坏块替换策略和虚拟页地址到实际物理页地址的转换算法,实现上层软件采用虚拟地址对NAND Flash的无坏块连续页地址访问.该算法是... 本文提出了一种基于虚拟页地址映射的NAND Flash管理算法.该算法通过定义坏块表、对应表等结构,以及设计的坏块替换策略和虚拟页地址到实际物理页地址的转换算法,实现上层软件采用虚拟地址对NAND Flash的无坏块连续页地址访问.该算法是一种高效的地址映射算法,能高效地对数据进行索引,占用SRAM空间较少,使系统达到高性能,并使得闪存使用的更加稳定持久. 展开更多
关键词 nand flash 虚拟页 地址映射
下载PDF
一种弹载信息处理器NAND Flash高可靠数据管理方法 被引量:6
8
作者 朱旭锋 郭佳鑫 +2 位作者 胡晓晴 梁建强 张红 《航天控制》 CSCD 北大核心 2022年第1期76-82,共7页
为解决弹载信息处理器NAND Flash存取关键数据时,采用坏块管理和数据备份机制仍然无法避免的数据错误问题,提出一种NAND Flash全生命周期高可靠数据管理方法:以DSP软件进行坏块管理为基础,结合一种基于FPGA的改进BCH ECC校验算法,对弹... 为解决弹载信息处理器NAND Flash存取关键数据时,采用坏块管理和数据备份机制仍然无法避免的数据错误问题,提出一种NAND Flash全生命周期高可靠数据管理方法:以DSP软件进行坏块管理为基础,结合一种基于FPGA的改进BCH ECC校验算法,对弹载信息处理器NAND Flash全生命周期进行坏块检测评价,来提高数据管理的可靠性。提出的改进BCH ECC校验算法,采用PE单元复用方式实现读取NAND Flash数据时检9纠8实时检测。相比传统BCH ECC校验算法,该算法检测准确,占用FPGA逻辑资源少,检测速度快,非常适合高可靠性、强实时性弹载信息处理器应用场合。仿真效验结果表明,采用该方法可有效提高NAND Flash数据管理可靠性。 展开更多
关键词 nand flash 坏块管理 错误检查和纠正 高可靠
下载PDF
基于FPGA的NAND Flash的分区续存的功能设计实现
9
作者 曾锋 徐忠锦 《电子产品世界》 2023年第8期22-25,共4页
传统的控制器只能从NAND Flash存储器的起始位置开始存储数据,会覆盖上次存储的数据,无法进行数据的连续存储。针对该问题,本文设计了一种基于FPGA的简单方便的NAND Flash分区管理的方法。该方法在NAND Flash上开辟专用的存储空间,记录... 传统的控制器只能从NAND Flash存储器的起始位置开始存储数据,会覆盖上次存储的数据,无法进行数据的连续存储。针对该问题,本文设计了一种基于FPGA的简单方便的NAND Flash分区管理的方法。该方法在NAND Flash上开辟专用的存储空间,记录最新分区信息,将剩余的NAND Flash空间划成多个分区。本文给出了分区工作机理以及分区控制的状态机图,并进行了验证。 展开更多
关键词 nand flash FPGA 分区 起始地址
下载PDF
基于FPGA的NAND FLASH坏块表的设计与实现
10
作者 曾锋 徐忠锦 《电子产品世界》 2022年第12期27-29,73,共4页
在现代电子设备中,越来越多的产品使用NAND FLASH芯片来进行大容量的数据存储,而且使用FPGA作为核心处理芯片与NAND FLASH直接交联。根据NAND FLASH的特点,需要识别NAND FLASH芯片的坏块并进行管理。FPGA对坏块的管理不能按照软件的坏... 在现代电子设备中,越来越多的产品使用NAND FLASH芯片来进行大容量的数据存储,而且使用FPGA作为核心处理芯片与NAND FLASH直接交联。根据NAND FLASH的特点,需要识别NAND FLASH芯片的坏块并进行管理。FPGA对坏块的管理不能按照软件的坏块管理方式进行。本文提出了一种基于FPGA的NAND FLASH芯片坏块表的设计方法,利用FPGA中RAM模块,设计了状态机电路,灵活地实现坏块表的建立、储存和管理,并且对该设计进行测试验证。 展开更多
关键词 nand flash FPGA 坏块 坏块检测
下载PDF
基于ONFI标准的NAND Flash控制器设计与仿真
11
作者 汪莉莉 吴帅 《集成电路应用》 2020年第7期4-7,共4页
针对NAND Flash操作复杂性较高的问题,设计一个支持ONFI标准的NAND Flash控制器,实现处理器与NAND Flash之间的无缝连接。采用Xilinx ISE设计工具和VHDL语言,分引脚、寄存器与缓存、时钟控制和状态机4个部分开展设计,并用Modelsim SE软... 针对NAND Flash操作复杂性较高的问题,设计一个支持ONFI标准的NAND Flash控制器,实现处理器与NAND Flash之间的无缝连接。采用Xilinx ISE设计工具和VHDL语言,分引脚、寄存器与缓存、时钟控制和状态机4个部分开展设计,并用Modelsim SE软件进行了仿真验证。结果满足需要。 展开更多
关键词 集成电路 ONFI标准 nand flash 控制器 仿真
下载PDF
基于NAND Flash的海量存储器的设计 被引量:18
12
作者 舒文丽 吴云峰 +2 位作者 孙长胜 吴华君 唐斌 《电子器件》 CAS 北大核心 2012年第1期107-110,共4页
针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPG... 针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPGA进行多片NAND Flash芯片并行读写来提高读写带宽,使得大容量高带宽的存储器得以实现。针对NAND Flash存在坏块的缺点,提出了相应的管理方法,保证了数据的可靠性。 展开更多
关键词 nand flash 海量存储 并行操作 坏块管理 ECC校验
下载PDF
NAND flash图像记录系统坏块管理关键技术 被引量:13
13
作者 徐永刚 任国强 +1 位作者 吴钦章 张峰 《红外与激光工程》 EI CSCD 北大核心 2012年第4期1101-1106,共6页
提出了NAND flash型高速大容量图像记录系统的高效坏块管理方案。针对坏块表的快速检索和可靠存储问题,提出了基于位索引的坏块信息快速检索结构;为解决坏块快速匹配问题,提出了基于滑动窗口的无效块预匹配机制;对于突发坏块造成写入速... 提出了NAND flash型高速大容量图像记录系统的高效坏块管理方案。针对坏块表的快速检索和可靠存储问题,提出了基于位索引的坏块信息快速检索结构;为解决坏块快速匹配问题,提出了基于滑动窗口的无效块预匹配机制;对于突发坏块造成写入速度下降问题,提出了滞后回写机制。系统架构全部用硬件方式在FPGA中实现,实验结果表明:检索8个物理块坏块信息仅耗时2个时钟周期;预匹配和正确物理地址生成耗时都为0个时钟周期;突发坏块发生时系统写入速度不受影响,滞后写回在最差情况下耗时也仅22.280 36 ms;系统持续写入速度最大为848.65 MB/s,读取速度为1 265.5 MB/s,擦除速度为9 120.245 MB/s,系统存储容量为160 GB,坏块管理保留容量为8 GB,纠错能力为1 bit/512 B。 展开更多
关键词 nand flash 坏块管理 交叉写入 FPGA 图像记录
下载PDF
开放式大容量NAND Flash数据存储系统设计与实现 被引量:15
14
作者 晏敏 龙小奇 +2 位作者 章兢 侯志春 何敏 《微电子学与计算机》 CSCD 北大核心 2009年第11期13-16,共4页
完成了一种基于NAND Flash存储介质的开放式大容量数据存储系统设计,包括硬件系统以及软件系统的设计,并在软件设计中重点提出了应用于NAND闪存的数据管理算法,通过二级地址映射,按块中的脏页数回收脏块和按时间标记转移静态信息实现坏... 完成了一种基于NAND Flash存储介质的开放式大容量数据存储系统设计,包括硬件系统以及软件系统的设计,并在软件设计中重点提出了应用于NAND闪存的数据管理算法,通过二级地址映射,按块中的脏页数回收脏块和按时间标记转移静态信息实现坏块管理,均匀损耗.该设计能为各种存储器件提供底层的NAND闪存存储系统,使其能方便快速地存储数据而不需要考虑NAND闪存的物理特性. 展开更多
关键词 nand flash 存储系统 坏块管理 均匀损耗
下载PDF
基于NAND Flash的高速大容量存储系统的设计 被引量:10
15
作者 赵亚慧 金龙旭 +2 位作者 陶宏江 韩双丽 张敏 《电光与控制》 北大核心 2016年第5期71-75,79,共6页
针对空间相机地面检测设备数据信息量大、存储速度快的特点,采用性能优良的NAND型Flash为存储介质,FPGA为控制核心,实现了高速大容量存储系统的设计。针对数据存储速度的提升,引入双plane操作、并行及流水线的方式控制Flash阵列。通过对... 针对空间相机地面检测设备数据信息量大、存储速度快的特点,采用性能优良的NAND型Flash为存储介质,FPGA为控制核心,实现了高速大容量存储系统的设计。针对数据存储速度的提升,引入双plane操作、并行及流水线的方式控制Flash阵列。通过对Flash芯片中坏块特点的研究,引入了坏块管理部分。实验结果表明,该系统能够完成空间相机大量原始数据的高速记录工作,保证了数据记录的实时性及可靠性。 展开更多
关键词 航空电子 空间相机 地面检测设备 存储系统 nand flash 并行技术
下载PDF
NAND Flash控制器硬件设计与仿真验证 被引量:6
16
作者 冉计全 郭林 +3 位作者 张三刚 马捷中 翟正军 郭阳明 《西北工业大学学报》 EI CAS CSCD 北大核心 2017年第2期304-309,共6页
NAND Flash存储芯片的整体性能,在很大程度上会受到NAND Flash控制器的影响。为此在对NAND Flash的存储结构和接口进行仔细分析的基础上,设计了控制器的硬件功能,确定了各个命令执行时的设备状态转换关系,并在仿真环境下,利用NAND Flas... NAND Flash存储芯片的整体性能,在很大程度上会受到NAND Flash控制器的影响。为此在对NAND Flash的存储结构和接口进行仔细分析的基础上,设计了控制器的硬件功能,确定了各个命令执行时的设备状态转换关系,并在仿真环境下,利用NAND Flash控制器进行存储介质的读写及擦除等操作,全面验证了控制器的功能。结果表明,控制器工作正常,符合设计目标。 展开更多
关键词 nand flash 控制器 存储结构 接口
下载PDF
NAND Flash存储的坏块管理方法 被引量:20
17
作者 舒文丽 吴云峰 +1 位作者 赵启义 孙长胜 《电子器件》 CAS 2011年第5期580-583,共4页
针对NAND Flash海量存储时对数据可靠性的要求,提出了一种基于在FPGA内部建立RAM存储有效块地址的坏块管理方法。在海量数据存储系统中,通过调用检测有效块地址函数确定下一个有效块地址并存入建好的寄存器中,对NANDFlash进行操作时,不... 针对NAND Flash海量存储时对数据可靠性的要求,提出了一种基于在FPGA内部建立RAM存储有效块地址的坏块管理方法。在海量数据存储系统中,通过调用检测有效块地址函数确定下一个有效块地址并存入建好的寄存器中,对NANDFlash进行操作时,不断更新和读取寄存器的内容,这样就可以实现坏块的管理。实验证明,本方法可以大大减小所需寄存器的大小并节省了FPGA资源,经过对坏块的管理,可以使数据存储的可靠性有很大的提升。 展开更多
关键词 nand flash 坏块管理 坏块替换 ECC纠错 FAT文件系统
下载PDF
大容量NAND Flash文件系统中的地址映射算法研究 被引量:7
18
作者 时正 陈香兰 +1 位作者 纪金松 龚育昌 《小型微型计算机系统》 CSCD 北大核心 2010年第1期155-159,共5页
随着Flash芯片容量的日益增长,如何设计低空间复杂度的Flash管理算法已经成为RAM空间受限的嵌入式存储系统的一个关键问题.本文根据文件在Flash介质上连续存放的特性,引入区段的概念,提出基于极大映射区段的地址映射算法,并使用简单的... 随着Flash芯片容量的日益增长,如何设计低空间复杂度的Flash管理算法已经成为RAM空间受限的嵌入式存储系统的一个关键问题.本文根据文件在Flash介质上连续存放的特性,引入区段的概念,提出基于极大映射区段的地址映射算法,并使用简单的数据结构和高效的算法来维护映射中的区段,大大减小了Flash文件系统的RAM用量.最后,通过不同应用负载的实验验证了该算法的有效性.在部分应用负载下,可降低高达95%的RAM使用量. 展开更多
关键词 nand flash 文件系统 地址映射算法 嵌入式系统
下载PDF
基于NAND FLASH的多路并行存储系统中坏块策略的研究 被引量:9
19
作者 贾源泉 肖侬 +1 位作者 赖明澈 欧洋 《计算机研究与发展》 EI CSCD 北大核心 2012年第S1期68-72,共5页
大规模固态闪存系统可以引入多路并行技术来支持高速数据传输,但随着闪存存储容量增加也需要采取有效的坏块处理机制来解决严重的坏块访存问题.面向NAND FLASH多路并行固态存储系统,提出了一种高效坏块管理策略,采取并行存储坏块编码技... 大规模固态闪存系统可以引入多路并行技术来支持高速数据传输,但随着闪存存储容量增加也需要采取有效的坏块处理机制来解决严重的坏块访存问题.面向NAND FLASH多路并行固态存储系统,提出了一种高效坏块管理策略,采取并行存储坏块编码技术来节约坏块表存储空间,减少坏块处理功耗,同时采取坏块表重构处理技术有效解决了系统中的同位置坏块难题.针对四路并行的NAND FLASH存储系统,实验结果表明:该策略节约了25%的坏块表RAM存储空间,提高了约1.5倍的查询效率,降低了约30%的坏块处理功耗,并对并行存储数量具有良好的可扩展性. 展开更多
关键词 nand flash 多路并行存储系统 坏块处理策略
下载PDF
一种Nand Flash ECC校验设计及FPGA实现 被引量:15
20
作者 李泽明 杨燕姣 张会新 《电视技术》 北大核心 2013年第17期73-75,共3页
基于汉明码设计了ECC校验算法,在基于FPGA的NAND Flash存储器上实现了纠错功能。该算法每4 kbyte生成3 byte ECC校验信息,能够检测双比特错误且纠正单比特错误,算法简单,占用硬件资源较少,提高了存储系统的可靠性,具有一定实用价值。
关键词 ECC FPGA nand flash
下载PDF
上一页 1 2 26 下一页 到第
使用帮助 返回顶部