期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
Complementary Pass-Transistor Adiabatic Logic Circuit Using Three-Phase Power Supply 被引量:1
1
作者 胡建平 邬杨波 张卫强 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第8期918-924,共7页
A new low power quasi adiabatic logic,complementary pass transistor adiabatic logic (CPAL),is presented.The CPAL circuit is driven by a new three phase power clock,and its non adiabatic loss on output loads can b... A new low power quasi adiabatic logic,complementary pass transistor adiabatic logic (CPAL),is presented.The CPAL circuit is driven by a new three phase power clock,and its non adiabatic loss on output loads can be effectively reduced by using complementary pass transistor logic and transmission gates.Furthermore,the minimization of the energy consumption can be obtained by choosing the optimal size of bootstrapped nMOS transistors,thus it has more efficient energy transfer and recovery.A three phase power supply generator with a small control logic circuit and a single inductor is proposed.An 8 bit adder based on CPAL is designed and verified.With MOSIS 0 25μm CMOS technology,the CPAL adder consumes only 35% of the dissipated energy of a 2N 2N2P adder and is about 50% of the dissipated energy of a PFAL adder for clock rates ranging from 50 to 200MHz. 展开更多
关键词 complementary pass transistor logic adiabatic logic low power 3 phase power clock generator
下载PDF
半航空电磁接收系统的设计与应用
2
作者 王家琪 王旭红 +1 位作者 张栋 高昂 《仪表技术与传感器》 CSCD 北大核心 2024年第2期50-55,共6页
利用半航空电磁法进行勘探时,半航空电磁接收系统中线圈传感器获取的电压信号很小且易受噪声等因素干扰,无法直接采样和分析。针对上述问题,设计了一套新型的低噪声半航空电磁接收系统。该系统以双通道匹配晶体管MAT03、MAT12和低噪声... 利用半航空电磁法进行勘探时,半航空电磁接收系统中线圈传感器获取的电压信号很小且易受噪声等因素干扰,无法直接采样和分析。针对上述问题,设计了一套新型的低噪声半航空电磁接收系统。该系统以双通道匹配晶体管MAT03、MAT12和低噪声放大器AD8429为核心设计了低噪声放大电路,以运算放大器NE5532为核心设计了五阶低通滤波电路。通过仿真验证了设计电路功能的可行性,并对其进行了性能测试和野外试验。测试和试验结果表明:所设计的放大电路增益可调且噪声低于市面上的放大器,低通滤波电路抑制高频干扰效果良好。 展开更多
关键词 半航空电磁法 线圈传感器 双通道匹配晶体管 低噪声放大电路 低通滤波电路
下载PDF
基于GaAs PHEMT工艺的超宽带多通道开关滤波器组MMIC
3
作者 王胜福 王洋 +3 位作者 李丽 于江涛 张仕强 李宏军 《半导体技术》 CAS 北大核心 2023年第1期48-53,共6页
基于0.25μm GaAs赝配高电子迁移率晶体管(PHEMT)工艺,研制了一款超宽带7路开关滤波器组单片微波集成电路(MMIC)芯片。芯片内集成了开关、驱动电路和带通滤波器,实现了开关滤波功能。开关采用反射式串-并联混合结构;译码器和驱动电路控... 基于0.25μm GaAs赝配高电子迁移率晶体管(PHEMT)工艺,研制了一款超宽带7路开关滤波器组单片微波集成电路(MMIC)芯片。芯片内集成了开关、驱动电路和带通滤波器,实现了开关滤波功能。开关采用反射式串-并联混合结构;译码器和驱动电路控制某一支路开关的导通或关断;带通滤波器由集总电感和电容组成。该开关滤波器组芯片通带频率覆盖0.8~18 GHz。探针测试结果表明,开关滤波器组芯片各个支路的中心插入损耗均小于8.5 dB,通带内回波损耗小于10 dB,典型带外衰减大于40 dB。为后续研发尺寸更小、性能更优的开关滤波器组提供了参考。 展开更多
关键词 GaAs赝配高电子迁移率晶体管(PHEMT) 超宽带 多通道滤波器 带通滤波器 开关滤波器组 单片微波集成电路(MMIC)
下载PDF
2~6GHz高性能开关滤波器组MMIC
4
作者 李远鹏 陈长友 刘会东 《半导体技术》 CAS 北大核心 2023年第8期706-712,共7页
基于0.25μm GaAs E/D赝配高电子迁移率晶体管(PHEMT)工艺,设计了一款2~6 GHz开关滤波器组单片微波集成电路(MMIC)芯片。片上集成了8路带通滤波器、输入、输出单刀八掷(SP8T)开关、3-8译码器和驱动器。通过输入、输出SP8T开关进行通道选... 基于0.25μm GaAs E/D赝配高电子迁移率晶体管(PHEMT)工艺,设计了一款2~6 GHz开关滤波器组单片微波集成电路(MMIC)芯片。片上集成了8路带通滤波器、输入、输出单刀八掷(SP8T)开关、3-8译码器和驱动器。通过输入、输出SP8T开关进行通道选择,采用三串两并结构,提高了通道间隔离度。带通滤波器组采用多级LC谐振器实现,最小、最大相对带宽分别为18%和100%,可用于宽带及窄带滤波器设计,具有通带插入损耗小,阻带抑制度高等优点。末级级联低通滤波器,实现远端寄生通带抑制大于35 dBc。在片探针测试结果显示,该开关滤波器组芯片在2~6 GHz频率范围内,每个带通滤波器的插入损耗均小于8.5 dB,阻带衰减为40 dB。该芯片具有通道多、功能复杂、集成度高的特点,可应用于宽带雷达系统进行频率预选。 展开更多
关键词 赝配高电子迁移率晶体管(PHEMT) 单片微波集成电路(MMIC) 带通滤波器 低通滤波器 单刀八掷(SP8T)开关 3-8译码器 驱动器
下载PDF
一种新型的绝热低功耗逻辑电路 被引量:3
5
作者 罗家俊 李晓民 +1 位作者 仇玉林 陈潮枢 《固体电子学研究与进展》 CAS CSCD 北大核心 2003年第2期225-228,共4页
文中作者提出了一种新型的自举式 Adiabatic逻辑电路—— Pass Transistor-Bootstrap Charge Recov-ery logic(PT-BCRL) ,该电路的操作分为两级 ,第一级负责逻辑值的运算 ,采用传统的 ECRL电路 ,第二级电路通过利用自举效应经 NMOS管对... 文中作者提出了一种新型的自举式 Adiabatic逻辑电路—— Pass Transistor-Bootstrap Charge Recov-ery logic(PT-BCRL) ,该电路的操作分为两级 ,第一级负责逻辑值的运算 ,采用传统的 ECRL电路 ,第二级电路通过利用自举效应经 NMOS管对负载进行充放电 ,使得其充放电为一全绝热过程 ;另外 ,第一级电路通过一互补传输门与第二级电路相连 ,使得该电路的能量的传输和恢复效率都显著得到提高。由于电路分两级操作 ,它很好地解决了传统 Adiabatic电路的功耗和负载电容值直接相关的问题 ,这在用 0 .6μm 展开更多
关键词 绝热低功耗逻辑电路 自举技术 能量恢复 电荷恢复 互补传输门 集成电路 工作原理
下载PDF
面向低功耗的全加器优化设计 被引量:5
6
作者 张爱华 夏银水 《微电子学》 CAS CSCD 北大核心 2007年第4期588-591,共4页
在对现有全加器电路研究分析的基础上,提出了基于传输管逻辑的低功耗全加器。电路采用对称结构,平衡了电路延迟,消除了毛刺,降低了功耗。经PSPICE在0.24μm工艺下模拟仿真,与已发表的全加器电路的性能进行比较。测试结果表明,改进的新... 在对现有全加器电路研究分析的基础上,提出了基于传输管逻辑的低功耗全加器。电路采用对称结构,平衡了电路延迟,消除了毛刺,降低了功耗。经PSPICE在0.24μm工艺下模拟仿真,与已发表的全加器电路的性能进行比较。测试结果表明,改进的新全加器功耗可减小77.5%,同时能耗也是最低的。 展开更多
关键词 低功耗 全加器 传输晶体管
下载PDF
低功耗全加器的电路设计 被引量:4
7
作者 张爱华 夏银水 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2008年第5期534-537,共4页
在对现有全加器电路研究分析的基础上,提出了基于传输管逻辑的低功耗全加器.所建议的电路采用对称结构平衡电路延迟,削减了毛刺,降低了功耗.采用TSMC0.24μmCMOS工艺器件参数情况下,对所设计的低功耗全加器进行PSPICE模拟.模拟结果表明,... 在对现有全加器电路研究分析的基础上,提出了基于传输管逻辑的低功耗全加器.所建议的电路采用对称结构平衡电路延迟,削减了毛刺,降低了功耗.采用TSMC0.24μmCMOS工艺器件参数情况下,对所设计的低功耗全加器进行PSPICE模拟.模拟结果表明,在3.3V和1.8V电源电压下,与已发表的全加器相比,所建议的全加器电路功耗改进可分别高达58.3%和60.8%. 展开更多
关键词 低功耗 全加器 传输晶体管
下载PDF
低功耗异或门的设计 被引量:3
8
作者 张爱华 夏银水 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2008年第4期409-411,415,共4页
在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计.电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗.在5、3.3、1.8 V电源下,经PSPICE... 在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计.电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗.在5、3.3、1.8 V电源下,经PSPICE在0.24μm工艺下模拟,与已发表的异或门电路设计相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势. 展开更多
关键词 低功耗 异或门 传输管 全摆幅
下载PDF
基于Verilog-XL的传输晶体管逻辑模拟 被引量:1
9
作者 裴志军 国澄明 姚素英 《半导体技术》 CAS CSCD 北大核心 2002年第11期38-41,共4页
随着集成电路集成度的持续增加,集成电路设计也越来越复杂,这使得设计验证愈来愈重要。模拟作为验证的重要手段在集成电路设计EDA系统中广泛采用,如Verilog-XL是Cadence EDA 系统工具箱中的优秀模拟器,可作为传输晶体管逻辑设计的有效... 随着集成电路集成度的持续增加,集成电路设计也越来越复杂,这使得设计验证愈来愈重要。模拟作为验证的重要手段在集成电路设计EDA系统中广泛采用,如Verilog-XL是Cadence EDA 系统工具箱中的优秀模拟器,可作为传输晶体管逻辑设计的有效模拟工具。 展开更多
关键词 Verilog-XL 集成电路 模拟 传输晶体管 硬件描述语言
下载PDF
全定制电路功能模型提取的若干新算法 被引量:2
10
作者 李振涛 陈书明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2007年第5期628-634,共7页
开发了一个全定制电路功能模型自动提取工具——TranSpirit,并提出了一些关键算法.其中,串并压缩算法解决了存在辅助预充管或者分叉结构情况下串并压缩不彻底的问题;动态电路提取算法只需要对上拉网络和下拉网络的逻辑进行分析,就可以... 开发了一个全定制电路功能模型自动提取工具——TranSpirit,并提出了一些关键算法.其中,串并压缩算法解决了存在辅助预充管或者分叉结构情况下串并压缩不彻底的问题;动态电路提取算法只需要对上拉网络和下拉网络的逻辑进行分析,就可以准确地提取动态电路的类型和结构信息.此外,提出了一种通用的三态门分析算法,可以处理各种复杂的三态门结构.采用逐级推进的方法,实现了一种更为高效的传输管电路分析算法.实验结果表明,TranSpirit可以处理微处理器设计中的各种常用电路,具有很高的模型提取速度. 展开更多
关键词 功能模型提取 TranSpirit 串并压缩 动态电路 三态门 传输管电路
下载PDF
低功耗互补传输门绝热逻辑和时序电路的设计 被引量:1
11
作者 邬杨波 李宏 胡建平 《宁波大学学报(理工版)》 CAS 2008年第2期195-200,共6页
研究了采用二相非交叠功率时钟的绝热触发器及时序电路的设计,介绍了采用二相无交叠功率时钟的互补传输门绝热逻辑(CPAL)电路,并分析了其工作原理.该电路利用nMOS管自举原理对负载进行全绝热驱动,从而减小了电路整体功耗,且CPAL能耗几... 研究了采用二相非交叠功率时钟的绝热触发器及时序电路的设计,介绍了采用二相无交叠功率时钟的互补传输门绝热逻辑(CPAL)电路,并分析了其工作原理.该电路利用nMOS管自举原理对负载进行全绝热驱动,从而减小了电路整体功耗,且CPAL能耗几乎与工作频率无关.提出了性能良好的低功耗绝热D、T和JK触发器,并与其他几种绝热触发器进行功耗比较,给出了绝热时序电路的一般设计方法,并作为实例采用应用绝热D触发器设计了十进制计数器.SPICE程序模拟表明:设计的电路具有正确的逻辑功能及低功耗的优点. 展开更多
关键词 低功耗技术 能量恢复 绝热触发器 时序逻辑 CPL电路
下载PDF
应用于多值逻辑的双传输管逻辑网络综合 被引量:1
12
作者 杭国强 任洪波 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第8期1307-1311,1328,共6页
为实现静态电压型多值逻辑电路,提出了一种采用双传管逻辑(DPL)结构的设计方案及综合方法.在该设计方案中,文字运算电路也是采用普通MOS管来实现,而无需对阈值作任何的调整.通过建立描述双传输管开关状态与信号之间相互作用关系的传输... 为实现静态电压型多值逻辑电路,提出了一种采用双传管逻辑(DPL)结构的设计方案及综合方法.在该设计方案中,文字运算电路也是采用普通MOS管来实现,而无需对阈值作任何的调整.通过建立描述双传输管开关状态与信号之间相互作用关系的传输运算表示式,实现了对电路的有效综合.对三值单变量函数电路、三值与/与非门、或/或非门、三值模3乘法器和三值T门的设计结果,验证了所提出方法的有效性.在此基础上总结出了采用DPL设计三值电路的反演法则和对偶法则,使用这些法则可在不改变电路结构的基础上方便地得到相应的补函数和对偶函数电路,从而增强电路的功能.所提出的设计方法和法则可用于对三值复杂函数的综合. 展开更多
关键词 多值逻辑 逻辑综合 双传输管逻辑 开关电路理论
下载PDF
一种新的低功耗CMOS三值电路设计 被引量:1
13
作者 杭国强 徐月华 《电路与系统学报》 CSCD 北大核心 2005年第6期80-83,共4页
提出一种新的静态电压型CMOS三值电路设计方案。该方案具有电路结构规则,输入信号负载对称等特点,是一种具有互补输入—输出的双轨三值逻辑电路。由于电路中同时采用pMOS和nMOS两种传输管,从而保证了输出信号具有完整的逻辑摆幅和高噪... 提出一种新的静态电压型CMOS三值电路设计方案。该方案具有电路结构规则,输入信号负载对称等特点,是一种具有互补输入—输出的双轨三值逻辑电路。由于电路中同时采用pMOS和nMOS两种传输管,从而保证了输出信号具有完整的逻辑摆幅和高噪声容限。尤为重要的是该设计方案是基于标准CMOS工艺而无需修改阈值电压,且结构较简单。采用0.25μmCMOS工艺参数及3V电源的计算机模拟结果同时表明所提出的电路设计具有高速及低功耗的特点。 展开更多
关键词 CMOS电路 低功耗设计 多值逻辑 双传输管逻辑
下载PDF
串联型稳压电路中调整管最大功耗的讨论 被引量:2
14
作者 孙峥 马光彦 《电气电子教学学报》 2004年第3期28-30,共3页
调整管是串联型稳压电路的核心元件 ,为保证电路正常工作 ,必须考虑调整管的安全工作区。指出了常用教材在调整管最大功耗计算方法上存在的不严密之处以及由此得到的不准确的结论。探讨了另一种有效的求解方法——求导法。求导法物理概... 调整管是串联型稳压电路的核心元件 ,为保证电路正常工作 ,必须考虑调整管的安全工作区。指出了常用教材在调整管最大功耗计算方法上存在的不严密之处以及由此得到的不准确的结论。探讨了另一种有效的求解方法——求导法。求导法物理概念清晰 ,数学推导严密 ,具有一定的工程应用价值。最后通过实例将上述两种方法的计算结果进行了对比 ,经 MATLAB模拟验证 ,结果与求导法完全吻合 。 展开更多
关键词 串联型稳压电路 调整管 最大管耗
下载PDF
用于专用DSP处理器的高速低功耗的IEEE32位浮点加法器 被引量:1
15
作者 孙旭光 毛志刚 来逢昌 《微处理机》 2003年第1期11-13,共3页
本文我们描述了一个符合 IEEE75 4单精度浮点标准的加法器。这个浮点加法器的设计基于 TSMC2 .5 V0 .2 5 μm CMOS工艺。它将用于 2 0 0 MHz的专用 DSP处理器。为了在高速运算的同时降低功耗 ,本文在采用了并行运算提高速度的同时 ,通... 本文我们描述了一个符合 IEEE75 4单精度浮点标准的加法器。这个浮点加法器的设计基于 TSMC2 .5 V0 .2 5 μm CMOS工艺。它将用于 2 0 0 MHz的专用 DSP处理器。为了在高速运算的同时降低功耗 ,本文在采用了并行运算提高速度的同时 ,通过控制逻辑模块关闭不必要的运算模块的操作来减小整个电路功耗。另外 ,在电路设计中大量使用传输管逻辑 ,提高速度并降低整个电路的面积和功耗。加法器的运算时间是 3 .986 展开更多
关键词 专用DSP处理器 IEEE32位浮点加法器 传输管逻辑 CMOS工艺 功能模块
下载PDF
S波段六位高精度移相器设计 被引量:13
16
作者 杨小峰 史江义 +1 位作者 马佩军 郝跃 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2014年第2期125-129,共5页
采用0.25μmGaAs高电子迁移率晶体管(HEMT)7-艺设计了一款六位S波段数字移相器.移相器采用高低通和全通网络结构,运用了提高相位精度和抑制级联散射的方法.移相器在0°~360°相位范围内以5.625°步进,在2.1~2.7... 采用0.25μmGaAs高电子迁移率晶体管(HEMT)7-艺设计了一款六位S波段数字移相器.移相器采用高低通和全通网络结构,运用了提高相位精度和抑制级联散射的方法.移相器在0°~360°相位范围内以5.625°步进,在2.1~2.7GHz频率范围内,最小相位均方根误差仅为1.13°.频带范围内插入损耗小于6.3dB,幅度均衡小于0.4dB,输入输出反射系数小于一10dB. 展开更多
关键词 高电子迁移率晶体管 数字移相器 高低通 相位精度 级联散射抑制
下载PDF
玉米淀粉固态电解质质子\电子杂化突触晶体管
17
作者 郭立强 陶剑 +3 位作者 温娟 程广贵 袁宁一 丁建宁 《物理学报》 SCIE EI CAS CSCD 北大核心 2017年第16期291-297,共7页
随绿色可持续发展观念的深入人心,研究人员致力于寻找天然有机材料应用于功能性电子器件.淀粉以其低廉的价格、丰富的来源和优异的机械性能进入了科研人员的视野.淀粉可由玉米、马铃薯、甘薯和葛根等含淀粉的物质中提取而得,一般不溶于... 随绿色可持续发展观念的深入人心,研究人员致力于寻找天然有机材料应用于功能性电子器件.淀粉以其低廉的价格、丰富的来源和优异的机械性能进入了科研人员的视野.淀粉可由玉米、马铃薯、甘薯和葛根等含淀粉的物质中提取而得,一般不溶于水,在和水加热至一定温度时,则糊化成胶状溶液.本文通过旋涂法将玉米淀粉的胶状溶液旋涂至氧化铟锡玻璃表面,然后在30?C恒温环境中晾干制备成固态胶合状薄膜.以此薄膜作为固态电解质制备了氧化铟锌突触晶体管,并实现了生物神经突触的双脉冲易化、学习记忆能力、高通滤波等可塑性行为的仿真.本研究以玉米淀粉固态胶合薄膜作为电解质大大降低了氧化物薄膜晶体管固态电解质的成本,且该电解质无毒性、来源丰富,将为人工神经网络的开发提供一种可选择的元件. 展开更多
关键词 玉米淀粉固态电解质 双脉冲易化特性 突触晶体管 高通滤波特性
下载PDF
基于差分传输管预充电逻辑的功耗恒定性电路改进设计
18
作者 姚茂群 李聪辉 《电子与信息学报》 EI CSCD 北大核心 2021年第7期1834-1840,共7页
通过分析差分传输管预充电逻辑(DP2L)的电路结构,发现该电路还无法达到完全的功耗恒定特性,仍然存在被功耗攻击的风险。针对该问题,该文对DP2L的电路结构进行改进,并用Hspice对改进前后的电路进行模拟仿真测试。实验表明:改进后的DP2L... 通过分析差分传输管预充电逻辑(DP2L)的电路结构,发现该电路还无法达到完全的功耗恒定特性,仍然存在被功耗攻击的风险。针对该问题,该文对DP2L的电路结构进行改进,并用Hspice对改进前后的电路进行模拟仿真测试。实验表明:改进后的DP2L电路结构具有更好的功耗恒定特性,更能满足该逻辑电路的设计要求。 展开更多
关键词 功耗攻击 功耗恒定 双轨预充电逻辑 差分传输管预充电逻辑
下载PDF
一种基于单电子晶体管的全加器电路设计
19
作者 吴刚 蔡理 +1 位作者 王森 李芹 《微计算机信息》 2009年第11期298-300,共3页
基于单电子晶体管的I-V特性和传输晶体管的设计思想,用多栅单电子晶体管作为传输晶体管,设计了一个由5个SET构成的全加器,相对于静态互补逻辑设计的全加器,本文设计的全加器在器件数量上大大减少,有利于大规模电路的设计。仿真结果表明... 基于单电子晶体管的I-V特性和传输晶体管的设计思想,用多栅单电子晶体管作为传输晶体管,设计了一个由5个SET构成的全加器,相对于静态互补逻辑设计的全加器,本文设计的全加器在器件数量上大大减少,有利于大规模电路的设计。仿真结果表明,本文设计的全加器电路具有高速与低功耗的特性。 展开更多
关键词 单电子晶体管 传输晶体管:全加器
下载PDF
低功耗异或同或电路的设计研究 被引量:4
20
作者 兰景宏 王芳 +1 位作者 吉利久 贾嵩 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第3期380-384,共5页
提出了2种传输管实现的新型低功耗异或门结构,UPPL(UnsymmetricalPushPullPassTransistorLogic)结构和CPPL(ComplementaryPushPullPassTransistorLogic)结构,两者均为非互补输入,互补输出,都能够同时产生异或和同或信号,且输出为全摆幅... 提出了2种传输管实现的新型低功耗异或门结构,UPPL(UnsymmetricalPushPullPassTransistorLogic)结构和CPPL(ComplementaryPushPullPassTransistorLogic)结构,两者均为非互补输入,互补输出,都能够同时产生异或和同或信号,且输出为全摆幅电压。对新结构在0.18μm工艺1.8V电压下进行了hspice仿真,与已有同类电路在速度、功耗和功耗延迟乘积方面进行了比较。UPPL结构和CPPL结构与2003年MohamedElgamel提出的最新设计相比,空负载时,功耗延迟乘积项分别有61.0%和58.4%的降低;扇出为3时,分别有25.3%和45.3%的降低。 展开更多
关键词 低功耗 布尔逻辑 异或门 界或同或逻辑 传输门实现
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部