期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
Altera的Quartus II 4.2将FPGA和CPLD带进性能领先地位
1
《电子技术应用》
北大核心
2005年第1期55-55,共1页
关键词
ALTERA
CPLD
quartus
ii
4.2
FPGA
ii
地位
下载PDF
职称材料
基于FPGA的波形测量装置设计
2
作者
陈北辰
李伟锋
崔华
《数字技术与应用》
2019年第12期185-186,共2页
本文提出了一种基于FPGA的波形测量装置的设计方案,对装置的整体结构、硬件实现和软件设计过程进行了阐述。实验测试结果表明,系统具有结构简单、准确度好、可靠性强等特点,可以实现方波、三角波及正弦波的幅度、频率、占空比等参数的测...
本文提出了一种基于FPGA的波形测量装置的设计方案,对装置的整体结构、硬件实现和软件设计过程进行了阐述。实验测试结果表明,系统具有结构简单、准确度好、可靠性强等特点,可以实现方波、三角波及正弦波的幅度、频率、占空比等参数的测量,具有一定的工程应用价值。
展开更多
关键词
波形测量
FPGA
quartus
ii
下载PDF
职称材料
基于Verilog的双读数头光栅尺测量控制电路设计
被引量:
2
3
作者
黎家耀
王晗
+2 位作者
姚洪辉
张嘉荣
曾景华
《信息与电脑》
2019年第24期82-85,共4页
为了达到低成本实现高精度大长度光栅尺测量的目的,笔者使用FPGA设计一个精度高、反应迅速的BiSS通讯的双读数头绝对式光栅尺测量控制电路。首先,通过对BiSS通讯协议原理与双读数头测量原理的研究,笔者在QUARTUS II软件开发平台上使用Ve...
为了达到低成本实现高精度大长度光栅尺测量的目的,笔者使用FPGA设计一个精度高、反应迅速的BiSS通讯的双读数头绝对式光栅尺测量控制电路。首先,通过对BiSS通讯协议原理与双读数头测量原理的研究,笔者在QUARTUS II软件开发平台上使用Verilog HDL语言来完成各个模块的描述、编译,然后在第三方仿真工具Modelsim中对其进行调试与模拟仿真实验。仿真实验结果证明,系统可实现100 kHz的传输速率,数据最大延时为41 ns,接收及计算数据正确,工作状态稳定、良好,达到了设计要求,实现了高精度大长度光栅尺测量的目标。
展开更多
关键词
Verilog
HDL
双读数头测量
BiSS通讯
quartus
ii
13.1
MODELSIM
下载PDF
职称材料
题名
Altera的Quartus II 4.2将FPGA和CPLD带进性能领先地位
1
出处
《电子技术应用》
北大核心
2005年第1期55-55,共1页
关键词
ALTERA
CPLD
quartus
ii
4.2
FPGA
ii
地位
分类号
TN [电子电信]
下载PDF
职称材料
题名
基于FPGA的波形测量装置设计
2
作者
陈北辰
李伟锋
崔华
机构
吉林化工学院信息与控制工程学院
出处
《数字技术与应用》
2019年第12期185-186,共2页
文摘
本文提出了一种基于FPGA的波形测量装置的设计方案,对装置的整体结构、硬件实现和软件设计过程进行了阐述。实验测试结果表明,系统具有结构简单、准确度好、可靠性强等特点,可以实现方波、三角波及正弦波的幅度、频率、占空比等参数的测量,具有一定的工程应用价值。
关键词
波形测量
FPGA
quartus
ii
Keywords
waveform measurement
FPGA
quartus ii
分类号
TN741 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于Verilog的双读数头光栅尺测量控制电路设计
被引量:
2
3
作者
黎家耀
王晗
姚洪辉
张嘉荣
曾景华
机构
广东工业大学机电工程学院
出处
《信息与电脑》
2019年第24期82-85,共4页
基金
广东省大学生科技创新培养专项基金(项目编号:PDJHB0160)
文摘
为了达到低成本实现高精度大长度光栅尺测量的目的,笔者使用FPGA设计一个精度高、反应迅速的BiSS通讯的双读数头绝对式光栅尺测量控制电路。首先,通过对BiSS通讯协议原理与双读数头测量原理的研究,笔者在QUARTUS II软件开发平台上使用Verilog HDL语言来完成各个模块的描述、编译,然后在第三方仿真工具Modelsim中对其进行调试与模拟仿真实验。仿真实验结果证明,系统可实现100 kHz的传输速率,数据最大延时为41 ns,接收及计算数据正确,工作状态稳定、良好,达到了设计要求,实现了高精度大长度光栅尺测量的目标。
关键词
Verilog
HDL
双读数头测量
BiSS通讯
quartus
ii
13.1
MODELSIM
Keywords
VerilogHDL
Measuring with double reading heads
quartus ii
13.1
Modelsim
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
Altera的Quartus II 4.2将FPGA和CPLD带进性能领先地位
《电子技术应用》
北大核心
2005
0
下载PDF
职称材料
2
基于FPGA的波形测量装置设计
陈北辰
李伟锋
崔华
《数字技术与应用》
2019
0
下载PDF
职称材料
3
基于Verilog的双读数头光栅尺测量控制电路设计
黎家耀
王晗
姚洪辉
张嘉荣
曾景华
《信息与电脑》
2019
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部