期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
美国半导体制造技术研究联合体——SEMATECH 被引量:19
1
作者 和文凯 曾晓萱 《科研管理》 CSSCI 北大核心 1995年第3期58-63,共6页
本文介绍了美国半导体制造技术研究联合体(SEMATECH)的建立、组织结构、取得的成绩和发展前景.以及对我国高技术发展的启示.
关键词 科技管理 企业合作 半导体工业 sematech 美国
下载PDF
产业技术创新联盟中的政府行为研究——以美国SEMATECH为例 被引量:19
2
作者 胡冬云 《科技管理研究》 北大核心 2010年第18期21-24,共4页
美国SEMATECH被认为是政府-企业合作产业技术创新联盟较为成功的范例。在文献分析基础上,概述了SEMATECH联盟的起因和发展,研究了政府资助期间美国联邦政府在SEMATECH中的定位、经费投入和监督管理等行为,指出联盟中政府参与仍存在的一... 美国SEMATECH被认为是政府-企业合作产业技术创新联盟较为成功的范例。在文献分析基础上,概述了SEMATECH联盟的起因和发展,研究了政府资助期间美国联邦政府在SEMATECH中的定位、经费投入和监督管理等行为,指出联盟中政府参与仍存在的一些问题,最后给出了政府在产业技术创新联盟运行管理中应关注的几个方面的建议。 展开更多
关键词 产业技术创新联盟 技术创新 sematech 政府行为 美国
下载PDF
SEMATECH:从理念更新到工业嬗变 被引量:9
3
作者 南佐民 《经济论坛》 北大核心 2004年第5期125-126,共2页
关键词 sematech 半导体制造技术联合体 美国 工业制度 技术优势 工业产品 高科技产业
下载PDF
Sematech支持沉浸光刻技术
4
《集成电路应用》 2003年第8期47-48,共2页
关键词 sematech 沉浸光刻 分辨率 数值孔径 芯片制造联盟
下载PDF
Soitec提供SOI晶圆,支持Sematech进行MuGFET研究
5
《集成电路应用》 2005年第2期24-25,共2页
Soitec SA日前表示,该公司正在为Sematech旗下先进技术开发设施(ATDF)的研究课题提供绝缘硅(SOI)衬底,用于开发多门场效应晶体管(MuGFET)。
关键词 SOITEC SA公司 SOI晶圆 sematech公司 MuGFET研究 多门场效应晶体管
下载PDF
Sematech计划主办3D互连研讨会
6
《集成电路应用》 2004年第4期50-50,共1页
关键词 sematech公司 3D互连 研讨会 集成电路
下载PDF
Sematech研究用Ge和SiGe作硅MOSFET沟道
7
作者 陈裕权 《半导体信息》 2006年第5期31-31,共1页
关键词 SIGE sematech 化合物材料 物理极限 研发计划 研究计划 迁移率 副主任 可更
原文传递
KLA-Tencor加入Sematech光刻缺陷研究项目
8
作者 沈熙磊 《半导体信息》 2011年第4期26-26,共1页
半导体工艺检测设备厂商KLA-Tencor日前宣布加入由Sematech主导的一项研究计划,该技术通过利用Albany大学纳米科技中心的实验室,来寻找降低EUV光刻工艺中的缺陷的途径,其中包括缺陷来源的检定、缺陷的消除等。在大规模生产中采用EUV光... 半导体工艺检测设备厂商KLA-Tencor日前宣布加入由Sematech主导的一项研究计划,该技术通过利用Albany大学纳米科技中心的实验室,来寻找降低EUV光刻工艺中的缺陷的途径,其中包括缺陷来源的检定、缺陷的消除等。在大规模生产中采用EUV光刻工艺已经被推迟了好几次,Sematech预计, 展开更多
关键词 光刻工艺 缺陷研究 KLA-TENCOR sematech 研究计划 半导体工艺 科技中心 检测设备 芯片制造商
原文传递
从典型案例探索官产学创新网络的合作机制 被引量:7
9
作者 王丽萍 朱桂龙 《工业工程》 2006年第6期5-9,共5页
采用对比研究方法,从不同参与主体的角度对国外的三个典型的官产学创新网络展开了案例研究。针对中国目前创新网络存在的问题,提出促进创新网络良性运行的对策:在创新网络的组建时期,建立官产学紧密合作的创新网络;在平稳运行期,创新网... 采用对比研究方法,从不同参与主体的角度对国外的三个典型的官产学创新网络展开了案例研究。针对中国目前创新网络存在的问题,提出促进创新网络良性运行的对策:在创新网络的组建时期,建立官产学紧密合作的创新网络;在平稳运行期,创新网络从政府主导走向企业自主协调;增强大学和科研院所在创新网络的地位和作用;增强官产学创新网络的国际合作;建立良好的网络组织架构,加强它们之间的沟通与协调,促进知识的流动和转移。并在此研究基础上建立了官产学创新网络宏观合作机制模型。 展开更多
关键词 官产学 (GUI) 创新网络 美国半导体制造技术联合体(sematech) 加拿大优秀中心网络(NCE) 英国移 动通讯虚拟优秀研究中心(Mobile VCE) 合作机制
下载PDF
Dielectric Integration for Sub-Micron High Performance Integrated Circuits
10
作者 Wei William Lee ( Texas Instruments, Inc.13570 North Central Expressway, MS 3701, Dallas, TX 75243972 - 927 - 3071, wlee@ spdc. ti. Com) 《微电子技术》 1999年第3期41-47,共7页
With the continued scaling of semiconductor devices, dielectric proceesses arefacing some major technological challenges. Many issues are being raised including high as-pect ratio gap fill, planarization, low dielectr... With the continued scaling of semiconductor devices, dielectric proceesses arefacing some major technological challenges. Many issues are being raised including high as-pect ratio gap fill, planarization, low dielectric constant, multilevel intereonnects integra-tion and cost-of-ownership. In this paper, the issues related to dielectric deposition and in-tegration at various stages of the device fabrication including active area isolation, poly/metal insulation, inter-metal and intra-metal insulation and device passivation are dis-cussed. Current avallable technologies such as ozone/TEOS are eompared with high densityplasma CVD and spin-on glass (SOG). The integration of chemical mechanical polishing(CMP) with various dielectric deposition schemes, and the benefits of CMP for all interlev-el dielectric planarization will be highlighted. The need for low dielectric constant materichfor sub-half ndcron technologies and the use of fow dielectric constant materials for intermet-al applications in combination with simultaneous formation of via plug and metal intercon-nects with CMP planarization are highlighted. 展开更多
关键词 ULSI sematech
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部