期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
Low-Power MCML Circuit with Sleep-Transistor
1
作者 J.B. Kim 《Journal of Energy and Power Engineering》 2010年第7期55-59,共5页
关键词 晶体管电路 睡眠模式 驱动电路 漏电流 低功耗 互补金属氧化物半导体 HSPICE 电路设计
下载PDF
电池保护芯片中低功耗技术的研究与实现 被引量:4
2
作者 郑朝霞 邹雪城 童乔凌 《微电子学与计算机》 CSCD 北大核心 2006年第4期174-176,共3页
在分析了电池保护电路设计功耗要求的基础上,提出了三种降低功耗的方法,并推导了相应的公式:使用电路休眠技术,减少空闲时不必要的功耗;设计各电路模块的MOS管工作在亚阈值区,减小电路工作时的电流;基准电路中使用耗尽型nMOS管做恒流源... 在分析了电池保护电路设计功耗要求的基础上,提出了三种降低功耗的方法,并推导了相应的公式:使用电路休眠技术,减少空闲时不必要的功耗;设计各电路模块的MOS管工作在亚阈值区,减小电路工作时的电流;基准电路中使用耗尽型nMOS管做恒流源,以简单的电路结构,得到与电源电压无关的基准电流和基准电压,从而达到降低功耗的目的。采用这些方法设计出来的CMOS工艺电池保护芯片,休眠时电流为59.2nA,工作时电流也不超过2.46uA,设计取得了成功。 展开更多
关键词 低功耗技术 休眠技术 耗尽型MOS管 亚阈值区
下载PDF
降低泄漏电流的细粒度休眠晶体管插入法(英文)
3
作者 杨华中 汪玉林 +1 位作者 海罗嵘 汪蕙 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第2期258-265,共8页
首先给出一种泄漏电流和延时的简化模型,并且在此基础上提出了一种降低泄漏电流的细粒度休眠晶体管插入法.该方法的核心是利用混合整数线性规划方法同时确定插入细粒度休眠晶体管的位置和尺寸.从实验结果可以发现,由于这种方法更好地利... 首先给出一种泄漏电流和延时的简化模型,并且在此基础上提出了一种降低泄漏电流的细粒度休眠晶体管插入法.该方法的核心是利用混合整数线性规划方法同时确定插入细粒度休眠晶体管的位置和尺寸.从实验结果可以发现,由于这种方法更好地利用了电路中的延时余量,所以在电路性能不受影响的情况下可以减小79.75%的泄漏电流;并且在一定范围内放宽电路的延时约束可以更大幅度地降低泄漏电流.与传统的固定放宽延时约束的方法相比较,当延时约束放宽7%时,这种方法可以节约74.79%的面积. 展开更多
关键词 泄漏电流 细粒度 休眠晶体管 延时模型 混和整数线性规划
下载PDF
DSTN功率门控电路休眠晶体管尺寸优化方法 被引量:1
4
作者 孙宇 肖立伊 周彬 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2012年第10期1375-1384,共10页
针对分布式休眠晶体管网络功率门控结构中休眠晶体管尺寸优化问题,提出一种新型的最大瞬时电流(MIC)的估算技术.首先提取电路中标准单元的相关参数,利用解析式进行单元MIC的计算,再通过处理单元的时序信息和布图信息进行电路分簇的MIC计... 针对分布式休眠晶体管网络功率门控结构中休眠晶体管尺寸优化问题,提出一种新型的最大瞬时电流(MIC)的估算技术.首先提取电路中标准单元的相关参数,利用解析式进行单元MIC的计算,再通过处理单元的时序信息和布图信息进行电路分簇的MIC计算,可使获得的MIC约束更紧、运算速度更快;根据获得的电路MIC信息,应用启发式算法,通过引入λ因子的启发式算法和模拟退火算法分别对休眠晶体管尺寸进行了优化.优化结果显示,采用文中的技术可使休眠晶体管的面积冗余降低到1%以下,并可以缩短整个优化过程.SPICE仿真验证结果表明,将休眠晶体管插入电路后,虚拟地线上的电压降完全满足小于5%Vdd的设计约束. 展开更多
关键词 功率门控 休眠晶体管 最大瞬时电流 启发式算法 模拟退火算法
下载PDF
一种新型的低泄漏功耗FPGAs查找表
5
作者 杨松 王宏 杨志家 《微电子学与计算机》 CSCD 北大核心 2007年第3期27-29,33,共4页
提出了一种新型的低泄漏功耗FPGAs查找表(Look-up Tables,LUTs)结构。这种结构的LUTs可以工作在三种不同的模式:高速工作模式、省电模式以及睡眠模式。在高速工作模式时,此LUTs具有与传统的LUTs类似的性能和功耗。在省电模式下,通过牺... 提出了一种新型的低泄漏功耗FPGAs查找表(Look-up Tables,LUTs)结构。这种结构的LUTs可以工作在三种不同的模式:高速工作模式、省电模式以及睡眠模式。在高速工作模式时,此LUTs具有与传统的LUTs类似的性能和功耗。在省电模式下,通过牺牲电路的速度来实现降低功耗的目的,泄漏功耗与高速工作模式相比可以减小约68%~73%。而在睡眠模式下,泄漏功耗更是可以减小95%以上。 展开更多
关键词 LUTS 泄漏电流 虚电源 虚地 睡眠晶体管
下载PDF
FELERION: a new approach for leakage power reduction
6
作者 Anjana R Ajay Somkuwar 《Journal of Semiconductors》 EI CAS CSCD 2014年第12期57-61,共5页
The circuit proposed in this paper simultaneously reduces the sub threshold leakage power and saves the state of art aspect of the logic circuits. Sleep transistors and PMOS-only logic are used to further reduce the l... The circuit proposed in this paper simultaneously reduces the sub threshold leakage power and saves the state of art aspect of the logic circuits. Sleep transistors and PMOS-only logic are used to further reduce the leakage power. Sleep transistors are used as the keepers to reduce the sub threshold leakage current providing the low resistance path to the output. PMOS-only logic is used between the pull up and pull down devices to mitigate the leakage power further. Our proposed fast efficient leakage reduction circuit not only reduces the leakage current but also reduces the power dissipation. Power and delay are analyzed at the 32 nm BSIM4 model for a chain of four inverters, NAND, NOR and ISCAS-85 c17 benchmark circuits using DSCH3 and the Microwind tool. The simulation results reveal that our proposed approach mitigates leakage power by 90%–94% as compared to the conventional approach. 展开更多
关键词 leakage power sleep transistors FELERION SCALING propagation delay power dissipation
原文传递
Application of source biasing technique for energy efficient DECODER circuit design: memory array application
7
作者 Neha Gupta Priyanka Parihar Vaibhav Neema 《Journal of Semiconductors》 EI CAS CSCD 2018年第4期49-54,共6页
Researchers have proposed many circuit techniques to reduce leakage power dissipation in memory cells. If we want to reduce the overall power in the memory system, we have to work on the input circuitry of memory arch... Researchers have proposed many circuit techniques to reduce leakage power dissipation in memory cells. If we want to reduce the overall power in the memory system, we have to work on the input circuitry of memory architecture i.e. row and column decoder. In this research work, low leakage power with a high speed row and column decoder for memory array application is designed and four new techniques are proposed. In this work, the comparison of cluster DECODER, body bias DECODER, source bias DECODER, and source coupling DE- CODER are designed and analyzed for memory array application. Simulation is performed for the comparative analysis of different DECODER design parameters at 180 nm GPDK technology file using the CADENCE tool. Simulation results show that the proposed source bias DECODER circuit technique decreases the leakage current by 99.92% and static energy by 99.92% at a supply voltage of 1.2 V. The proposed circuit also improves dynamic power dissipation by 5.69%, dynamic PDP/EDP 65.03% and delay 57.25% at 1.2 V supply voltage. 展开更多
关键词 SRAM leakage current DELAY sleep transistor
原文传递
Ground bounce noise reduction aware combinational multi threshold CMOS circuits for nanoscale CMOS multiplier
8
作者 Bipin Kumar VERMA Shyam Babu SINGH Shyam AKASHE 《Frontiers of Optoelectronics》 CSCD 2013年第3期327-337,共11页
Multi-threshold complementary metal-oxide- semiconductor (MTCMOS) is ofbn used to reduce the leakage current in idle circuit. Ground bounce noise produced during a transition mode (sleep-to-active) is an important... Multi-threshold complementary metal-oxide- semiconductor (MTCMOS) is ofbn used to reduce the leakage current in idle circuit. Ground bounce noise produced during a transition mode (sleep-to-active) is an important challenge in MTCMOS. In this paper, various noise-aware combinational MTCMOS circuit was used to evaluate the ground bounce noise. An intermediate mode was applied in the sleep-to-active mode transition to reduce the charge stored on virtual lines to real ground. The dependence of ground bounce noise on voltage, transistor size and temperature was investigated with different MTCMOS circuit technique. The peak amplitude of ground bounce noise was reduced up to 78.82%. The leakage current of the circuit was decreased up to 99.73% and the active power of the circuit was reduced up to 62.32%. Simulation of multiplier with different MTCMOS circuit techniques was performed on 45nm CMOS technology. 展开更多
关键词 multi-threshold complementary metal-oxide-semiconductor (MTCMOS) mode transition groundbounce noise sleep transistor
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部