期刊文献+
共找到198篇文章
< 1 2 10 >
每页显示 20 50 100
CORE-UNIFIED SOC TEST DATA COMPRESSION AND APPLICATION
1
作者 Yi Maoxiang Guo Xueying +2 位作者 Liang Huaguo Wang Wei Zhang Lei 《Journal of Electronics(China)》 2010年第1期79-87,共9页
The pattern run-length coding test data compression approach is extended by introducing don't care bit(x) propagation strategy into it.More than one core test sets for testing core-based System-on-Chip(SoC) are un... The pattern run-length coding test data compression approach is extended by introducing don't care bit(x) propagation strategy into it.More than one core test sets for testing core-based System-on-Chip(SoC) are unified into a single one,which is compressed by the extended coding technique.A reconfigurable scan test application mechanism is presented,in which test data for multiple cores are scanned and captured jointly to make SoC test application more efficient with low hardware overhead added.The proposed union test technique is applied to an academic SoC embedded by six large ISCAS'89 benchmarks,and to an ITC' 02 benchmark circuit.Experiment results show that compared with the existing schemes in which a core test set is compressed and applied independently of other cores,the proposed scheme can not only improve test data compression/decompression,but also reduce the redundant shift and capture cycles during scan testing,decreasing SoC test application time effectively. 展开更多
关键词 System-on-Chip(soc) test application time Pattern run-length X-propagation Union test RECONFIGURATION
下载PDF
Single SOC Test Challenge for Blu-ray DVD
2
作者 DonBlair KeitaGunji 《电子与封装》 2005年第2期31-35,共5页
The Blu-ray DVD single chip SOC architecture, challenging high speed and high fidelity mixed signal test requirements and test solutions are introduced. COT reductions to make this a mass production low cost test appr... The Blu-ray DVD single chip SOC architecture, challenging high speed and high fidelity mixed signal test requirements and test solutions are introduced. COT reductions to make this a mass production low cost test approach is also described. 展开更多
关键词 soc 集成电路 DVD 技术测试
下载PDF
基于OCV模型优化的磷酸铁锂电池SOC估计
3
作者 陈贵升 许杨松 +1 位作者 沈颖刚 肖仁鑫 《电源技术》 CAS 北大核心 2024年第7期1281-1288,共8页
锂离子电池荷电状态(SOC)与开路电压(OCV)的关系曲线(OCV曲线)是影响其SOC估计精度的核心因素。针对小电流OCV(LO)测试耗时短但数据精度较低的问题,提出一种OCV模型及其优化方法。该方法基于LO测试的OCV数据,采用道格拉斯-普克算法和分... 锂离子电池荷电状态(SOC)与开路电压(OCV)的关系曲线(OCV曲线)是影响其SOC估计精度的核心因素。针对小电流OCV(LO)测试耗时短但数据精度较低的问题,提出一种OCV模型及其优化方法。该方法基于LO测试的OCV数据,采用道格拉斯-普克算法和分段线性函数建立OCV模型。并将OCV曲线上的4个OCV点作为变量,建立了其他OCV点的随动模型,使曲线能够运用粒子群优化算法进行优化。基于优化后的OCV曲线,动态工况下的端电压估计绝对平均误差降低83.5%,采用自适应扩展卡尔曼滤波的SOC估计误差小于0.3%。该方法能够基于耗时短的LO测试获取准确OCV曲线,降低锂离子电池研究与应用的测试成本。 展开更多
关键词 磷酸铁锂电池 soc估计 小电流OCV测试 OCV模型
下载PDF
Area-time associated test cost model for SoC and lower bound of test time
4
作者 张金艺 翁寒一 +1 位作者 黄徐辉 蔡万林 《Journal of Shanghai University(English Edition)》 CAS 2011年第1期43-48,共6页
A novel test access mechanism (TAM) architecture with multi test-channel (TC) based on IEEE Standard 1500 is proposed instead of the traditional sub-TAM structure. The cost model of an area-time associated test an... A novel test access mechanism (TAM) architecture with multi test-channel (TC) based on IEEE Standard 1500 is proposed instead of the traditional sub-TAM structure. The cost model of an area-time associated test and the corresponding lower bound of system-on-chip (SoC) test time are established based on this TAM architecture. The model provides a more reliable method to control the SoC scheduling and reduces the complexity in related algorithm research. The result based on the area time associated test cost model has been validated using the ITC02 test benchmark. 展开更多
关键词 system-on-chip design for testability soc DriP) test cost test time lower bound
下载PDF
SoC芯片可测试性设计策略分析 被引量:1
5
作者 王大伟 孙全 +3 位作者 杜春瑶 易玲 刘建军 严姗 《中国高新科技》 2023年第15期18-19,87,共3页
微电子器件已经广泛应用于航空航天等多个领域中,发挥着重要作用。随着芯片技术的升级,集成电路不断缩小尺寸,系统级芯片(SoC)已经得到广泛应用,且对于SoC芯片需求量逐渐增多。基于此,文章通过分析SoC芯片结构,进一步研究可测试性设计,... 微电子器件已经广泛应用于航空航天等多个领域中,发挥着重要作用。随着芯片技术的升级,集成电路不断缩小尺寸,系统级芯片(SoC)已经得到广泛应用,且对于SoC芯片需求量逐渐增多。基于此,文章通过分析SoC芯片结构,进一步研究可测试性设计,以阐述测试性能控制方法,实现性能和效率的优化。在测试中利用芯片功能模块接口和外部端口存在的映射关系,通过锁存器和JTAG进行控制。通过可测试性设计能够缩短测试时间,降低测试成本,支持芯片质量和成本效益的提高。 展开更多
关键词 soc芯片 可测试性 测试性能
下载PDF
A Novel BIST Approach for Testing Input/Output Buffers in SoCs
6
作者 Lei Chen Zhi-Ping Wen Zhi-Quan Zhang Min Wang 《Journal of Electronic Science and Technology of China》 2009年第4期322-325,共4页
A novel built-in self-test (BIST) approach to test the configurable input/output buffers in Xilinx Virtex series SoCs (system on a chip) using hard macro has been proposed in this paper. The proposed approach can ... A novel built-in self-test (BIST) approach to test the configurable input/output buffers in Xilinx Virtex series SoCs (system on a chip) using hard macro has been proposed in this paper. The proposed approach can completely detect single and multiple stuck-at gate-level faults as well as associated routing resources in I/O buffers. The proposed BIST architecture has been implemented and verified on Xilinx Virtex series FPGAs (field programmable gate configurations are required array). Only total of 10 to completely test the I/O buffers of Virtex devices. 展开更多
关键词 Built-in self-test FPGA I/O buffers socs testing.
下载PDF
基于MSUKF的锂离子电池SOC估算研究 被引量:3
7
作者 康智斌 刘珂 +4 位作者 王顺利 于春梅 戚创事 张梦芸 张楚研 《自动化仪表》 CAS 2023年第9期82-86,共5页
快速、准确地估算锂离子电池的荷电状态(SOC)是电池管理系统的关键技术之一,有利于延长电池使用寿命并提高使用的安全性。以三元锂电池为研究对象,采用二阶阻容(RC)等效电路模型构建锂离子电池模型,通过递推最小二乘法(RLS)对等效模型... 快速、准确地估算锂离子电池的荷电状态(SOC)是电池管理系统的关键技术之一,有利于延长电池使用寿命并提高使用的安全性。以三元锂电池为研究对象,采用二阶阻容(RC)等效电路模型构建锂离子电池模型,通过递推最小二乘法(RLS)对等效模型参数进行在线辨识,并结合多新息无迹卡尔曼滤波(MSUKF),形成RLS-MSUKF算法,以实现锂离子电池SOC估算。采用多时刻的新息信息对估算值进行校正,以减少误差积累、增强算法的收敛性及提高锂离子电池SOC估算的精度,并在混合脉冲功率特性(HPPC)测试工况下对锂离子电池进行SOC估算。试验结果表明,HPPC工况下的SOC误差稳定控制在0.78%以内,验证了改进算法的良好性能。该算法为优化锂离子电池SOC估算提供了依据,对锂离子电池SOC估算研究具有启发意义。 展开更多
关键词 锂离子电池 电池管理系统 二阶阻容等效电路模型 递推最小二乘法 在线参数辨识 多新息无迹卡尔曼滤波 荷电状态 脉冲特性能力测试
下载PDF
基于复用的SOC测试集成和IEEEP1500标准 被引量:12
8
作者 吴超 王红 杨士元 《微电子学》 CAS CSCD 北大核心 2005年第3期240-244,共5页
以复用核测试为目标的测试策略是解决SOC测试问题的基础。IEEEP1500标准是国际上正在制订的嵌入式核测试标准,该标准旨在简化核测试信息的复用,提高SOC级测试集成的效率。文章介绍了截至目前为止P1500标准的制订情况,包括嵌入式核测试... 以复用核测试为目标的测试策略是解决SOC测试问题的基础。IEEEP1500标准是国际上正在制订的嵌入式核测试标准,该标准旨在简化核测试信息的复用,提高SOC级测试集成的效率。文章介绍了截至目前为止P1500标准的制订情况,包括嵌入式核测试的体系结构、P1500的标准化目标,以及P1500的两级服从认证等。 展开更多
关键词 P1500 片上系统 测试复用 测试集成
下载PDF
基于Biogeography的SoC测试Wrapper扫描链设计算法 被引量:6
9
作者 朱爱军 李智 +2 位作者 许川佩 胡聪 牛军浩 《仪器仪表学报》 EI CAS CSCD 北大核心 2012年第12期2774-2780,共7页
基于IP(intellectual property)核的系统级芯片的测试已成为SoC(system on chip)发展中的瓶颈,提出了一种采用BBO(biogeography based optimization)算法的Wrapper扫描链设计方法,使得Wrapper扫描链均衡化,从而达到IP核测试时间最小化... 基于IP(intellectual property)核的系统级芯片的测试已成为SoC(system on chip)发展中的瓶颈,提出了一种采用BBO(biogeography based optimization)算法的Wrapper扫描链设计方法,使得Wrapper扫描链均衡化,从而达到IP核测试时间最小化的目的。本算法基于群体智能,通过实施迁徙操作和变异操作,实现Wrapper扫描链均衡化设计。本文以ITC'02 Test bench-marks中的典型IP核为实验对象,实验结果表明本算法相比BFD(best fit decrease)等算法,能够进一步缩短Wrapper扫描链,从而缩短IP核测试时间。 展开更多
关键词 生物地理学 wrapper扫描链 soc测试
下载PDF
Garfield系列SoC芯片可测性设计与测试 被引量:5
10
作者 蔡志匡 黄凯 +1 位作者 黄丹丹 时龙兴 《微电子学》 CAS CSCD 北大核心 2009年第5期593-596,共4页
随着生产工艺的进步和芯片复杂度的增加,SoC芯片的测试问题显得越来越重要,传统的测试方法已不能满足现在的设计要求。文章介绍了基于130nm工艺的Garfield芯片可测性设计,包括边界扫描测试、存储器内建自测试、全速扫描测试和参数测试;... 随着生产工艺的进步和芯片复杂度的增加,SoC芯片的测试问题显得越来越重要,传统的测试方法已不能满足现在的设计要求。文章介绍了基于130nm工艺的Garfield芯片可测性设计,包括边界扫描测试、存储器内建自测试、全速扫描测试和参数测试;分析了全速测试时钟的生成和测试压缩电路的实现。实验结果表明,该方案的故障覆盖率和压缩效率最高可达到97.39%和30%,符合工程应用要求。 展开更多
关键词 可测性设计 扫描 内建自测试 soc 测试压缩 全速测试
下载PDF
SoC测试中低成本、低功耗的芯核包装方法 被引量:4
11
作者 王伟 韩银和 +2 位作者 胡瑜 李晓维 张佑生 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第9期1397-1402,共6页
提出一种SoC测试中新颖的并行芯核包装方法(parallel core wrapper design,pCWD),该包装方法利用扫描切片重叠这一特点,通过缩短包装扫描链长度来减少测试功耗和测试时间.为了进一步减少测试时间,还提出了一种测试向量扫描切片划分和赋... 提出一种SoC测试中新颖的并行芯核包装方法(parallel core wrapper design,pCWD),该包装方法利用扫描切片重叠这一特点,通过缩短包装扫描链长度来减少测试功耗和测试时间.为了进一步减少测试时间,还提出了一种测试向量扫描切片划分和赋值算法.实验结果表明,针对ITC 2002基准SoC集中d695芯片,应用并行包装方法和测试向量切片划分及赋值算法,能够减少50%的测试时间及95%的测试功耗. 展开更多
关键词 soc测试 芯核包装电路 不确定位 扫描切片
下载PDF
基于变移霍夫曼编码的SOC测试数据压缩 被引量:8
12
作者 胡兵 陈光 谢永乐 《仪器仪表学报》 EI CAS CSCD 北大核心 2005年第11期1114-1118,共5页
从理论上分析了VIHC编码[6]的不足后,提出了一种改进的SOC测试数据压缩编码方法--变移霍夫曼编码(HSC),并给出了相应解码器的设计.实验结果表明,HSC编码不仅具有与VIHC编码[6]相近的压缩比,而且其解码器的硬件开销仅为后者的1/2~1/3.
关键词 soc测试 数据压缩 HSC编码 解码器
下载PDF
基于复用的SOC测试技术 被引量:3
13
作者 王红 邢建辉 杨士元 《半导体技术》 CAS CSCD 北大核心 2004年第5期49-51,共3页
复用不仅是SOC设计思想的核心,也是解决SOC测试的基础。本文在分析SOC的基本概念和特点的基础上,从复用的角度对现有的SOC测试方案进行分析和综述,并探讨了亟待解决的问题。
关键词 芯片上系统 测试 soc 集成电路 复用技术
下载PDF
基于遗传算法的SOC测试功耗与时间协同优化 被引量:4
14
作者 汪滢 王宏 李辛毅 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z3期2327-2328,2334,共3页
提出了一种基于遗传算法的SOC功耗与时间协同优化方案。解决了SOC测试中最大瞬时功耗与最小测试时间的矛盾。建立相应的目标函数、约束函数及评估函数,在瞬时功耗不超过规定值的前提下,寻求最短测试时间。方案获得良好的优化效果,实现了... 提出了一种基于遗传算法的SOC功耗与时间协同优化方案。解决了SOC测试中最大瞬时功耗与最小测试时间的矛盾。建立相应的目标函数、约束函数及评估函数,在瞬时功耗不超过规定值的前提下,寻求最短测试时间。方案获得良好的优化效果,实现了SOC测试的可靠与经济。 展开更多
关键词 遗传算法 协同优化 soc测试
下载PDF
基于SVIC编码的SOC测试数据压缩 被引量:5
15
作者 胡兵 陈光 谢永乐 《电子测量与仪器学报》 CSCD 2006年第1期73-78,共6页
本文针对SOC测试数据压缩,提出了一种新的可挑选变长输入编码(SVIC)方案。先采用一启发式的贪婪算法, 得到带有无关位测试集TD的差分矢量序列Tdiff后,再用该SVIC编码对其进行压缩,以缩短测试时间,降低测试数据带宽的要求。文中同时给出... 本文针对SOC测试数据压缩,提出了一种新的可挑选变长输入编码(SVIC)方案。先采用一启发式的贪婪算法, 得到带有无关位测试集TD的差分矢量序列Tdiff后,再用该SVIC编码对其进行压缩,以缩短测试时间,降低测试数据带宽的要求。文中同时给出了相应SVIC解码器的设计。实验结果表明,在硬件开销接近时,SVIC的压缩比可比SC编码平均高出约 17.46%;而与VIHC编码相比,虽然其压缩比略有下降,但SVIC解码器所要求的面积开销却可显著降低。 展开更多
关键词 soc测试 数据压缩 SVIC编码 解压结构
下载PDF
SoC测试集成的研究环境构建 被引量:3
16
作者 吴超 王红 杨士元 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第7期988-993,共6页
构建了一个具有结构和功能信息的研究环境,供与SoC测试集成相关的研究使用.该环境是一个包含典型功能模块和可测性设计(design for test,DFT)方法的SoC电路,其结构化的特点使它能应用于测试接口的设计与优化、测试访问机制的设计与优化... 构建了一个具有结构和功能信息的研究环境,供与SoC测试集成相关的研究使用.该环境是一个包含典型功能模块和可测性设计(design for test,DFT)方法的SoC电路,其结构化的特点使它能应用于测试接口的设计与优化、测试访问机制的设计与优化、测试调度、基于P1500标准的测试集成方案设计等众多研究领域. 展开更多
关键词 soc 测试集成 测试访问机制 P1500
下载PDF
三维堆叠SoC测试规划研究 被引量:5
17
作者 朱爱军 李智 许川佩 《电子测量与仪器学报》 CSCD 北大核心 2016年第1期159-164,共6页
采用硬晶片的三维堆叠SoC测试规划是一个NP hard问题,针对该问题提出了一种采用GWO(grey wolf optimization)的三维堆叠SoC测试规划方法,使得在最大测试引脚数和最大可使用TSV(through silicon vias)数的约束条件下,从而达到三维堆叠So... 采用硬晶片的三维堆叠SoC测试规划是一个NP hard问题,针对该问题提出了一种采用GWO(grey wolf optimization)的三维堆叠SoC测试规划方法,使得在最大测试引脚数和最大可使用TSV(through silicon vias)数的约束条件下,从而达到三维堆叠SoC测试时间最小化目的。本算法基于群体智能,通过实施攻击等操作,更新Alpha、Beta和Delta进行寻优,从而实现三维堆叠SoC测试规划。本研究以ITC'02 Test benchmarks中的典型SoC为实验堆叠对象,实验结果表明本算法相比PSO(particle swarm optimization),能够获得更短的测试时间。 展开更多
关键词 GWO 测试规划 soc测试
下载PDF
基于NSGA-Ⅱ算法的SoC测试多目标优化研究 被引量:11
18
作者 谈恩民 王鹏 《电子测量与仪器学报》 CSCD 2011年第3期226-232,共7页
在系统芯片SoC测试中,测试时间与测试功耗是两个互相影响的因素。多目标进化算法能够处理相互制约的多目标同时优化问题。在无约束条件下,对SoC测试时间与测试功耗建立联合优化模型,并采用多目标进化算法中的改进型非劣分类遗传算法(Non... 在系统芯片SoC测试中,测试时间与测试功耗是两个互相影响的因素。多目标进化算法能够处理相互制约的多目标同时优化问题。在无约束条件下,对SoC测试时间与测试功耗建立联合优化模型,并采用多目标进化算法中的改进型非劣分类遗传算法(Non-dominated sorting genetic algorithmⅡ,NSGA-Ⅱ)对模型进行求解。通过应用ITC’02标准电路中的p93791做应用验证,结果表明该方法能够给出模型的均衡解,证明了模型的实用性和有效性。 展开更多
关键词 NSGA-Ⅱ算法 soc测试 测试时间 测试功耗
下载PDF
基于SPEA-Ⅱ算法的SoC测试多目标优化研究 被引量:8
19
作者 谈恩民 朱峰 尚玉玲 《国外电子测量技术》 2015年第8期29-33,共5页
测试功耗、测试时间是SoC测试优化中的两个测试目标,它们之间存在相互影响的关系。在多目标优化过程中,进化算法对于解决多目标优化问题拥有比较好的优化效果,因此各种进化算法被广泛地应用于SoC测试多目标优化的研究中。对SoC测试时间... 测试功耗、测试时间是SoC测试优化中的两个测试目标,它们之间存在相互影响的关系。在多目标优化过程中,进化算法对于解决多目标优化问题拥有比较好的优化效果,因此各种进化算法被广泛地应用于SoC测试多目标优化的研究中。对SoC测试时间、测试功耗这两个测试目标建立联合优化模型,分析了NSGA-Ⅱ算法与SPEA-Ⅱ算法的特点,并对改进型强度Pareto进化算法(SPEA-Ⅱ)进行研究,进而将SPEA-Ⅱ算法用于上述所建立模型的求解。使用ITC’02标准电路中p93791电路和d695电路对上述方法进行实验验证,实验数据表明上述方法可以求得该联合优化模型的一组最优解;并且针对p93791电路,在与NSGA-Ⅱ算法的实验数据比较中,得到了更好的优化结果。证明了SPEA-Ⅱ算法对SoC测试结构优化方面具有良好的适用性和可行性。 展开更多
关键词 SPEA-Ⅱ算法 soc测试 测试时间 测试功耗
下载PDF
基于功耗约束的SOC测试调度研究 被引量:4
20
作者 许川佩 张婧 +1 位作者 张民 吕广文 《桂林电子科技大学学报》 2009年第2期77-81,共5页
通过研究SOC测试中满足功耗约束条件的测试规划问题,比较并总结了当前普遍使用的几种功耗约束的SOC测试调度算法。经过对功耗约束条件下SOC测试的现状和存在的基本问题,以及SOC测试期间由于测试功耗剧增而导致的安全可靠性问题进行了分... 通过研究SOC测试中满足功耗约束条件的测试规划问题,比较并总结了当前普遍使用的几种功耗约束的SOC测试调度算法。经过对功耗约束条件下SOC测试的现状和存在的基本问题,以及SOC测试期间由于测试功耗剧增而导致的安全可靠性问题进行了分析,提出了一种基于量子算法满足功耗约束的SOC测试调度算法,与同类算法相比,该算法提高了SOC测试的可靠性与实用性,优化结果较好。 展开更多
关键词 soc测试 功耗约束 测试调度
下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部