期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
10
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于尺寸工程的汽车零部件公差叠加分析应用
1
作者
张庆夫
《汽车零部件》
2024年第3期80-83,共4页
针对汽车零部件开发中的公差设计不合理、缺乏前期质量预测导致实际产品质量达不到预期等问题,提出了一种新型的基于尺寸工程的公差叠加分析方法,结合Excel软件建立了结构化的解法方案,并通过某连接件公差叠加分析示例具体介绍了其应用...
针对汽车零部件开发中的公差设计不合理、缺乏前期质量预测导致实际产品质量达不到预期等问题,提出了一种新型的基于尺寸工程的公差叠加分析方法,结合Excel软件建立了结构化的解法方案,并通过某连接件公差叠加分析示例具体介绍了其应用方法。该方法能够满足汽车零部件开发中的一维尺寸公差叠加分析的基本需求。
展开更多
关键词
尺寸工程
公差叠加分析
质量预测
下载PDF
职称材料
高速PCB设计经验与体会
被引量:
18
2
作者
齐志强
《电子设计工程》
2011年第16期141-143,共3页
高速PCB设计已成为数字系统设计中的主流技术,PCB的设计质量直接关系到系统性能的好坏乃至系统功能的实现。针对高速PCB的设计要求,结合笔者设计经验,按照PCB设计流程,对PCB设计中需要重点关注的设计原则进行了归类。详细阐述了PCB的叠...
高速PCB设计已成为数字系统设计中的主流技术,PCB的设计质量直接关系到系统性能的好坏乃至系统功能的实现。针对高速PCB的设计要求,结合笔者设计经验,按照PCB设计流程,对PCB设计中需要重点关注的设计原则进行了归类。详细阐述了PCB的叠层设计、元器件布局、接地、PCB布线等高速PCB设计中需要遵循的设计原则和设计方法以及需要注意的问题等。按照笔者所述方法设计的高速复杂数模混合电路,其地噪很低,电磁兼容性很好。
展开更多
关键词
电磁兼容
叠层
PCB布线
去耦电容
下载PDF
职称材料
LPDDR2在LTE终端的PCB叠层结构设计
被引量:
1
3
作者
林峰
黄学达
《压电与声光》
CAS
CSCD
北大核心
2011年第4期657-660,共4页
研究了长期演进(LTE)终端的印刷电路板(PCB)叠层设计过程及工程上常用的材料规格,并讨论了叠层结构对阻抗、信号回路的影响。分析了在设计带有低功耗双倍数据速率(LPDDR2)芯片的LTE终端电路板时如何根据阻抗的需要设计叠层结构,并结合...
研究了长期演进(LTE)终端的印刷电路板(PCB)叠层设计过程及工程上常用的材料规格,并讨论了叠层结构对阻抗、信号回路的影响。分析了在设计带有低功耗双倍数据速率(LPDDR2)芯片的LTE终端电路板时如何根据阻抗的需要设计叠层结构,并结合实际工艺制作的情况,重点提出在设计叠层结构时应注意参数改变问题,分析了参数改变的原因及解决方法。
展开更多
关键词
长期演进(LTE)
信号回路
低功耗双倍数据速率(LPDDR2)
叠层结构
下载PDF
职称材料
高速PCB板设计研究
被引量:
8
4
作者
周芸
柯敏毅
《通信电源技术》
2008年第2期23-26,共4页
在高速PCB板设计中,既需要兼顾信号完整性,保证信号质量,又需要针对EMI干扰,按照减小电磁干扰的要求进行设计,甚至还需要考虑静电放电的保护等要求。文中针对以上高速PCB设计要求,按照PCB的设计流程,研究了PCB的叠成选择,元器件的分组...
在高速PCB板设计中,既需要兼顾信号完整性,保证信号质量,又需要针对EMI干扰,按照减小电磁干扰的要求进行设计,甚至还需要考虑静电放电的保护等要求。文中针对以上高速PCB设计要求,按照PCB的设计流程,研究了PCB的叠成选择,元器件的分组和布局,PCB的布线理论等方面的高速PCB板的设计技术。
展开更多
关键词
PCB叠层
元器件布局
PCB布线
下载PDF
职称材料
高密度FDR互连交换板的设计与实现
5
作者
刘路
曹跃胜
多瑞华
《计算机工程》
CAS
CSCD
北大核心
2016年第6期7-13,共7页
针对高密度FDR互连交换板PCB设计在信号完整性方面的不足,从工程实现的角度对板材选取、叠层设计、布线规则、抗干扰措施等问题进行分析,给出完整的解决方案。对3种典型高速板材的阻性衰减和介质衰减进行量化分析,确定设计方案的板材及...
针对高密度FDR互连交换板PCB设计在信号完整性方面的不足,从工程实现的角度对板材选取、叠层设计、布线规则、抗干扰措施等问题进行分析,给出完整的解决方案。对3种典型高速板材的阻性衰减和介质衰减进行量化分析,确定设计方案的板材及最大通道长度。根据BGA区域走线数量和间距要求,明确BGA区域间隔出线方式和叠层结构。通过理论分析和计算,确定差分线的线宽、线间距、差分过孔设置、差分过孔距离电源分割线最小距离等布线规则。考虑工程实施条件的限制,提出使用微带线布线、保留一侧残桩不背钻等折中处理措施。仿真实验结果表明,基于以上规则设计的FDR互连交换板已应用于包括"天河二号"在内的多款高性能计算机系统,有效解决了FDR高速PCB设计中遇到的各种信号完整性问题。
展开更多
关键词
FDR互连
高速板材
高速信号
叠层
串扰
残桩
差分过孔
下载PDF
职称材料
高功率激光系统中大型光机组件的装配精度研究
被引量:
3
6
作者
李桂华
王辉
+2 位作者
熊召
曹庭分
刘长春
《机械工程学报》
EI
CAS
CSCD
北大核心
2015年第11期116-122,共7页
大型高功率固体激光装置神光III中的48路强激光束组由许多大型精密光学系统组成,按照装置的研制要求实现这些光机系统的高精度装配是一项巨大的技术挑战。以具有亚微米级误差控制要求的大型反射镜组件为对象,提出了理论建模分析、数值...
大型高功率固体激光装置神光III中的48路强激光束组由许多大型精密光学系统组成,按照装置的研制要求实现这些光机系统的高精度装配是一项巨大的技术挑战。以具有亚微米级误差控制要求的大型反射镜组件为对象,提出了理论建模分析、数值计算仿真、工程现场试验研究三个层次相融合的反射镜组件装校精度分析研究方法。针对光机系统的装校精度建立几何误差传递和面形畸变形成的理论分析模型;并借助三维几何误差计算和结构有限元分析的专业化工具,分析预测了反射镜组件装配过程中的空间位姿误差以及夹持预紧作用下的镜面畸变作用;在工程环境下进行了反射镜组件的实体装配及其检测试验工作,检验了理论分析方法在实际工程中的适用性。这一方法对激光聚变装置中光机组件的精密装校研究有着普遍指导意义。
展开更多
关键词
光机系统
精密装配
误差分析
面形畸变
建模仿真
下载PDF
职称材料
12 V电源平面对DDR4信号的影响
7
作者
林楷智
宗艳艳
+2 位作者
孙龙
田民政
马骏驰
《电子技术应用》
2020年第8期68-71,76,共5页
随着互联网的高速发展,5G时代已经到来,数据的传输速率越来越高,对服务器板卡的研发是个新一轮的挑战。内存的发展从DDR3到现在已经广泛使用的DDR4,其工作电压已降为1.2 V,而DDR4信号的上升沿及下降沿低至百皮秒量级。为确保数据的传输...
随着互联网的高速发展,5G时代已经到来,数据的传输速率越来越高,对服务器板卡的研发是个新一轮的挑战。内存的发展从DDR3到现在已经广泛使用的DDR4,其工作电压已降为1.2 V,而DDR4信号的上升沿及下降沿低至百皮秒量级。为确保数据的传输速率以及传输的准确性,DDR4传输线上的串扰不容忽视。以服务器项目中PCB主板的DDR4传输线为研究对象,首先设计不同的主板叠层模型,利用不同的叠层结构来控制DDR4所在信号层的远端参考层,然后通过调用Sigrity工具仿真和实际测试分析不同叠层模型下的测试结果。结果显示,远端参考12 V电源平面会对DDR4信号造成超过几十毫伏量级的串扰,而12 V电源层与信号层之间加入地层屏蔽后,串扰电压显著减小。
展开更多
关键词
DDR4
远端参考平面
仿真分析
叠层
Sigrity
下载PDF
职称材料
高精度阻抗仿真计算与设计过程自动化的实现
被引量:
1
8
作者
何洪
《印制电路信息》
2015年第A01期16-21,共6页
随着高频、高速信号对阻抗公差控制要求日益严苛,制前阻抗设计准确度不足成为业界面临的重大技术挑战之一,同时由于阻抗设计过程大多依赖工程经验数据与手工计算使得业界长期遭受阻抗设计准确度差导致良率低、效率低、很难实现自动化...
随着高频、高速信号对阻抗公差控制要求日益严苛,制前阻抗设计准确度不足成为业界面临的重大技术挑战之一,同时由于阻抗设计过程大多依赖工程经验数据与手工计算使得业界长期遭受阻抗设计准确度差导致良率低、效率低、很难实现自动化等困境。本文将介绍一种适合FR-4玻璃纤维与树脂混合介质层特性的高精度多介质层阻抗模型仿真计算技术,压合后介电常数(Dk/Er)仿真计算技术,以及实现阻抗设计自动化的径途与方法。
展开更多
关键词
印制电路板
阻抗
阻抗模型
介电常数
叠构
下载PDF
职称材料
叠层结构对高速板材PCB可靠性影响研究
被引量:
1
9
作者
唐海波
万里鹏
+1 位作者
吴爽
任尧儒
《印制电路信息》
2014年第4期65-71,共7页
采用不同类型半固化片设计出多种叠层结构,考察其对高速PCB耐热可靠性的影响,发现扁平玻布(1067、2313等)耐热可靠性较差,无法满足客户无铅焊接要求。同时从理论上分析发现,在耐热可靠性测试过程中,扁平玻布半固化片内应力大和浸胶不完...
采用不同类型半固化片设计出多种叠层结构,考察其对高速PCB耐热可靠性的影响,发现扁平玻布(1067、2313等)耐热可靠性较差,无法满足客户无铅焊接要求。同时从理论上分析发现,在耐热可靠性测试过程中,扁平玻布半固化片内应力大和浸胶不完全是引起半固化片分层的主要原因。在生产设计过程中,有耐热可靠性要求的板应禁止或减少扁平玻布半固化片的使用。
展开更多
关键词
扁平玻织布
叠构
耐热可靠性
高速印制板
下载PDF
职称材料
深入探究内层差分阻抗实测值比设计值偏高之秘
10
作者
何洪
《印制电路信息》
2014年第7期17-20,共4页
在PCB制造业界进行阻抗控制设计时普遍遇到内层差分阻抗实测值比设计偏高的问题。本文试图通过实验并结合静电场分布理论深入分析PCB玻纤树脂混合介电层对内层差分阻抗模型的影响,并验证业界常用的Polar SI9000阻抗计算软件与实际测量...
在PCB制造业界进行阻抗控制设计时普遍遇到内层差分阻抗实测值比设计偏高的问题。本文试图通过实验并结合静电场分布理论深入分析PCB玻纤树脂混合介电层对内层差分阻抗模型的影响,并验证业界常用的Polar SI9000阻抗计算软件与实际测量值差异原因。
展开更多
关键词
印制电路板
阻抗
差分阻抗
叠构
下载PDF
职称材料
题名
基于尺寸工程的汽车零部件公差叠加分析应用
1
作者
张庆夫
机构
重庆海德世拉索系统(集团)有限公司
出处
《汽车零部件》
2024年第3期80-83,共4页
文摘
针对汽车零部件开发中的公差设计不合理、缺乏前期质量预测导致实际产品质量达不到预期等问题,提出了一种新型的基于尺寸工程的公差叠加分析方法,结合Excel软件建立了结构化的解法方案,并通过某连接件公差叠加分析示例具体介绍了其应用方法。该方法能够满足汽车零部件开发中的一维尺寸公差叠加分析的基本需求。
关键词
尺寸工程
公差叠加分析
质量预测
Keywords
dimension engineering
tolerance
stackup
analysis
quality prediction
分类号
U468.4 [机械工程—车辆工程]
下载PDF
职称材料
题名
高速PCB设计经验与体会
被引量:
18
2
作者
齐志强
机构
中国空空导弹研究院
出处
《电子设计工程》
2011年第16期141-143,共3页
文摘
高速PCB设计已成为数字系统设计中的主流技术,PCB的设计质量直接关系到系统性能的好坏乃至系统功能的实现。针对高速PCB的设计要求,结合笔者设计经验,按照PCB设计流程,对PCB设计中需要重点关注的设计原则进行了归类。详细阐述了PCB的叠层设计、元器件布局、接地、PCB布线等高速PCB设计中需要遵循的设计原则和设计方法以及需要注意的问题等。按照笔者所述方法设计的高速复杂数模混合电路,其地噪很低,电磁兼容性很好。
关键词
电磁兼容
叠层
PCB布线
去耦电容
Keywords
EMC
stackup
PCB layout
decoupling capacitors
分类号
TN41 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
LPDDR2在LTE终端的PCB叠层结构设计
被引量:
1
3
作者
林峰
黄学达
机构
重庆邮电大学重庆重邮信科通信技术有限公司
出处
《压电与声光》
CAS
CSCD
北大核心
2011年第4期657-660,共4页
文摘
研究了长期演进(LTE)终端的印刷电路板(PCB)叠层设计过程及工程上常用的材料规格,并讨论了叠层结构对阻抗、信号回路的影响。分析了在设计带有低功耗双倍数据速率(LPDDR2)芯片的LTE终端电路板时如何根据阻抗的需要设计叠层结构,并结合实际工艺制作的情况,重点提出在设计叠层结构时应注意参数改变问题,分析了参数改变的原因及解决方法。
关键词
长期演进(LTE)
信号回路
低功耗双倍数据速率(LPDDR2)
叠层结构
Keywords
long term evolution
signal loop
low power DDR2
stackup
structure
分类号
TM303 [电气工程—电机]
下载PDF
职称材料
题名
高速PCB板设计研究
被引量:
8
4
作者
周芸
柯敏毅
机构
湖北工业大学
出处
《通信电源技术》
2008年第2期23-26,共4页
文摘
在高速PCB板设计中,既需要兼顾信号完整性,保证信号质量,又需要针对EMI干扰,按照减小电磁干扰的要求进行设计,甚至还需要考虑静电放电的保护等要求。文中针对以上高速PCB设计要求,按照PCB的设计流程,研究了PCB的叠成选择,元器件的分组和布局,PCB的布线理论等方面的高速PCB板的设计技术。
关键词
PCB叠层
元器件布局
PCB布线
Keywords
PCB
stackup
components" placement
PCB layout
分类号
TN41 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
高密度FDR互连交换板的设计与实现
5
作者
刘路
曹跃胜
多瑞华
机构
国防科学技术大学计算机学院
出处
《计算机工程》
CAS
CSCD
北大核心
2016年第6期7-13,共7页
基金
国家"863"计划基金资助项目"天河新一代高性能计算机系统研制"(2012AA01A301)
国家"863"计划基金资助项目"40 Gb/s高速串行接口控制器关键技术研究"(2013AA014301)
文摘
针对高密度FDR互连交换板PCB设计在信号完整性方面的不足,从工程实现的角度对板材选取、叠层设计、布线规则、抗干扰措施等问题进行分析,给出完整的解决方案。对3种典型高速板材的阻性衰减和介质衰减进行量化分析,确定设计方案的板材及最大通道长度。根据BGA区域走线数量和间距要求,明确BGA区域间隔出线方式和叠层结构。通过理论分析和计算,确定差分线的线宽、线间距、差分过孔设置、差分过孔距离电源分割线最小距离等布线规则。考虑工程实施条件的限制,提出使用微带线布线、保留一侧残桩不背钻等折中处理措施。仿真实验结果表明,基于以上规则设计的FDR互连交换板已应用于包括"天河二号"在内的多款高性能计算机系统,有效解决了FDR高速PCB设计中遇到的各种信号完整性问题。
关键词
FDR互连
高速板材
高速信号
叠层
串扰
残桩
差分过孔
Keywords
FDR interconnection
high-speed board material
high-speed signal
stackup
crosstalk
stub
differential via hole
分类号
TP311 [自动化与计算机技术—计算机软件与理论]
下载PDF
职称材料
题名
高功率激光系统中大型光机组件的装配精度研究
被引量:
3
6
作者
李桂华
王辉
熊召
曹庭分
刘长春
机构
华中科技大学机械科学与工程学院
清华大学机械工程系
中国工程物理研究院激光聚变研究中心
出处
《机械工程学报》
EI
CAS
CSCD
北大核心
2015年第11期116-122,共7页
基金
国家自然科学基金(51205221)
北京市自然科学基金(3122022)资助项目
文摘
大型高功率固体激光装置神光III中的48路强激光束组由许多大型精密光学系统组成,按照装置的研制要求实现这些光机系统的高精度装配是一项巨大的技术挑战。以具有亚微米级误差控制要求的大型反射镜组件为对象,提出了理论建模分析、数值计算仿真、工程现场试验研究三个层次相融合的反射镜组件装校精度分析研究方法。针对光机系统的装校精度建立几何误差传递和面形畸变形成的理论分析模型;并借助三维几何误差计算和结构有限元分析的专业化工具,分析预测了反射镜组件装配过程中的空间位姿误差以及夹持预紧作用下的镜面畸变作用;在工程环境下进行了反射镜组件的实体装配及其检测试验工作,检验了理论分析方法在实际工程中的适用性。这一方法对激光聚变装置中光机组件的精密装校研究有着普遍指导意义。
关键词
光机系统
精密装配
误差分析
面形畸变
建模仿真
Keywords
optical unit
precision assembly
tolerance
stackup
surface deflection
modeling and simulation
分类号
TH16 [机械工程—机械制造及自动化]
下载PDF
职称材料
题名
12 V电源平面对DDR4信号的影响
7
作者
林楷智
宗艳艳
孙龙
田民政
马骏驰
机构
浪潮电子信息产业股份有限公司
出处
《电子技术应用》
2020年第8期68-71,76,共5页
文摘
随着互联网的高速发展,5G时代已经到来,数据的传输速率越来越高,对服务器板卡的研发是个新一轮的挑战。内存的发展从DDR3到现在已经广泛使用的DDR4,其工作电压已降为1.2 V,而DDR4信号的上升沿及下降沿低至百皮秒量级。为确保数据的传输速率以及传输的准确性,DDR4传输线上的串扰不容忽视。以服务器项目中PCB主板的DDR4传输线为研究对象,首先设计不同的主板叠层模型,利用不同的叠层结构来控制DDR4所在信号层的远端参考层,然后通过调用Sigrity工具仿真和实际测试分析不同叠层模型下的测试结果。结果显示,远端参考12 V电源平面会对DDR4信号造成超过几十毫伏量级的串扰,而12 V电源层与信号层之间加入地层屏蔽后,串扰电压显著减小。
关键词
DDR4
远端参考平面
仿真分析
叠层
Sigrity
Keywords
DDR4
far reference plane
simulation analysis
stackup
Sigrity
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
高精度阻抗仿真计算与设计过程自动化的实现
被引量:
1
8
作者
何洪
机构
深圳市赛硕尔科技有限公司
出处
《印制电路信息》
2015年第A01期16-21,共6页
文摘
随着高频、高速信号对阻抗公差控制要求日益严苛,制前阻抗设计准确度不足成为业界面临的重大技术挑战之一,同时由于阻抗设计过程大多依赖工程经验数据与手工计算使得业界长期遭受阻抗设计准确度差导致良率低、效率低、很难实现自动化等困境。本文将介绍一种适合FR-4玻璃纤维与树脂混合介质层特性的高精度多介质层阻抗模型仿真计算技术,压合后介电常数(Dk/Er)仿真计算技术,以及实现阻抗设计自动化的径途与方法。
关键词
印制电路板
阻抗
阻抗模型
介电常数
叠构
Keywords
PCB
Impedance
Impedance Model
Dk
stackup
分类号
TN41 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
叠层结构对高速板材PCB可靠性影响研究
被引量:
1
9
作者
唐海波
万里鹏
吴爽
任尧儒
机构
东莞生益电子有限公司
出处
《印制电路信息》
2014年第4期65-71,共7页
文摘
采用不同类型半固化片设计出多种叠层结构,考察其对高速PCB耐热可靠性的影响,发现扁平玻布(1067、2313等)耐热可靠性较差,无法满足客户无铅焊接要求。同时从理论上分析发现,在耐热可靠性测试过程中,扁平玻布半固化片内应力大和浸胶不完全是引起半固化片分层的主要原因。在生产设计过程中,有耐热可靠性要求的板应禁止或减少扁平玻布半固化片的使用。
关键词
扁平玻织布
叠构
耐热可靠性
高速印制板
Keywords
MS Fabric
stackup
Thermal Reliability
High Speed PCB
分类号
TN41 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
深入探究内层差分阻抗实测值比设计值偏高之秘
10
作者
何洪
机构
深圳市赛硕尔科技有限公司
出处
《印制电路信息》
2014年第7期17-20,共4页
文摘
在PCB制造业界进行阻抗控制设计时普遍遇到内层差分阻抗实测值比设计偏高的问题。本文试图通过实验并结合静电场分布理论深入分析PCB玻纤树脂混合介电层对内层差分阻抗模型的影响,并验证业界常用的Polar SI9000阻抗计算软件与实际测量值差异原因。
关键词
印制电路板
阻抗
差分阻抗
叠构
Keywords
PCB
Impedance
Differential Stripline
stackup
分类号
TN41 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于尺寸工程的汽车零部件公差叠加分析应用
张庆夫
《汽车零部件》
2024
0
下载PDF
职称材料
2
高速PCB设计经验与体会
齐志强
《电子设计工程》
2011
18
下载PDF
职称材料
3
LPDDR2在LTE终端的PCB叠层结构设计
林峰
黄学达
《压电与声光》
CAS
CSCD
北大核心
2011
1
下载PDF
职称材料
4
高速PCB板设计研究
周芸
柯敏毅
《通信电源技术》
2008
8
下载PDF
职称材料
5
高密度FDR互连交换板的设计与实现
刘路
曹跃胜
多瑞华
《计算机工程》
CAS
CSCD
北大核心
2016
0
下载PDF
职称材料
6
高功率激光系统中大型光机组件的装配精度研究
李桂华
王辉
熊召
曹庭分
刘长春
《机械工程学报》
EI
CAS
CSCD
北大核心
2015
3
下载PDF
职称材料
7
12 V电源平面对DDR4信号的影响
林楷智
宗艳艳
孙龙
田民政
马骏驰
《电子技术应用》
2020
0
下载PDF
职称材料
8
高精度阻抗仿真计算与设计过程自动化的实现
何洪
《印制电路信息》
2015
1
下载PDF
职称材料
9
叠层结构对高速板材PCB可靠性影响研究
唐海波
万里鹏
吴爽
任尧儒
《印制电路信息》
2014
1
下载PDF
职称材料
10
深入探究内层差分阻抗实测值比设计值偏高之秘
何洪
《印制电路信息》
2014
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部