期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种可测性分析的新方法
1
作者 邢军 《计算机工程与应用》 CSCD 北大核心 2009年第28期86-88,119,共4页
提出一种基于时序泰勒展开图(TTED)的VLSI高层可测性分析(TA)新方法,以时序泰勒展开图(TTED)为关键敏化路径建模,建立起确定性和概率性故障的统一表示模型。利用符号变量获取线路的敏感性,并且考虑电路的单敏化和多敏化情况,进行电路的... 提出一种基于时序泰勒展开图(TTED)的VLSI高层可测性分析(TA)新方法,以时序泰勒展开图(TTED)为关键敏化路径建模,建立起确定性和概率性故障的统一表示模型。利用符号变量获取线路的敏感性,并且考虑电路的单敏化和多敏化情况,进行电路的可测性计算和分析,取得了较好的效果,实验证实了该方法的有效性。 展开更多
关键词 超大规模集成电路(VLSI) 可测性 敏化方程 时序泰勒展开图
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部