-
题名基于CPLD的精确频率测量仪设计
被引量:3
- 1
-
-
作者
陈菊萍
于莲芝
李蛟
-
机构
上海理工大学光学与电子信息工程学院
-
出处
《微计算机信息》
北大核心
2007年第23期204-206,共3页
-
基金
国家高技术研究发展计划(863计划)"人体腔道诊疗微系统实用化研究"项目(2004AA404013)
-
文摘
本文主要论述了采用CPLD的设计方法,在数字系统设计精确测量频率测量仪的一种设计:在采样时间内同时对标准频率信号和被测频率信号计数。采样完成后,把二者的计数值相比,再乘以标准频率就可以得到被测频率的精确值。
-
关键词
频率
CPLD
vi-idl
-
Keywords
Frequency, CPLD, VHDL
-
分类号
TP312
[自动化与计算机技术—计算机软件与理论]
-
-
题名基于FPGA快速位同步的实现
被引量:5
- 2
-
-
作者
徐彦凯
双凯
单纪文
-
机构
中国石油大学
南京理工大学
-
出处
《微计算机信息》
北大核心
2008年第29期173-175,共3页
-
文摘
介绍了传统的超前-滞后型数字锁相环提取位同步信号的原理,提出了一种改进的简单快速的位同步FPGA实现方法,该方法首先在输入码元出现的半周期内得到码元与位同步信号的相位差,在附加门、扣除门的有效时间内,该相位差控制附加、扣除脉冲的个数,使输入码元与位同步信号快速达到同步。阐述了实现方案和模块设计,并用VHDL语言编程实现,maxplusⅡ下编译、综合、仿真、下载到FPGA芯片。仿真及实验表明:位同步建立时间只需一个码元周期,位同步快速实现。
-
关键词
位同步
超前-滞后型数字锁相环
FPGA
VHDL
-
Keywords
bit synchronization
Lead-lag digital phase-locked loop
field programmable gate array (FPGA)
VHSIC hardware description language(vi-idl)
-
分类号
TN911
[电子电信—通信与信息系统]
-
-
题名CPLD实现GPIB控制器的设计
被引量:1
- 3
-
-
作者
魏金成
牟涛
-
机构
西华大学电气信息学院
-
出处
《微计算机信息》
北大核心
2008年第23期223-225,共3页
-
文摘
GPIB控制器芯片是组建自动测试系统的核心,在测试领域应用广泛。本文拟讨论用ALTERA公司的低成本CPLD实现GPIB控制器的功能。GPIB控制器芯片的硬件设计主要分为状态机的实现、数据通道和微处理接口的设计。本文重介绍了各个模块的实现原理。
-
关键词
GPIB
CPLD
三线挂钩
三态总线
VHDL
-
Keywords
GPIB
CPLD
three-state bus
three wires handshake
vi-idl
-
分类号
TP31
[自动化与计算机技术—计算机软件与理论]
TP336
[自动化与计算机技术—计算机系统结构]
-