期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
二维离散小波变换的FPGA实现 被引量:4
1
作者 颜学龙 余君 《电视技术》 北大核心 2007年第4期19-21,共3页
依据传统的Mallat算法,提出了一种基于FPGA实现的高速二维小波变换的方法。该方法采用模块化设计,通过将这些模块按变换要求适当级联,可轻松实现多级二维离散小波分解。用Verilog HDL实现了相关模块,并进行了仿真和逻辑综合。
关键词 小波变换 超大规模集成电路 现场可编程门阵列 vefilog HDL语言
下载PDF
一种三维小波序列图像编码算法及其FPGA实现 被引量:1
2
作者 乔世杰 智贵连 《电子器件》 EI CAS 2006年第2期420-423,共4页
根据序列图像编码的特点,利用Harr小波变换、适合硬件实现的快速二维小波变换和快速零树编码算法,提出了一种适合硬件实现的三维小波变换序列图像编码算法。设计了该算法的VLSI结构,编写了相应的VerilogHDL模型,进行了仿真和逻辑综合,并... 根据序列图像编码的特点,利用Harr小波变换、适合硬件实现的快速二维小波变换和快速零树编码算法,提出了一种适合硬件实现的三维小波变换序列图像编码算法。设计了该算法的VLSI结构,编写了相应的VerilogHDL模型,进行了仿真和逻辑综合,并用FPGA进行了验证。 展开更多
关键词 三维小波变换 零树编码 VLSI vefilog HDL
下载PDF
用Verilog HDL进行FPGA设计的原则与方法 被引量:10
3
作者 祁晓磊 蔡学良 孙德玮 《电子测试》 2008年第3期67-71,共5页
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用。本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA硬件开发的原则,然后在熟悉FPGA的硬件结构原理的基础上,遵循FPGA设计流程,以分频器和状态机为例,分别... Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用。本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA硬件开发的原则,然后在熟悉FPGA的硬件结构原理的基础上,遵循FPGA设计流程,以分频器和状态机为例,分别讨论了组合逻辑电路和时序逻辑电路各自的特点及其设计输入方法;最后结合FPGA的硬件特点,分析了将用Verilog HDL语言设计的电路的进行综合与设计优化并最终实现为硬件电路的方法。 展开更多
关键词 FPGA vefilog HDL EDA 硬件描述语言
下载PDF
FPGA与DS18B20型温度传感器通信的实现 被引量:9
4
作者 李农 《国外电子元器件》 2006年第2期48-51,共4页
介绍利用ACTEL公司的APA150型现场可编程门阵列(FPGA)实现对DS18B20型温度传感器的通信控制,使CPU可以方便地从FPGA中读取温度测量结果和DS18B20的48位ID值。
关键词 现场可编程门阵列(FPGA) 温度传感器(DS18B20) 1-WIRE vefilog 通信
下载PDF
嵌入式计算机加密存储系统研究 被引量:3
5
作者 黄君凯 吴延军 《电子技术应用》 北大核心 2007年第10期138-140,共3页
Flash存储器有着功耗低、数据容量大、可整片擦除和分扇区擦除等优点,在嵌入式系统中得到了广泛的应用,但其中所存储程序代码容易被读取出来,易被非法拷贝,是其致命弱点。提出了一种加密技术,由PC机上运行的预加密软件和安全芯片两部分... Flash存储器有着功耗低、数据容量大、可整片擦除和分扇区擦除等优点,在嵌入式系统中得到了广泛的应用,但其中所存储程序代码容易被读取出来,易被非法拷贝,是其致命弱点。提出了一种加密技术,由PC机上运行的预加密软件和安全芯片两部分组成,可以有效地防范当前各种针对嵌入式计算机的软件程序的恶意窃取,牢牢锁住Flash存储器中的嵌入式软件和数据,使得知识窃贼无法得逞。 展开更多
关键词 FLASH 嵌入式系统 加密 VERILOG
下载PDF
基于PLI的AC97 Codec快速仿真模型设计
6
作者 张文军 罗春 杨军 《电子工程师》 2005年第12期9-12,共4页
随着数字系统日趋复杂,仿真的时间也越来越长。文中针对AC97的仿真提出了一种加快其仿真速度的方案:设计AC97 Codec的快速仿真模型,即使用Verilog PLI(程序语言接口)设计AC97 Codec数字接口部分周期精确的仿真模型来加速仿真。相对于Ver... 随着数字系统日趋复杂,仿真的时间也越来越长。文中针对AC97的仿真提出了一种加快其仿真速度的方案:设计AC97 Codec的快速仿真模型,即使用Verilog PLI(程序语言接口)设计AC97 Codec数字接口部分周期精确的仿真模型来加速仿真。相对于Verilog,Verilog PLI具有可以灵活地处理数组和存储器、过程控制能力强、可以灵活地处理数据流和控制流等优点,因此便于高层建模。该方案具有通用性强、易于实现、开销低等优点,同时加速效果明显,仿真时间减少了约35%。 展开更多
关键词 vefilog PLI AC97 建模 快速仿真模型
下载PDF
UML到Verilog同态映射在SOC系统级建模上的应用 被引量:1
7
作者 沈筱彦 陈杰 王明明 《微电子学与计算机》 CSCD 北大核心 2006年第2期1-5,共5页
SOC设计变得日益复杂要求我们在更高层次抽象上分析和验证系统行为。更精细的系统级建模方法变得日趋重要。文章主要目标是阐述怎样使用统一建模语言UML来构建一个复杂SOC设计框架及抽象其各个模块间行为的交互,建立了一个UML到Verilog... SOC设计变得日益复杂要求我们在更高层次抽象上分析和验证系统行为。更精细的系统级建模方法变得日趋重要。文章主要目标是阐述怎样使用统一建模语言UML来构建一个复杂SOC设计框架及抽象其各个模块间行为的交互,建立了一个UML到Verilog的同态映射,提出了一个基于同态映射的从UML模型子集自动导出相应可综合Verilog描述的算法,为UML模型对于建模硬件系统提供了形式化的语义,从而能够验证并综合UML模型,加快了SOC设计流程。 展开更多
关键词 统一建模语言 VERILOG硬件描述语言 片上系统(SOC) 建模 同态映射
下载PDF
NTSC制编码器的设计及其Verilog实现
8
作者 陈洁 《信息技术》 2006年第8期31-33,共3页
数字电视机顶盒是由模拟电视向数字电视过渡的中间产品。MPEG-2信源解码器的研制在机顶盒的硬件设计中处于核心地位。文中介绍了NTSC制编码器的相关基本理论和该编码器中九抽头低通滤波器和正交平衡调幅的Verilog设计。
关键词 NTSC VERILOG HDL 低通滤波器 正交平衡调幅
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部