期刊文献+
共找到45篇文章
< 1 2 3 >
每页显示 20 50 100
基于Verilog HDL语言的调频备份发射机控制系统设计与实现
1
作者 龙德威 郑宇堃 《广播与电视技术》 2024年第10期110-114,共5页
随着调频广播事业的发展,发射台的发射频率日益增多,为了降低运维成本并减少各频点备份发射机的数量,本文介绍了一种基于Verilog HDL语言设计的调频发射机备机控制系统。该系统能够控制宽带调频发射机的频率切换、音频源选择以及开关机... 随着调频广播事业的发展,发射台的发射频率日益增多,为了降低运维成本并减少各频点备份发射机的数量,本文介绍了一种基于Verilog HDL语言设计的调频发射机备机控制系统。该系统能够控制宽带调频发射机的频率切换、音频源选择以及开关机操作,从而实现单台发射机备份多个频点的功能。这一方案不仅简化了设备配置,还提高了系统的灵活性和可靠性。 展开更多
关键词 verilog hdl 模块化设计 频率切换 音频切换
下载PDF
C程序的Verilog HDL实现 被引量:1
2
作者 汪沁 俞建定 +1 位作者 李向如 王新彪 《微型机与应用》 2015年第1期29-31,35,共4页
随着电子信息技术的不断发展,电子系统模块化的设计思想已经深入人心。因此,加强软件和硬件模块设计经验的相互借鉴意义重大。针对这种情况,借助于有限状态机理论,提出了一种将C程序转化成Verilog HDL描述的具体方法。同时,详细介绍了... 随着电子信息技术的不断发展,电子系统模块化的设计思想已经深入人心。因此,加强软件和硬件模块设计经验的相互借鉴意义重大。针对这种情况,借助于有限状态机理论,提出了一种将C程序转化成Verilog HDL描述的具体方法。同时,详细介绍了有限状态机理论,分析了在利用有限状态机进行设计时应该遵循的准则,并给出了一个具体的转化实例和最终的仿真结果。从仿真结果可以看出此方法是可行的。 展开更多
关键词 有限状态机(FSM) verilog hdl 硬件设计 C程序
下载PDF
两种硬件描述语言VHDL/Verilog的发展及其应用 被引量:12
3
作者 罗杰 康华光 《电气电子教学学报》 2002年第4期1-5,共5页
首先简要介绍了两种 HDL( Hardware Description L anguage)的发展和内容 ,叙述了 HDL 语言的主要特点 ,然后就 HDL 的设计流程作较详细的讨论 ,附有 HDL的设计举例。
关键词 硬件描述语言 数字逻辑设计 电子设计自动化 Vhdl veriloghdl EDA
下载PDF
基于Verilog HDL的FPGA数字系统设计优化 被引量:4
4
作者 李桂林 苗长新 《计算机与数字工程》 2010年第8期208-210,共3页
文章介绍了基于FPGA的数字系统设计优化的两种重要技术:流水线设计技术和资源共享设计技术,并通过两个具体的示例,详细说明了如何利用Verilog HDL语言来编写优化程序,并通过定时分析及资源耗用结果对比分析了优化设计前后电路在速度与... 文章介绍了基于FPGA的数字系统设计优化的两种重要技术:流水线设计技术和资源共享设计技术,并通过两个具体的示例,详细说明了如何利用Verilog HDL语言来编写优化程序,并通过定时分析及资源耗用结果对比分析了优化设计前后电路在速度与资源利用率等性能指标上的差别。 展开更多
关键词 veriloghdl FPGA系统 流水线技术 资源共享技术
下载PDF
基于层次化设计的Verilog HDL增量编译方法
5
作者 胡燕翔 刘明业 《计算机工程与应用》 CSCD 北大核心 2003年第22期9-11,共3页
根据自顶向下设计方法和使用VerilogHDL设计层次化的特点,提出依据设计层次、以模块为单位的VerilogHDL增量编译方法。利用在语法分析和语义检查时构建的设计层次信息和符号表,根据被修改模块在设计层次中的位置,自动对全部相关模块进... 根据自顶向下设计方法和使用VerilogHDL设计层次化的特点,提出依据设计层次、以模块为单位的VerilogHDL增量编译方法。利用在语法分析和语义检查时构建的设计层次信息和符号表,根据被修改模块在设计层次中的位置,自动对全部相关模块进行增量编译,同时更新编译结果和重构层次引用关系。在设计VerilogHDL编译器的同时予以实现。通过测试证明对于多模块设计中个别模块的修改,使用增量编译可以显著缩短重新编译的时间开销。 展开更多
关键词 增量编译 IC verilog hdl 模块 设计层次
下载PDF
用Verilog HDL实现基于FPGA的通用分频器的设计 被引量:2
6
作者 罗浩 许艳 仲佳嘉 《科技广场》 2008年第10期215-216,共2页
在数字逻辑电路设计中,常常遇到一些对时钟分频的需求。本文实现了一种基于FPGA的软件化的分频方法,通过对不同的Verilog HDL语言程序语句进行比较分析和仿真综合。
关键词 数字逻辑电路设计 分频器 FPGA verilog hdl
下载PDF
基于Verilog HDL的IIC总线IP核设计 被引量:7
7
作者 朱诚诚 石晶晶 +1 位作者 陈斯 张萌 《电子器件》 CAS 北大核心 2015年第6期1336-1340,共5页
设计片上系统时往往需要各种数据接口,为了解决片上系统间的数据传输的实际需求,设计了一种更为简捷的IIC总线接口,并利用Verilog HDL语言进行了IIC总线IP核的设计,使得所设计的IIC总线接口具有良好的移植性,实现了不同速率模式下的数... 设计片上系统时往往需要各种数据接口,为了解决片上系统间的数据传输的实际需求,设计了一种更为简捷的IIC总线接口,并利用Verilog HDL语言进行了IIC总线IP核的设计,使得所设计的IIC总线接口具有良好的移植性,实现了不同速率模式下的数据传输,可以方便地应用到片上系统、各类集成电路数据接口等设计中。 展开更多
关键词 专用集成电路 IIC总线IP核设计 仿真及硬件测试 verilog hdl 状态机
下载PDF
Verilog HDL数字钟电路的设计研究 被引量:1
8
作者 高忠坚 魏茂金 +1 位作者 张锐戈 饶连周 《萍乡学院学报》 2016年第3期27-31,共5页
在Quartus II软件平台上采用电路图和文本文件相结合的方式完成数字钟电路的层次化建模,该电路具有正常显示(计时)、时间调整(校时)、闹铃、秒表等功能。整个电路最终经FPGA实验板的下载验证表明设计方案切实可行。本文通过对数字钟层... 在Quartus II软件平台上采用电路图和文本文件相结合的方式完成数字钟电路的层次化建模,该电路具有正常显示(计时)、时间调整(校时)、闹铃、秒表等功能。整个电路最终经FPGA实验板的下载验证表明设计方案切实可行。本文通过对数字钟层次化设计的详细阐述,旨在使数字系统的学习者掌握基于FPGA的自顶而下的设计思路,又在实例设计中展现出Verilog HDL与C语言编程的不同。 展开更多
关键词 数字钟 EDA 数字系统设计 veriloghdl FPGA
下载PDF
基于Verilog HDL的有限状态机的优化设计 被引量:8
9
作者 罗翔 李娇龙 田正凯 《电子质量》 2012年第3期36-38,42,共4页
有限状态机(FSM)在数字电路设计中的使用非常广泛,该文研究了有限状态机的优化设计方法。利用FPGA开发软件Quartus II和仿真软件ModelSim-Altera对不同方法所设计的状态机进行综合电路分析以及对仿真波形进行时序分析,找出不同状态机在... 有限状态机(FSM)在数字电路设计中的使用非常广泛,该文研究了有限状态机的优化设计方法。利用FPGA开发软件Quartus II和仿真软件ModelSim-Altera对不同方法所设计的状态机进行综合电路分析以及对仿真波形进行时序分析,找出不同状态机在电路上、仿真中以及稳定性上的优缺点。结果表明,采用两段式(Two-always)和三段式(Three-always)设计的状态机在多方面上都优于用一段式(One-always)所设计的状态机,而且采用三段式所设计的状态机在稳定性上更优于用两段式所设计的状态机。 展开更多
关键词 verilog hdl 有限状态机 QuartusⅡ 优化设计
下载PDF
基于Verilog HDL到SystemC编译中头文件嵌套关系的研究
10
作者 王磊 廖帆 纪红阳 《计算机与现代化》 2011年第10期183-186,共4页
随着大规模集成电路的快速发展,软硬件的协同设计和验证技术变得越来越重要,其中硬件语言Verilog HDL和软件语言SystemC之间的编译转换问题也变得热门。本文研究在Verilog HDL到SystemC编译语义转化中,等效生成Sys-temC头文件的嵌套关... 随着大规模集成电路的快速发展,软硬件的协同设计和验证技术变得越来越重要,其中硬件语言Verilog HDL和软件语言SystemC之间的编译转换问题也变得热门。本文研究在Verilog HDL到SystemC编译语义转化中,等效生成Sys-temC头文件的嵌套关系问题。首先提出问题模型,然后利用构造依赖树的算法设计解决问题,最后得到合理的结果。 展开更多
关键词 verilog hdl SYSTEMC 依赖关系树 软硬件协同
下载PDF
基于Verilog HDL的汽车尾灯控制器设计
11
作者 卢学敏 李丹宁 《现代信息科技》 2019年第7期26-28,31,共4页
EDA技术是当今电子信息领域最先进的技术之一,EDA自动化程度高、功能更加完善且运行速度快;在本文的设计中,采用VerilogHDL作为硬件的描述语言,其顶层原理图主要分为三个模块,分别为:左边灯控制模块、右边灯控制模块和分频模块。首先通... EDA技术是当今电子信息领域最先进的技术之一,EDA自动化程度高、功能更加完善且运行速度快;在本文的设计中,采用VerilogHDL作为硬件的描述语言,其顶层原理图主要分为三个模块,分别为:左边灯控制模块、右边灯控制模块和分频模块。首先通过Verilog HDL语言编写各电路模块,然后对其进行波形仿真,之后根据写好的各电路模块设计顶层文件,最后将设计的顶层电路下载到实验箱,从实验结果可知,本文所设计的电路实现了汽车左转、右转、刹车、夜间行驶等功能。 展开更多
关键词 veriloghdl 设计和仿真 汽车尾灯
下载PDF
Verilog HDL数字钟电路的设计研究 被引量:4
12
作者 李冠霖 张宝玲 《无线互联科技》 2021年第4期67-68,共2页
使用编程软件实现数字钟电路的设计过程,令电路自动实现与时间相关的各项功能,Verilog HDL是一种解释电路行为的编程语言,与C语言具有一定相似性,在数字逻辑电路中多有使用,通过多功能接口实现预期功能,既满足编程建模需要,又能令程序... 使用编程软件实现数字钟电路的设计过程,令电路自动实现与时间相关的各项功能,Verilog HDL是一种解释电路行为的编程语言,与C语言具有一定相似性,在数字逻辑电路中多有使用,通过多功能接口实现预期功能,既满足编程建模需要,又能令程序代码具有延展性与兼容性,并可实时完成对功能的修改,使编程过程具有简洁特点,将Verilog HDL编程语言应用到数字钟电路的设计内,可提升数字钟电路的功能性与实用性。 展开更多
关键词 verilog hdl 数字钟电路 电路设计
下载PDF
基于Verilog HDL设计的PWM输出控制
13
作者 孙朝霞 《井冈山大学学报(自然科学版)》 2007年第6期30-32,38,共4页
介绍了一种利用硬件描述语言Verilog HDL设计PWM输出控制的方法,用以实现电机控制、交流检测等功能。并以电机控制为例,重点对硬件电路和软件设计进行了论述。与纯硬件电路相比,硬件描述语言VerilogHDL设计的电路可以根据需要随时进行改... 介绍了一种利用硬件描述语言Verilog HDL设计PWM输出控制的方法,用以实现电机控制、交流检测等功能。并以电机控制为例,重点对硬件电路和软件设计进行了论述。与纯硬件电路相比,硬件描述语言VerilogHDL设计的电路可以根据需要随时进行改变,使得电路的实时性和设计弹性得到了较大的提高。 展开更多
关键词 verilog hdl PWM 设计方法
下载PDF
如何用Verilog HDL来设计数字系统 被引量:1
14
作者 俞冠生 《现代电子》 1999年第2期12-16,共5页
详细阐述了硬件描述语言(HDL)的特点,并以用Verilog HDL设计Cache为例,说明如何采用自顶向下方法设计数字系统以及这种设计的优越性。
关键词 硬件描述语言 verilog hdl 数字电路 数字系统
下载PDF
基于Verilog HDL的管道压力自测装置系统设计 被引量:1
15
作者 李辉 朱改博 《电工技术》 2018年第12期123-125,127,共4页
针对管道压力自动检测现状和发展趋势,以管道压力自测装置研究方向为契机,提出了研究方案及关键技术解决途径,利用硬件描述语言及可编程逻辑器件设计管道水压试验自动控制芯片,并生成集成电路板,实现管道水压试验自动控制系统的方法。
关键词 verilog hdl 管道压力 自测装置 系统设计
下载PDF
基于Verilog HDL的简易电子钟设计
16
作者 李昊旻 王颖 《信息与电脑》 2021年第2期107-109,共3页
简易电子时钟是生活中十分常见的电子产品,与传统机械表相比,更加直观与准确。基于此,本文探讨了基于Verilog HDL的简易电子钟设计。该电子时钟使用12小时制,时钟采用的计数器使用"12自动置1"的运行规则,分钟采用的计数器为84... 简易电子时钟是生活中十分常见的电子产品,与传统机械表相比,更加直观与准确。基于此,本文探讨了基于Verilog HDL的简易电子钟设计。该电子时钟使用12小时制,时钟采用的计数器使用"12自动置1"的运行规则,分钟采用的计数器为8421BCD码60进制的计数器,设计虽然简单,但在生活中具有重要的意义。 展开更多
关键词 verilog hdl 电子时钟 设计
下载PDF
I^2C总线串行数据接口的Verilog实现 被引量:8
17
作者 林健磊 殷瑞祥 《微计算机信息》 北大核心 2007年第23期43-44,23,共3页
本文介绍了I2C总线规范,并根据该规范对I2C进行模块化设计,用Verilog HDL语言对每个模块进行具体描述,并通过模块之间的调用,基本实现了I2C的主机从机的发送和接收功能。
关键词 I2C总线 verilog hdl 模块化设计
下载PDF
硬件描述语言Verilog的建模技术
18
作者 蒋敬旗 胡燕翔 刘明业 《计算机应用》 CSCD 北大核心 2001年第4期1-3,共3页
通过对Verilog语言的层次化建模、门级建模、数据流级建模、行为建模、开关级建模等各个抽象层次的研究 ,全面阐述了Verilog的建模方法。对于理解、使用和制订我国的Verilog语言标准会有所帮助。
关键词 硬件描述语言 建模 verilog语言 集成电路 设计
下载PDF
FPGA之基于Verilog语言实现优先抢答锁存模块的实现 被引量:3
19
作者 赵厚科 李祖君 《佳木斯大学学报(自然科学版)》 CAS 2019年第6期920-924,共5页
抢答模块和锁存模块的基本实现是抢答器,抢答器是比赛和竞赛中一种常用且必备的装置,其原理是一种非常典型的数字逻辑电路,其中含有时序逻辑电路和基本逻辑电路组成,其项目包含D触发器,锁存器,分频器,7段数码管的译码器,主持人按开始按... 抢答模块和锁存模块的基本实现是抢答器,抢答器是比赛和竞赛中一种常用且必备的装置,其原理是一种非常典型的数字逻辑电路,其中含有时序逻辑电路和基本逻辑电路组成,其项目包含D触发器,锁存器,分频器,7段数码管的译码器,主持人按开始按钮示意开始抢答,本文将使用Verilog HDL语言实现其功能,并通过对抢答器电路设计的分析加深对其功能实现电路的认识和理解。 展开更多
关键词 verilog hdl 数字电路设计 抢答模块
下载PDF
由C++到Verilog实现数字逻辑设计的方法
20
作者 孟祥鹤 吕楠 +3 位作者 韩路 吴春瑜 王绩伟 梁洁 《半导体技术》 CAS CSCD 北大核心 2011年第3期223-228,241,共7页
通过介绍C++语言配合VerilogHDL来进行数字逻辑设计的模式,提出了一种由C++到Verilog来实现逻辑设计的崭新方法此方法从系统设计(虚拟机)入手,用C++来搭建所需要的系统模型,再由Verilog与C++的一致性转化,将软件设计精确地转化到硬件级... 通过介绍C++语言配合VerilogHDL来进行数字逻辑设计的模式,提出了一种由C++到Verilog来实现逻辑设计的崭新方法此方法从系统设计(虚拟机)入手,用C++来搭建所需要的系统模型,再由Verilog与C++的一致性转化,将软件设计精确地转化到硬件级上,使得逻辑设计向上可进行软硬件的联合仿真,向下能够实现物理级延伸通过该方法可有效地避免SOC设计中从系统到物理实现在转化过程中产生的逻辑不一致在简叙C++的语言特性后,将Verilog与C++进行了对比分析,给出了两种语言之间进行转化设计的实现方式结合数字信号处理器的设计,对此方法进行了设计应用,最终通过比对C++与Verilog两者的仿真数据文件。 展开更多
关键词 C++语言 verilog硬件描述语言 系统模型 数字信号处理 设计与验证
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部