期刊文献+
共找到44篇文章
< 1 2 3 >
每页显示 20 50 100
Realizing reliable XOR logic operation via logical chaotic resonance in a triple-well potential system
1
作者 杨华美 姚元根 《Chinese Physics B》 SCIE EI CAS CSCD 2023年第2期123-127,共5页
There exists an optimal range of intensity of a chaotic force in which the behavior of a chaos-driven bistable system with two weak inputs can be consistently mapped to a specific logic output. This phenomenon is call... There exists an optimal range of intensity of a chaotic force in which the behavior of a chaos-driven bistable system with two weak inputs can be consistently mapped to a specific logic output. This phenomenon is called logical chaotic resonance(LCR). However, realization of a reliable exclusive disjunction(XOR) through LCR has not been reported.Here, we explore the possibility of using chaos to enhance the reliability of XOR logic operation in a triple-well potential system via LCR. The success probability P of obtaining XOR logic operation can take the maximum value of 1 in an optimal window of intensity D of a chaotic force. Namely, success probability P displays characteristic bell-shaped behavior by altering the intensity of the chaotic driving force, indicating the occurrence of LCR. Further, the effects of periodic force on LCR have been investigated. For a subthreshold chaotic force, a periodic force with appropriate amplitude and frequency can help enhance the reliability of XOR logic operation. Thus, LCR can be effectively regulated by changing the amplitude and frequency of the periodic force. 展开更多
关键词 stochastic resonance logical stochastic resonance logical chaotic resonance xor logic triple-well potential system
下载PDF
XOR spin logic operated by unipolar current based on field-free spin-orbit torque switching induced by a lateral interface
2
作者 Yan-Ru Li Mei-Yin Yang +5 位作者 Guo-Qiang Yu Bao-Shan Cui Jin-Biao Liu Yong-Liang Li Qi-Ming Shao Jun Luo 《Rare Metals》 SCIE EI CAS CSCD 2024年第8期3868-3875,共8页
Spin logics have emerged as a promising avenue for the development of logic-in-memory architectures.In particular,the realization of XOR spin logic gates using a single spin-orbit torque device shows great potential f... Spin logics have emerged as a promising avenue for the development of logic-in-memory architectures.In particular,the realization of XOR spin logic gates using a single spin-orbit torque device shows great potential for low-power stateful logic circuits in the next generation.In this study,we successfully obtained the XOR logic gate by utilizing a spin-orbit torque device with a lateral interface,which was created by local ion implantation in the Ta/Pt/Co/Ta Hall device exhibiting perpendicular magnetic anisotropy.The angle of the lateral interface is set at 45°relative to the current direction,leading to the competition between symmetry breaking and current-driven Néel-type domain wall motion.Consequently,the field-free magnetic switching reversed is realized by the same sign of current amplitude at this interface.Based on this field-free magnetic switching behavior,we successfully proposed an XOR logic gate that could be implemented using only a single spin-orbit torque Hall device.This study provides a potentially viable approach toward efficient spin logics and in-memory computing architectures. 展开更多
关键词 Filed-free magnetic switching Spin-orbit torque xor logic gate Lateral interface
原文传递
低功耗三输入AND/XOR门的设计 被引量:11
3
作者 梁浩 夏银水 +1 位作者 钱利波 黄春蕾 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2015年第5期940-945,共6页
三输入AND/XOR门是Reed-Muller(RM)逻辑电路的一种基本复合门电路单元.针对现有AND/XOR门电路由AND门和XOR/XNOR门级联而成,导致电路延时长、功耗大等问题,提出一种晶体管级的CMOS逻辑和传输逻辑混合的低功耗三输入AND/XOR门电路.首先在... 三输入AND/XOR门是Reed-Muller(RM)逻辑电路的一种基本复合门电路单元.针对现有AND/XOR门电路由AND门和XOR/XNOR门级联而成,导致电路延时长、功耗大等问题,提出一种晶体管级的CMOS逻辑和传输逻辑混合的低功耗三输入AND/XOR门电路.首先在55nm CMOS工艺下,对所设计电路进行原理图和版图设计;然后对版图进行寄生参数提取,并在不同工艺角下与基于典型级联结构的电路进行后仿真分析和比较.实验结果表明,在典型工艺角下,所提出的电路的面积、功耗和功耗延迟积的改进最高分别达到18.79%,26.67%与31.25%. 展开更多
关键词 AND/xor Reed-Muller逻辑 低功耗 功耗延迟积
下载PDF
基于量子遗传算法的XOR/AND电路功耗和面积优化 被引量:1
4
作者 汪鹏君 吴文晋 +2 位作者 张小颖 王伶俐 陈耀武 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2009年第11期1982-1987,共6页
通过研究量子遗传算法、XOR/AND逻辑展开式及其对应电路的功耗和面积关系,提出一种基于量子遗传算法的单输出XOR/AND电路功耗和面积同时优化的算法.从量子比特、量子叠加态的概念出发,结合XOR/AND电路的功耗估计模型,以XOR/AND门电路数... 通过研究量子遗传算法、XOR/AND逻辑展开式及其对应电路的功耗和面积关系,提出一种基于量子遗传算法的单输出XOR/AND电路功耗和面积同时优化的算法.从量子比特、量子叠加态的概念出发,结合XOR/AND电路的功耗估计模型,以XOR/AND门电路数衡量电路面积,利用染色体编码、适应度函数构造和量子旋转门调整等方法,有效实现了功耗和面积的折中.将提出算法与遍历算法和整体退火遗传算法进行比较,结果表明该算法高效、稳定、收敛速度快.对较大规模电路的测试结果表明,该算法的优化结果与极性为零时的XOR/AND电路相比,功耗和面积平均节省了81.7%和54.7%. 展开更多
关键词 量子遗传算法 xor/AND 逻辑展开式 单输出电路 功耗和面积优化
下载PDF
三输入高性能AND/XOR复合门电路设计 被引量:1
5
作者 黄春蕾 王伦耀 +1 位作者 梁浩 夏银水 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2015年第3期310-315,共6页
针对现有"与/异或"(AND/XOR)复合门级联设计电路存在功耗大、延时长等不足,提出一种基于晶体管级的三输入AND/XOR复合门电路结构.通过采用多轨结构、缩短传输路径以及混合CMOS逻辑设计方法,克服了原有电路中单一逻辑和单轨结... 针对现有"与/异或"(AND/XOR)复合门级联设计电路存在功耗大、延时长等不足,提出一种基于晶体管级的三输入AND/XOR复合门电路结构.通过采用多轨结构、缩短传输路径以及混合CMOS逻辑设计方法,克服了原有电路中单一逻辑和单轨结构信号路径长的不足,进而提高了电路性能.在55nm的CMOS技术工艺和PTM多种工艺下,经过HSPICE模拟和Cadence提取版图的后仿真,显示所设计的电路具有正确的逻辑功能,相较于采用门电路级联而成的AND/XOR电路,本电路在不同负载、频率和PVT组合等情况下的延时、功耗和功耗延迟积(PDP)都得到了明显改善. 展开更多
关键词 与/异或 混合CMOS逻辑 多轨结构 功耗延迟积 晶体管级
下载PDF
基于XMG的乘法器电路等价性验证算法
6
作者 朱柏成 储著飞 +2 位作者 潘鸿洋 王伦耀 夏银水 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2024年第3期443-451,共9页
组合电路等价性验证是数字集成电路设计自动化(EDA)中的重要部分,随着算术电路在现代计算机系统中的占比逐渐增大,传统的等价性验证算法在验证多比特算术电路,尤其是乘法器电路时面临挑战.对此,提出一种基于XOR-Majority Graph(XMG)逻... 组合电路等价性验证是数字集成电路设计自动化(EDA)中的重要部分,随着算术电路在现代计算机系统中的占比逐渐增大,传统的等价性验证算法在验证多比特算术电路,尤其是乘法器电路时面临挑战.对此,提出一种基于XOR-Majority Graph(XMG)逻辑表示的组合电路等价性验证算法.首先将2个待验证电路构建成的联接(Miter)电路进行XMG逻辑重写;然后在等价性一致的前提下对XMG的节点个数和逻辑深度进行逻辑重写优化;最后调用布尔可满足性(SAT)求解器和仿真器进行验证,得到最终等价性验证结果.实验结果表明,与ABC,Lingeling等工具相比,所提算法在验证时间上实现了平均489倍、最高1472倍的加速. 展开更多
关键词 逻辑综合 等价性验证 乘法器电路 异或-多数逻辑图
下载PDF
低功耗XOR门的快速分解技术
7
作者 许亮 夏银水 《宁波大学学报(理工版)》 CAS 2008年第4期496-500,共5页
为了在相对短的时间内得到基于XOR门电路的最优结构,并达到功耗优化的目的,以XOR门输入信号的概率为依据进行低功耗分解,提出了一种新的基于XOR门的电路功耗优化技术.实验结果表明:提出的算法能在更短的时间内实现功耗优化,且比现有的... 为了在相对短的时间内得到基于XOR门电路的最优结构,并达到功耗优化的目的,以XOR门输入信号的概率为依据进行低功耗分解,提出了一种新的基于XOR门的电路功耗优化技术.实验结果表明:提出的算法能在更短的时间内实现功耗优化,且比现有的方法最多可提高8.9%,同时也证明了提出的算法在功耗节省方面比其他同类算法更有效. 展开更多
关键词 功耗优化技术 Reed-Muller逻辑电路 xor
下载PDF
Performance Evaluation of Efficient XOR Structures in Quantum-Dot Cellular Automata (QCA) 被引量:1
8
作者 Mohammad Rafiq Beigh Mohammad Mustafa Firdous Ahmad 《Circuits and Systems》 2013年第2期147-156,共10页
Quantum-dot cellular automaton (QCA) is an emerging, promising, future generation nanoelectronic computational architecture that encodes binary information as electronic charge configuration of a cell. It is a digital... Quantum-dot cellular automaton (QCA) is an emerging, promising, future generation nanoelectronic computational architecture that encodes binary information as electronic charge configuration of a cell. It is a digital logic architecture that uses single electrons in arrays of quantum dots to perform binary operations. Fundamental unit in building of QCA circuits is a QCA cell. A QCA cell is an elementary building block which can be used to build basic gates and logic devices in QCA architectures. This paper evaluates the performance of various implementations of QCA based XOR gates and proposes various novel layouts with better performance parameters. We presented the various QCA circuit design methodology for XOR gate. These layouts show less number of crossovers and lesser cell count as compared to the conventional layouts already present in the literature. These design topologies have special functions in communication based circuit applications. They are particularly useful in phase detectors in digital circuits, arithmetic operations and error detection & correction circuits. The comparison of various circuit designs is also given. The proposed designs can be effectively used to realize more complex circuits. The simulations in the present work have been carried out using QCADesigner tool. 展开更多
关键词 Nanoelectronics Quantum Cellular AUTOMATA (QCA) MAJORITY logic Combinational logic xor Gate QCA DESIGNER
下载PDF
全光异或逻辑门技术 被引量:10
9
作者 叶小华 张民 叶培大 《激光与红外》 CAS CSCD 北大核心 2007年第7期601-604,共4页
文中对现有的全光异或逻辑门方案作了一个概括,比较了基于半导体光放大器(SOA)的各种设计,特别是带有干涉结构的技术方案。
关键词 全光异或逻辑 半导体光放大器 对比度
下载PDF
QD-SOA的四波混频及DPSK信号的异或逻辑研究 被引量:2
10
作者 张丽梅 王智 +3 位作者 刘岚岚 孙振超 王甫 刘英峰 《红外与激光工程》 EI CSCD 北大核心 2014年第12期4072-4077,共6页
采用有限差分方法对量子点半导体光放大器(QD-SOA)中的四波混频(FWM)现象进行了研究。通过仿真计算,分析了多个参数对四波混频效率的影响。增强泵浦光功率、增大QD-SOA的长度以及注入电流,四波混频效率明显增大。增大探测光功率以及泵... 采用有限差分方法对量子点半导体光放大器(QD-SOA)中的四波混频(FWM)现象进行了研究。通过仿真计算,分析了多个参数对四波混频效率的影响。增强泵浦光功率、增大QD-SOA的长度以及注入电流,四波混频效率明显增大。增大探测光功率以及泵浦光和探测光的波长间隔,四波混频效率均降低。基于四波混频效应实现了差分相移键控信号的异或逻辑操作,模拟得到了异或逻辑的时域和频域输出结果。在多个波长位置同时实现了异或逻辑,并对32比特的序列异或操作进行了仿真研究,得到了异或逻辑的时序结果及眼图。 展开更多
关键词 量子点半导体光放大器 四波混频 异或逻辑 DPSK
下载PDF
扩展Toffoli门及其在多输出电路设计中的应用 被引量:1
11
作者 张小颖 王伶俐 +1 位作者 吴文晋 汪鹏君 《计算机工程与应用》 CSCD 北大核心 2009年第2期88-91,共4页
用量子计算电路实现布尔逻辑运算是发展量子计算的一个重要目标。提出了量子扩展Toffoli门,及其在实现多输出逻辑电路中的转换算法。该算法将传统PLA文件的SOP积项转换到实现等价逻辑功能的量子Toffoli积项,能够用量子扩展Toffoli门实... 用量子计算电路实现布尔逻辑运算是发展量子计算的一个重要目标。提出了量子扩展Toffoli门,及其在实现多输出逻辑电路中的转换算法。该算法将传统PLA文件的SOP积项转换到实现等价逻辑功能的量子Toffoli积项,能够用量子扩展Toffoli门实现。通过MCNC基准电路的测试结果表明,与经典PLA描述相比,用扩展Toffoli门能够更有效地描述多输出逻辑函数。 展开更多
关键词 量子计算 扩展Toffoli门 与/异或逻辑 可编程逻辑阵列
下载PDF
基于半导体光放大器的超高速全光异或门 被引量:1
12
作者 娄淑琴 王里 鹿文亮 《红外与激光工程》 EI CSCD 北大核心 2012年第12期3291-3297,共7页
传统的基于半导体放大器的全光异或逻辑门,由于受SOA中长载流子寿命引起码型效应的影响,其工作速率的提升受到了限制。提出了一种基于MZI和体材料SOA中交叉增益调制的全光逻辑异或门的工作速率提升的实现方案。通过增加MZI两臂上SOA的... 传统的基于半导体放大器的全光异或逻辑门,由于受SOA中长载流子寿命引起码型效应的影响,其工作速率的提升受到了限制。提出了一种基于MZI和体材料SOA中交叉增益调制的全光逻辑异或门的工作速率提升的实现方案。通过增加MZI两臂上SOA的长度和提高入射直流探测光功率,增强了直流探测光和数据光在较长的SOA中的相互作用,以减小超高速工作状态下SOA中的载流子寿命,提升体材料SOA的工作速率,实现超高速XOR逻辑功能。研究表明,入射直流探测光功率的提升、SOA长度的增加、数据光峰值功率的提高及数据光脉宽的减少,可使XOR逻辑门的输出信号质量得到明显的提升,使全光异或逻辑门的工作速率可望达到1 Tb/s。 展开更多
关键词 半导体光放大器 全光异或逻辑门 马克曾德干涉仪 交叉增益调制
下载PDF
High performance integrated photonic circuit based on inverse design method 被引量:6
13
作者 Huixin Qi Zhuochen Du +3 位作者 Xiaoyong Hu Jiayu Yang Saisai Chu Qihuang Gong 《Opto-Electronic Advances》 SCIE EI CAS 2022年第10期22-34,共13页
The basic indexes of all-optical integrated photonic circuits include high-density integration,ultrafast response and ultralow energy consumption.Traditional methods mainly adopt conventional micro/nano-structures.The... The basic indexes of all-optical integrated photonic circuits include high-density integration,ultrafast response and ultralow energy consumption.Traditional methods mainly adopt conventional micro/nano-structures.The overall size of the circuit is large,usually reaches hundreds of microns.Besides,it is difficult to balance the ultrafast response and ultra-low energy consumption problem,and the crosstalk between two traditional devices is difficult to overcome.Here,we propose and experimentally demonstrate an approach based on inverse design method to realize a high-density,ultrafast and ultra-low energy consumption integrated photonic circuit with two all-optical switches controlling the input states of an all-optical XOR logic gate.The feature size of the whole circuit is only 2.5μm×7μm,and that of a single device is 2μm×2μm.The distance between two adjacent devices is as small as 1.5μm,within wavelength magnitude scale.Theoretical response time of the circuit is 150 fs,and the threshold energy is within 10 fJ/bit.We have also considered the crosstalk problem.The circuit also realizes a function of identifying two-digit logic signal results.Our work provides a new idea for the design of ultrafast,ultra-low energy consumption all-optical devices and the implementation of high-density photonic integrated circuits. 展开更多
关键词 all-optical integrated photonic circuit inverse design all-optical switch all-optical xor logic gate
下载PDF
基于复数权值神经元的数字逻辑最稳健设计 被引量:1
14
作者 吕伟锋 林弥 华柏兴 《电路与系统学报》 CSCD 北大核心 2008年第4期77-80,共4页
复数权值神经元由于引入了多阈值逻辑而具有更强的性能,文中根据其数学模型,结合二进神经元稳健性的概念,提出了基于该神经元的稳健性定义。并结合定义,实现了基于单个神经元的基本数字逻辑以及异或运算的最稳健设计方案,从而证明了该... 复数权值神经元由于引入了多阈值逻辑而具有更强的性能,文中根据其数学模型,结合二进神经元稳健性的概念,提出了基于该神经元的稳健性定义。并结合定义,实现了基于单个神经元的基本数字逻辑以及异或运算的最稳健设计方案,从而证明了该稳健神经元实现任意数字逻辑的有效性和可行性,说明了其强大的处理能力。 展开更多
关键词 复数权值 多值神经元 数字逻辑 异或问题 稳健神经元
下载PDF
卡诺图法化简异或逻辑函数 被引量:3
15
作者 达正花 《甘肃科学学报》 2005年第1期22-24,共3页
 探讨了卡诺图化简异或逻辑函数的原理,提出了化简异或逻辑函数的新方法.
关键词 卡诺图 化简 异或逻辑函数
下载PDF
与-或及与-异或表达式间的一种转换方法 被引量:2
16
作者 张文龙 周明润 《上海师范大学学报(自然科学版)》 2004年第2期33-36,共4页
介绍了与-或表达式及与-异或表达式间的一种形式的转换方法,该方法方便了在这两种表达式间的直接转换,也适于用计算机辅助进行两种表达式间的直接转换。用这种方法能方便地导出与-或表达式与Reed-Muller表达式间的形式转换以及极性函数... 介绍了与-或表达式及与-异或表达式间的一种形式的转换方法,该方法方便了在这两种表达式间的直接转换,也适于用计算机辅助进行两种表达式间的直接转换。用这种方法能方便地导出与-或表达式与Reed-Muller表达式间的形式转换以及极性函数转换成Reed-Muller表达式的形式转换。 展开更多
关键词 逻辑表达式 与-异或表达式 Reed-Muller表达式 极性函数
下载PDF
逻辑函数卡诺图画斜圈的方法
17
作者 罗海梅 曾文莹 +1 位作者 邓鹏 刘祝华 《南昌师范学院学报》 2016年第3期4-6,共3页
用卡诺图化简逻辑函数的画圈方法,一般都是画矩形圈,所画圈的形式均为平直的矩形圈。文章根据数字电路的教学,分析了斜圈卡诺图的方法,这种方法可以很容易得到异或的逻辑关系,在逻辑函数应用卡诺图化简教学时,提供了一定的参考。
关键词 逻辑函数 卡诺图化简 异或逻辑
下载PDF
基于“异或”门的组合逻辑化简CAD
18
作者 王爱学 李春生 +1 位作者 文必龙 王东 《大庆石油学院学报》 EI CAS 北大核心 1997年第4期53-56,共4页
“异或”门电路目前已作为基本门电路使用,但组合逻辑电路CAD大多采用以“与非”、“或非”等为基本器件的设计技术。基于“异或”门的组合逻辑化简CAD发展了传统的设计方法,把“异或”门作为基本逻辑门,研究出计算机自动逻辑... “异或”门电路目前已作为基本门电路使用,但组合逻辑电路CAD大多采用以“与非”、“或非”等为基本器件的设计技术。基于“异或”门的组合逻辑化简CAD发展了传统的设计方法,把“异或”门作为基本逻辑门,研究出计算机自动逻辑设计的实用方法。对于某些逻辑设计,进一步简化了电路,使电路成本降低,可靠性提高,同时减少了门电路的级数,提高了电路的工作速度。 展开更多
关键词 组合逻辑电路 门电路 异或门电路 CAD
下载PDF
基于M-GEP的可逆逻辑综合方法研究
19
作者 赵曙光 罗霄 崔平 《电子科技》 2017年第11期4-8,共5页
可逆逻辑综合是设计和实现可逆逻辑电路的基础和难点。将改进的基于多层染色体基因表达式编程算法应用到可逆逻辑电路的综合与优化中,利用多层染色体构建的调用模型对个体进行表达,可根据预期的逻辑功能,自动求取便于构造可逆逻辑网络... 可逆逻辑综合是设计和实现可逆逻辑电路的基础和难点。将改进的基于多层染色体基因表达式编程算法应用到可逆逻辑电路的综合与优化中,利用多层染色体构建的调用模型对个体进行表达,可根据预期的逻辑功能,自动求取便于构造可逆逻辑网络的最简"积之异或和"表达式。经初步验证,在解决可逆逻辑电路的多输入单输出的问题上,比现有的综合方法更有效。 展开更多
关键词 多层染色体基因表达式编程 可逆逻辑综合 积之异或和 C语言编程实现
下载PDF
降维e_j图及其应用
20
作者 潘伟珍 《兰州理工大学学报》 CAS 北大核心 2007年第5期93-95,共3页
提出降维ej图的概念,讨论获得降维ej图的代数方法和图形方法.提出基于降维ej图的逻辑函数在混合极性下的化简规则,并通过化简实例验证化简方法的有效性.降维ej图的引入压缩了ej图的规模,从而扩大了ej图的使用范围.
关键词 降维ej图 减-异或式 逻辑函数化简
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部