期刊文献+
共找到45篇文章
< 1 2 3 >
每页显示 20 50 100
5G随行专网架构及关键技术研讨
1
作者 王鹏 丁亮亮 《现代传输》 2024年第2期28-32,共5页
5G随行专网是发挥联通5G网络规模优势,强化网络安全接入能力,服务于校园、政务、企业等领域的集约化、定制化产品。其高效的无感分流,替代了传统VPN的接入方式,为个人用户和企业用户提供了高速、低延迟和高可靠性的通信服务。本文将结... 5G随行专网是发挥联通5G网络规模优势,强化网络安全接入能力,服务于校园、政务、企业等领域的集约化、定制化产品。其高效的无感分流,替代了传统VPN的接入方式,为个人用户和企业用户提供了高速、低延迟和高可靠性的通信服务。本文将结合运营商当前随行专网的发展现状,从整体方案切入,对随行专网落地过程中的IP地址冲突问题、二次鉴权问题、静态地址分配问题、单独计费问题及容灾问题进行深入探讨论述,以期为后续随行专网的持续落地提供相应的指导。 展开更多
关键词 随行专网 IP地址冲突 二次鉴权 专网计费 地址分配
下载PDF
基于FPGA的可配置FFT_IFFT处理器的设计与实现 被引量:2
2
作者 梁赫西 陈佑红 郑朝霞 《电子技术应用》 北大核心 2012年第3期57-59,共3页
设计实现了一种用于P2P移动无线通信手持终端产品。该设计采用优化的单碟形4路并行结构,兼容802.11g协议,可配置完成64点、256点、1 024点的FFT-IFFT处理器,设计以Xilinx公司的Virtex-2系列的XC22V500芯片为硬件平台。通过大量实际信号... 设计实现了一种用于P2P移动无线通信手持终端产品。该设计采用优化的单碟形4路并行结构,兼容802.11g协议,可配置完成64点、256点、1 024点的FFT-IFFT处理器,设计以Xilinx公司的Virtex-2系列的XC22V500芯片为硬件平台。通过大量实际信号与数据的联合调试,表明了设计的正确性及实用性。 展开更多
关键词 可配置 FFT-IFFT P2P 无冲突地址
下载PDF
基于存储技术的高速嵌入式处理器的设计与实现 被引量:2
3
作者 张钦 韩承德 《计算机学报》 EI CSCD 北大核心 2007年第5期831-837,共7页
SoPC(片上可编程系统,System on a Programmable Chip)在嵌入式系统中有着广泛的应用,通常用FPGA(现场可编程门阵列,Field Programmable Gate Array)实现.一类嵌入式处理器,例如小波变换处理器、压缩和解压缩处理器、FFT处理器,都可以... SoPC(片上可编程系统,System on a Programmable Chip)在嵌入式系统中有着广泛的应用,通常用FPGA(现场可编程门阵列,Field Programmable Gate Array)实现.一类嵌入式处理器,例如小波变换处理器、压缩和解压缩处理器、FFT处理器,都可以采用基于存储技术的设计方法.FPGA的片内存储资源相对较少,如何有效地利用FPGA的片内存储资源实现高速的嵌入式处理器成为需要研究的问题.文中以FFT处理器为例说明这种方法的有效性,通过采用一种地址映射调度策略和两种无冲突操作数地址映射方式,减少了所使用的FPGA片内存储资源,提高了处理速度.该FFT处理器在实际系统中起到了关键作用. 展开更多
关键词 存储技术 嵌入式处理器 FFT处理器 地址映射调度策略 无冲突操作数地址映射方式 SOPC
下载PDF
基于802.11a的FFT/IFFT处理器设计 被引量:3
4
作者 吴斌 姜鑫 周玉梅 《微电子学与计算机》 CSCD 北大核心 2011年第4期61-64,共4页
设计了一种应用于802.11a的64点FFT/IFFT处理器.采用单蝶形4路并行结构,提出了4路并行无冲突地址产生方法,有效地提高了吞吐率,完成64点FFT/IFFT运算只需63个时钟周期.提出的RAM双乒乓结构实现了对输入和输出均为连续数据流的缓存处理.... 设计了一种应用于802.11a的64点FFT/IFFT处理器.采用单蝶形4路并行结构,提出了4路并行无冲突地址产生方法,有效地提高了吞吐率,完成64点FFT/IFFT运算只需63个时钟周期.提出的RAM双乒乓结构实现了对输入和输出均为连续数据流的缓存处理.不仅能实现64点FFT和IFFT,而且位宽可以根据系统任意配置.为了提高数据运算的精度,设计采用了块浮点算法,实现了精度与资源的折中.16位位宽时,在HJTC 0.18μmCMOS工艺下综合,内核面积为:0.626 7 mm2,芯片面积为:1.35 mm×1.27 mm,最高工作频率可达300 MHz,功耗为126.17 mW. 展开更多
关键词 FFT IFFT 块浮点 并行无冲突地址
下载PDF
分块内存的数据分布优化 被引量:1
5
作者 王向前 洪一 郑启龙 《小型微型计算机系统》 CSCD 北大核心 2015年第4期815-819,共5页
为了提高访存效率,提供可以与计算流水线并行执行的多个独立的访存流水线,魂芯DSP片上存储器设计时采用分块内存结构,并在核内提供多个独立的地址生成单元用于访存操作.针对分块内存的结构特点,编译器对程序中的存储访问构建关于变量的... 为了提高访存效率,提供可以与计算流水线并行执行的多个独立的访存流水线,魂芯DSP片上存储器设计时采用分块内存结构,并在核内提供多个独立的地址生成单元用于访存操作.针对分块内存的结构特点,编译器对程序中的存储访问构建关于变量的冲突图,对分块内存进行存储块分配,优化数据在分块内存的分布.以数据在分块内存的优化分布为基础,指导程序中访存操作在地址生成单元的优化分配,使得编译器生成的代码可以最大程度地挖掘程序中数据访问的并行性.实验表明,基于分块内存的数据分配分布优化为其它优化如地址寄存器的分簇、访存向量化、软件流水等经典优化提供了良好基础,保证了编译器生成的代码可以充分发挥魂芯DSP提供的指令级并行能力. 展开更多
关键词 分块内存 地址生成单元 冲突图 数据分布
下载PDF
CISCO路由器NAT过程中的地址重叠问题及解决办法 被引量:2
6
作者 蔡秋枫 《应用科技》 CAS 2004年第4期30-31,共2页
随着网络的不断发展,IP地址资源日益紧缺.NAT技术被广泛采用,也就出现地址重叠问题,就CISCO路由器在使用NAT过程中出现的地址重叠问题提一点看法.
关键词 NAT 地址重叠 CISCO路由器 IP地址 计算机网络
下载PDF
网络代理在新型远动装置中的应用研究 被引量:1
7
作者 马凯 黄曙 +3 位作者 余南华 慕宗君 方伟 张巧霞 《计算机工程与设计》 CSCD 北大核心 2013年第12期4415-4420,共6页
针对远动系统在利用IEC60870-5-104规约与多级调度主站通信的过程中存在的多个应用程序需要绑定相同IP和端口号的问题,提出了一种利用网络代理技术的解决方案。在远动系统中建立一个网络代理服务程序,作为远动系统中多个应用程序的网络... 针对远动系统在利用IEC60870-5-104规约与多级调度主站通信的过程中存在的多个应用程序需要绑定相同IP和端口号的问题,提出了一种利用网络代理技术的解决方案。在远动系统中建立一个网络代理服务程序,作为远动系统中多个应用程序的网络代理机构,该程序分别与各级主站和各个应用程序建立TCP/IP连接,根据配置的规则建立主站IP与应用程序地址间的映射,在主站与应用程序间转发数据。实验结果表明,该方案能够达到预期的目标,也可以解决调度站在双平面建设的需求。 展开更多
关键词 网络代理 多级调度主站 远动 IEC60870—5—104规约 端口号冲突 地址映射规则
下载PDF
基于无冲突地址生成的高性能FFT处理器设计 被引量:2
8
作者 王江 黑勇 +1 位作者 郑晓燕 仇玉林 《微电子学与计算机》 CSCD 北大核心 2007年第3期15-19,共5页
提出一种基于存储器交织架构的FFT处理器设计方法,并且针对基-8FFT提出一种无冲突地址生成算法,数据按帧进行操作。每个存储器均划分为8个独立的存储体,通过对循环移位寄存器译码,蝶式运算单元并行无冲突读写操作数,8通道输入数据进行... 提出一种基于存储器交织架构的FFT处理器设计方法,并且针对基-8FFT提出一种无冲突地址生成算法,数据按帧进行操作。每个存储器均划分为8个独立的存储体,通过对循环移位寄存器译码,蝶式运算单元并行无冲突读写操作数,8通道输入数据进行并行的复数乘法运算。每级运算引入完全流水,减少了运算的时钟周期开销,同时推导出局部流水线设计必须满足的不等式条件。输入、输出存储器采用乒乓操作,按帧轮换,FFT运算连续输入、输出,采样频率与系统工作频率一致,具有很好的实时性,运算精度通过块浮点得到保证。该设计方法可以扩展至基-16FFT处理器设计。 展开更多
关键词 快速傅立叶变换 存储器交织 无冲突地址生成 高基 固定基
下载PDF
基于ARM7平台的IP地址冲突检测方案及实现 被引量:1
9
作者 邹道生 张华 《电信科学》 北大核心 2006年第11期62-65,共4页
本文针对IP地址冲突的发生原理及可能带来的危害,阐述了IP地址冲突检测的实现方法,并利用以ARM7为内核的LPC2134和CS8900A嵌入式系统实现了IP地址冲突检测,以确保网络安全。
关键词 网络 IP地址冲突 地址解析协议 ARM7
下载PDF
基于IEEE 802.11a的OFDM基带处理器的FPGA设计与实现 被引量:2
10
作者 梁赫西 闻辉 郑朝霞 《电视技术》 北大核心 2012年第17期79-81,85,共4页
设计了一种用于IEEE 802.11a的OFDM基带调制处理器。实现了IFFT、插入循环前缀、加窗及训练序列生成等模块的硬件设计。64点FFT/IFFT模块采用单碟形优化4路并行结构,提出了4路并行无冲突地址读写算法,有效地提高了数据吞吐率、减小了面... 设计了一种用于IEEE 802.11a的OFDM基带调制处理器。实现了IFFT、插入循环前缀、加窗及训练序列生成等模块的硬件设计。64点FFT/IFFT模块采用单碟形优化4路并行结构,提出了4路并行无冲突地址读写算法,有效地提高了数据吞吐率、减小了面积;采用多级流水线结构的基4蝶形单元,有效地减少了关键路径时延,其最高工作频率可达167 MHz,核心面积为0.58 mm2;整个基带调制系统最高工作频率可达100 MHz,在SMIC COMS 0.18μm工艺下内核面积为0.98 mm2,经硬件联合调试验证设计完全满足高精度、高速及实时处理要求。 展开更多
关键词 IEEE 802.11a OFDM 基带调制 FFT/IFFT 无冲突地址
下载PDF
混合基可重构FFT处理器的设计与实现 被引量:2
11
作者 宋宇鲲 曲双双 +1 位作者 徐礼晗 张多利 《微电子学与计算机》 北大核心 2020年第1期87-92,98,共7页
本文提出了一种新型混合基可重构FFT处理器,由支持基-2/3FFT的新型可重构蝶形单元和多路并行无冲突的存储器组成,实现了FFT过程中多路数据并行性和操作的连续性.本设计在TSMC28nm工艺下的最高频率为1.06GHz,同时在Xilinx的XC7V2000T FPG... 本文提出了一种新型混合基可重构FFT处理器,由支持基-2/3FFT的新型可重构蝶形单元和多路并行无冲突的存储器组成,实现了FFT过程中多路数据并行性和操作的连续性.本设计在TSMC28nm工艺下的最高频率为1.06GHz,同时在Xilinx的XC7V2000T FPGA芯片上搭建了混合基FFT处理器硬件测试系统.对混合基FFT处理器的FPGA硬件测试结果表明,本设计支持基-2、基-3和基-2/3混合模式FFT变换,且执行速度达到给定蝶乘器数量下的理论周期值,对单精度浮点数,混合基FFT处理器可提供10-5的结果精度. 展开更多
关键词 混合基 快速傅里叶变换 无冲突地址规则 连续数据流
下载PDF
浅谈解决数字化校园网IP地址冲突的几种策略 被引量:2
12
作者 刘春茂 李巧君 《电脑知识与技术(过刊)》 2011年第5X期3251-3252,共2页
但是随着"数字化校园"网络的建立和应用,计算机应用遍布整个校园,涉及到每个区域,从而带来了大量计算机的增加,相应的IP地址也随之越来越多,整个校园网中IP地址发生冲突的现象时有发生。为了更好的解决"数字化校园"... 但是随着"数字化校园"网络的建立和应用,计算机应用遍布整个校园,涉及到每个区域,从而带来了大量计算机的增加,相应的IP地址也随之越来越多,整个校园网中IP地址发生冲突的现象时有发生。为了更好的解决"数字化校园"中IP冲突的问题,作者从主要从基础网络管理策略和网络技术策略两方面的应用入手,提出了自己的建议和方法,为解决校园网IP地址冲突,提高校园网网络管理、安全管理以及维护效率,另辟了新径。 展开更多
关键词 校园网 IP地址 冲突 策略
下载PDF
XILINX FPGA内部BRAM资源的应用研究 被引量:4
13
作者 袁晓军 张亮 《航空计算技术》 2018年第5期122-125,共4页
XILINX FPGA内部拥有丰富的存储资源BRAM,可以大大简化设计的复杂度,在电子硬件模块设计中得到了广泛应用。BRAM可以用来设计单口存储器、双口存储器和FIFO等,满足数据缓冲和交换等应用需求。简要介绍BRAM的主要接口和功能,结合多年经验... XILINX FPGA内部拥有丰富的存储资源BRAM,可以大大简化设计的复杂度,在电子硬件模块设计中得到了广泛应用。BRAM可以用来设计单口存储器、双口存储器和FIFO等,满足数据缓冲和交换等应用需求。简要介绍BRAM的主要接口和功能,结合多年经验,重点描述了使用BRAM过程中异步访问接口设计考虑和双口存储器访问竞争处理等方面应注意的问题,为正确使用BRAM提供参考。 展开更多
关键词 XILINX FPGA BRAM 地址建立/保持时间 双口竞争
下载PDF
高校局域网下的DHCP安全研究 被引量:3
14
作者 胡寅 吕浩勇 《电脑知识与技术》 2011年第10X期7372-7373,共2页
局域网内采用DHCP机制可以提高局域网IP地址分配管理效率,但是,用户私下设置的伪DHCP服务器等威胁影响了合法的DHCP服务器的安全正常运行。IP DHCP Snooping技术通过配置交换机等网络设备的非信任端口,可以隔绝非法的DHCP服务器,实现帮... 局域网内采用DHCP机制可以提高局域网IP地址分配管理效率,但是,用户私下设置的伪DHCP服务器等威胁影响了合法的DHCP服务器的安全正常运行。IP DHCP Snooping技术通过配置交换机等网络设备的非信任端口,可以隔绝非法的DHCP服务器,实现帮助网络管理人员有效的防治伪DHCP服务器带来的危害。 展开更多
关键词 局域网 DHCP(动态主机配置协议) DHCPSnooping 伪DHCP服务器 IP地址冲突
下载PDF
一种提高同时多线程VLIW处理器中取指单元吞吐率的方法 被引量:2
15
作者 万江华 陈书明 《计算机工程与科学》 CSCD 2007年第6期97-101,共5页
在同时多线程处理器中,提高取指单元的吞吐率意味着各线程之间的Cache竞争更加激烈,而这种竞争又制约着取指单元吞吐率的提高。本文针对当前超长指令字体系结构的新特点,提出了一种同时提高取指单元和处理器吞吐率的方法。该方法通过尽... 在同时多线程处理器中,提高取指单元的吞吐率意味着各线程之间的Cache竞争更加激烈,而这种竞争又制约着取指单元吞吐率的提高。本文针对当前超长指令字体系结构的新特点,提出了一种同时提高取指单元和处理器吞吐率的方法。该方法通过尽可能早地作废取指流水线中的无效地址,减少了由无效取指导致的程序Cache冲突,也提高了整个处理器的性能。实验结果表明,该方法使处理器和取指单元的吞吐率均相对提高了12%~23%,而一级程序Cache的失效率则略微增加甚至降低。另外,它还能够减少10%~25%的一级程序Cache读访问,从而降低了处理器的功耗。 展开更多
关键词 同时多线程 超长指令字 cache冲突 取指 无效地址
下载PDF
如何提高无线网络稳定性 被引量:2
16
作者 李晓辉 《数字技术与应用》 2016年第1期26-26,共1页
随着无线网络技术的不断发展,无线网络的迅速影响着人们的学习、工作和生活,在使用和不断的改进过程中给人们带来机遇和便利,网络安全问题是无线网络发展的首要问题,无线网络访问速度和稳定性也是影响用户使用的很重要的因素,本文就无... 随着无线网络技术的不断发展,无线网络的迅速影响着人们的学习、工作和生活,在使用和不断的改进过程中给人们带来机遇和便利,网络安全问题是无线网络发展的首要问题,无线网络访问速度和稳定性也是影响用户使用的很重要的因素,本文就无线网络设计和使用过程中常用的提高网络速度和稳定性的方法进行探讨。 展开更多
关键词 无线网络 信号覆盖 地址冲突
下载PDF
校园网IP地址冲突原因分析及防范——以青海民族大学为例 被引量:1
17
作者 马丽君 《计算机光盘软件与应用》 2011年第24期125-125,共1页
文章通过对局域网中IP地址的冲突问题进行研究,分析了常见的IP地址的冲突原因,在此基础上提出了IP地址冲突的解决应在管理上和技术上加以防范,保证校园网安全运行。
关键词 校园网 IP 地址冲突 防范
下载PDF
局域网中IP地址的分配和管理 被引量:1
18
作者 刘红梅 《阜阳师范学院学报(自然科学版)》 2006年第1期68-69,79,共3页
介绍了两种常用的IP地址分配方式,分析局域网中TP地址冲突产生的原因,并制定几种IP地址的管理方案来解决IP地址冲突问题.
关键词 静态IP DHCP IP地址冲突 VLAN
下载PDF
跨文化比较:“独立型”与“互赖型”——称呼的礼貌准则管窥 被引量:2
19
作者 洪文翰 王薇 《湖南科技学院学报》 2006年第4期272-274,共3页
称呼语是语言中不可缺少的部分,对于日常交际有着重要影响,称呼语与民族文化有着密切联系。在跨文化规约中使用称呼语必须遵循不同的民族礼貌规范,体现出不同的民族文化特色,加强对称呼体系及其背后的民族文化的了解,尽量减少跨文化交... 称呼语是语言中不可缺少的部分,对于日常交际有着重要影响,称呼语与民族文化有着密切联系。在跨文化规约中使用称呼语必须遵循不同的民族礼貌规范,体现出不同的民族文化特色,加强对称呼体系及其背后的民族文化的了解,尽量减少跨文化交际的失误,这对培养人们得体的称呼语使用能力具有重要的交际实践意义。 展开更多
关键词 跨文化交际 摩擦 称呼语 功能 礼貌准则
下载PDF
一种无线局域网专用高性能FFT处理器设计
20
作者 王江 黑勇 +1 位作者 郑晓燕 仇玉林 《电子器件》 CAS 2007年第2期475-480,共6页
针对基8算法提出一种无冲突地址生成方法,设计了802.11a专用FFT处理器,整体采用流水处理,实现了一种高性能FFT硬件架构,各级RAM采用乒乓操作,每个RAM均由8个独立的SRAM存储体组成,通过对循环移位寄存器译码,蝶算单元并行无冲突读写RAM... 针对基8算法提出一种无冲突地址生成方法,设计了802.11a专用FFT处理器,整体采用流水处理,实现了一种高性能FFT硬件架构,各级RAM采用乒乓操作,每个RAM均由8个独立的SRAM存储体组成,通过对循环移位寄存器译码,蝶算单元并行无冲突读写RAM操作数,8通道输入数据并行处理,每级运算所需的时钟周期大幅度降低.FFT运算连续输入、输出,数据运算精度通过块浮点得到保证.整体具有高速、高精度的特征.本文提出的无冲突地址生成方法也可以扩展至高点数FFT的应用. 展开更多
关键词 无线局域网 快速傅立叶变换 无冲突地址生成 并行计算 流水线
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部