期刊文献+
共找到706篇文章
< 1 2 36 >
每页显示 20 50 100
Trimmable bandgap reference circuit with exponential curvature compensation
1
作者 Hong-Zhuan Chen Fei Chu +3 位作者 Wen-Tao Lu Tie-Liang Zhang Wen-Chang Li Wei Gao 《Journal of Electronic Science and Technology》 EI CAS CSCD 2023年第3期52-62,共11页
This paper proposes an improved exponential curvature-compensated bandgap reference circuit to exploit the exponential relationship between the current gainβof the bipolar junction transistor(BJT)and the temperature ... This paper proposes an improved exponential curvature-compensated bandgap reference circuit to exploit the exponential relationship between the current gainβof the bipolar junction transistor(BJT)and the temperature as well as reduce the influence of resistance-temperature dependency.Considering the degraded circuit performance caused by the process deviation,the trimmable module of the temperature coefficient(TC)is introduced to improve the circuit stability.The circuit has the advantages of simple structure,high linear stability,high TC accuracy,and trimmable TC.It consumes an area of 0.09 mm^(2)when fabricated by using the 0.25-μm complementary metal-oxide-semiconductor(CMOS)process.The proposed circuit achieves the simulated power supply rejection(PSR)of about-78.7 dB@1 kHz,the measured TC of~4.7 ppm/℃over a wide temperature range from-55℃to 125℃with the 2.5-V single-supply voltage,and the tested line regulation of 0.10 mV/V.Such a high-performance bandgap reference circuit can be widely applied in high-precision and high-reliability electronic systems. 展开更多
关键词 bandgap reference Exponential curvature compensation Temperature coefficient(TC) Trimmable
下载PDF
High-PSRR High-Order Curvature-Compensated CMOS Bandgap Voltage Reference 被引量:3
2
作者 Qianneng Zhou Yunsong Li +3 位作者 Jinzhao Lin Hongjuan Li Yu Pang Wei Luo 《Journal of Harbin Institute of Technology(New Series)》 EI CAS 2015年第5期116-124,共9页
A high-PSRR high-order curvature-compensated CMOS bandgap voltage reference( BGR),which has the performances of high power supply rejection ratio( PSRR) and low temperature coefficient,is designed in SMIC 0. 18 μm CM... A high-PSRR high-order curvature-compensated CMOS bandgap voltage reference( BGR),which has the performances of high power supply rejection ratio( PSRR) and low temperature coefficient,is designed in SMIC 0. 18 μm CMOS process. Compared to the conventional curvature-compensated BGR which adopted a piecewise-linear current,the temperature characterize of the proposed BGR is effectively improved by adopting two kinds of current including a piecewise-linear current and a current proportional 1. 5 party to the absolute temperature T. By adopting a low dropout( LDO) regulator whose output voltage is the operating supply voltage of the proposed BGR core circuit instead of power supply voltage VDD,the proposed BGR with LDO regulator achieves a well PSRR performance than the BGR without LDO regulator. Simulation results show that the proposed BGR with LDO regulator achieves a temperature coefficient of 2. 1 × 10-6/ ℃ with a 1. 8 V power supply voltage and a line regulation of 4. 9 μV / V at 27 ℃. The proposed BGR with LDO regulator at 10 Hz,100 Hz,1 k Hz,10 k Hz and 100 k Hz have the PSRR of- 106. 388,- 106. 388,- 106. 38,- 105. 93 and-88. 67 d B respectively. 展开更多
关键词 bandgap voltage reference low DROPOUT REGULATOR temperature coefficient power supply REJECTION ratio
下载PDF
Curvature Compensated CMOS Bandgap Reference with Novel Process Variation Calibration Technique 被引量:1
3
作者 Jiancheng Zhang Mao Ye +1 位作者 Yiqiang Zhao Gongyuan Zhao 《Journal of Beijing Institute of Technology》 EI CAS 2018年第2期182-188,共7页
A lowtemperature coefficient( TC) bandgap reference( BGR) with novel process variation calibration technique is proposed in this paper. This proposed calibration technique compensating both TC and output value of ... A lowtemperature coefficient( TC) bandgap reference( BGR) with novel process variation calibration technique is proposed in this paper. This proposed calibration technique compensating both TC and output value of BGR achieves fine adjustment step towards the reference voltage,while keeping optimal TC by utilizing large resistance to help layout match. The high-order curvature compensation realized by poly and p-diffusion resistors is introduced into the design to guarantee the temperature characteristic. Implemented in 180 nm technology,the proposed BGR has been simulated to have a power supply rejection ratio( PSRR) of 91 dB@100 Hz. The calibration technique covers output voltage scope of 0. 49 V-0. 56 Vwith TC of 9. 45 × 10^(-6)/℃-9. 56 × 10^(-6)/℃ over the temperature range of-40 ℃-120 ℃. The designed BGR provides a reference voltage of 500 mV,with measured TC of 10. 1 × 10^(-6)/℃. 展开更多
关键词 bandgap reference voltage process variation resistance-trimming current-calibration curvature compensation temperature coefficient
下载PDF
New Curvature-Compensated CMOS Bandgap Voltage Reference 被引量:4
4
作者 Lu Shen Ning Ning Qi Yu Yan Luo Chun-Sheng Li 《Journal of Electronic Science and Technology of China》 2007年第4期370-373,共4页
A novel curvature-compensated CMOS bandgap voltage reference is presented. The reference utilizes two first order temperature compensations generated from the nonlinearity of the finite current gain β of vertical pnp... A novel curvature-compensated CMOS bandgap voltage reference is presented. The reference utilizes two first order temperature compensations generated from the nonlinearity of the finite current gain β of vertical pnp bipolar transistor. The proposed circuit, designed in a standard 0.18 μm CMOS process, achieves a good temperature coefficient of 2.44 ppm/℃ with temperature range from --40℃ to 85 ℃, and about 4 mV supply voltage variation in the range from 1.4 V to 2.4 V. With a 1.8 V supply voltage, the power supply rejection ratio is -56dB at 10MHz. 展开更多
关键词 bandgap voltage reference CMOS curvature-compensation technique finite current gain.
下载PDF
Design of Bandgap Reference in Switching Power Supply 被引量:1
5
作者 XU Li NIU Ping-juan FU Xian-song DING Ke PENG Xiao-lei 《Semiconductor Photonics and Technology》 CAS 2009年第2期101-104,129,共5页
A bandgap voltage reference is designed to meet the requirements of low power loss,low temperature coefficient and high power source rejection ratio(PSRR) in the intergrated circuit. Based on the analysis of conventio... A bandgap voltage reference is designed to meet the requirements of low power loss,low temperature coefficient and high power source rejection ratio(PSRR) in the intergrated circuit. Based on the analysis of conventional bandgap reference circuit,and combined with the integral performance of IC,the specific design index of the bandgap reference is put forward. In the meantime,the circuit and the layout are designed with Chartered 0.35 μm dual gate CMOS process. The simulation result shows that the coefficient is less than 30ppm/℃ with the temperature from -50 ℃ to 150 ℃. The bandgap reference has the characteristics of low power and high PSRR. 展开更多
关键词 带隙基准电压源 基准设计 开关电源 电源抑制比 CMOS工艺 集成电路 带隙基准源 基准电路
下载PDF
一种低温漂低功耗的带隙基准电压源设计
6
作者 张涛 刘逸冬 刘劲 《电子元件与材料》 CAS 北大核心 2024年第5期617-624,共8页
为了提高DC-DC转换器的性能,提出了一种电压带隙基准。通过调节参数抵消掉两路电流的一阶温度项,得到了只具有常数项和高阶温度项的电流,从而在输出电阻上转化为电压补偿三极管的高阶温度项,进而使得带隙具有较低的温度系数。之后在输... 为了提高DC-DC转换器的性能,提出了一种电压带隙基准。通过调节参数抵消掉两路电流的一阶温度项,得到了只具有常数项和高阶温度项的电流,从而在输出电阻上转化为电压补偿三极管的高阶温度项,进而使得带隙具有较低的温度系数。之后在输出端加上RC滤波器,使得高频段的电源抑制比得到提升。同时为了探索带隙在低功耗下的工作特性,几乎将所有MOS管置于亚阈值区,达到降低静态电流的效果。基于TSMC 0.18μm CMOS工艺完成了电路的设计与仿真,结果表明,在1.8 V的电源电压下,带隙输出为1.256 V;在-40~140℃的变化范围内,温度系数为6.3×10^(-6)℃^(-1);通过增加RC滤波器,高频电源抑制比为-65 dB@10 MHz;而且整个带隙的静态电流仅有6.2μA。 展开更多
关键词 带隙基准 温度补偿 亚阈值 温度系数
下载PDF
模拟集成电路设计课程实验项目驱动式教学改革
7
作者 刘海涛 唐枋 +2 位作者 林智 黄兴发 甘平 《实验室研究与探索》 CAS 北大核心 2024年第4期117-120,共4页
基于高校模拟集成电路设计课程实验项目分散且教学目标不明确,缺乏系统性和工程应用性,提出了项目驱动式教学改革。以与企业合作的工程项目为基础设立实验项目,并分解成由易及难的多个实验题目,分阶段、分步骤完成实验内容,最终完成模... 基于高校模拟集成电路设计课程实验项目分散且教学目标不明确,缺乏系统性和工程应用性,提出了项目驱动式教学改革。以与企业合作的工程项目为基础设立实验项目,并分解成由易及难的多个实验题目,分阶段、分步骤完成实验内容,最终完成模拟集成电路设计全流程实验,以“带隙基准电压源芯片全定制设计实验”为例阐述了实施步骤。课程实验项目采用驱动式教学加深了学生对课程内容的理解,有助于培养学生扎实的工程实践能力。 展开更多
关键词 模拟集成电路 课程实验 项目驱动式 带隙基准电压源 全定制设计
下载PDF
一种新型带曲率补偿的带隙基准
8
作者 李新 高梦真 杨森林 《电子元件与材料》 CAS 北大核心 2024年第7期878-883,共6页
针对传统带隙基准存在温度漂移大以及电源抑制比低的问题,提出了一种新型的带曲率补偿的带隙基准电压源。采用基极电流补偿以及曲率补偿技术对传统带隙基准结构进行改进。设计了低失配改进电路、低温漂改进以及启动电路等。利用共源共... 针对传统带隙基准存在温度漂移大以及电源抑制比低的问题,提出了一种新型的带曲率补偿的带隙基准电压源。采用基极电流补偿以及曲率补偿技术对传统带隙基准结构进行改进。设计了低失配改进电路、低温漂改进以及启动电路等。利用共源共栅电流镜技术和负反馈网络保证带隙基准输出电压,极大程度降低了运放失调电压对带隙基准电压的干扰,实现了低温漂特性。基于东部高科0.18μm BCD工艺,在Cadence Spectre下进行仿真。仿真结果表明:该带隙基准电路在-40~150℃温度范围内,输入电压为5 V,输出电压稳定在1.192 V;温度系数为4.84×10^(-6)/℃;在低频时电源抑制比为-78 dB。 展开更多
关键词 带隙基准 基极电流补偿 曲率补偿 低温度系数 电源抑制比
下载PDF
体硅CMOS工艺下一种带隙基准的单粒子辐射特性分析
9
作者 文溢 陈建军 +3 位作者 梁斌 池雅庆 邢海源 姚啸虎 《国防科技大学学报》 EI CAS CSCD 北大核心 2024年第4期169-174,共6页
为了分析带隙基准(bandgap reference,BGR)在太空环境等极端条件下的单粒子辐射特性,分别在65 nm和28 nm体硅CMOS工艺下设计实现了一款BGR试验芯片,并采用脉冲激光单粒子模拟试验研究了其单粒子辐射特性。试验结果发现,当脉冲激光能量... 为了分析带隙基准(bandgap reference,BGR)在太空环境等极端条件下的单粒子辐射特性,分别在65 nm和28 nm体硅CMOS工艺下设计实现了一款BGR试验芯片,并采用脉冲激光单粒子模拟试验研究了其单粒子辐射特性。试验结果发现,当脉冲激光能量足够高时,BGR的输出电压显著增加,且退火后电压不能恢复,表明BGR发生了单粒子硬损伤(single-event hard damage,SHD),进一步的试验研究证明BGR中的三极管是诱发SHD的敏感器件。该研究为在体硅CMOS工艺下对BGR进行抗SHD加固设计提供了重要理论参考。 展开更多
关键词 带隙基准 单粒子硬损伤 脉冲激光试验 体硅CMOS工艺
下载PDF
一种精确分段补偿的带隙基准电压源设计
10
作者 何浩 冯全源 《电子元件与材料》 CAS 北大核心 2024年第3期328-334,共7页
针对传统的带隙基准电压的温漂系数较高的问题,设计了一种低温漂系数的带隙基准电压源。分别引入正负温度系数电流在高温和低温阶段对带隙基准电压进行线性补偿。NPN管作为开关管,通过工作在线性区的NMOS管作为等效电阻将正负温度系数... 针对传统的带隙基准电压的温漂系数较高的问题,设计了一种低温漂系数的带隙基准电压源。分别引入正负温度系数电流在高温和低温阶段对带隙基准电压进行线性补偿。NPN管作为开关管,通过工作在线性区的NMOS管作为等效电阻将正负温度系数电流转换成基极电压,控制NPN管导通和截止,进而控制开始和结束补偿的温度,实现精确补偿。基于SMIC 0.18μm工艺通过Cadence进行仿真。仿真结果为:在输入电压5 V时,温度在-40~125℃内,输出电压经过精确补偿后,温漂系数从16.48×10^(-6)/℃下降到0.829×10^(-6)/℃。输出基准电压最大仅变化152μV。在室温下,低频时电源抑制比为73.7 dB,电压源可以在2.8~7.5 V稳定工作。 展开更多
关键词 带隙基准 精确补偿 温漂系数 分段补偿
下载PDF
一种采用分段温度补偿的低温漂带隙基准源
11
作者 席银征 李楠 刁节涛 《微电子学与计算机》 2024年第1期118-125,共8页
提出了一款宽温度范围、低温漂系数的带隙基准源。以Banba结构的带隙基准源作为核心电路,产生开口向下的抛物线状输出基准电压,将抛物线顶点向高温段移动,使输出基准电压的高温段趋于平缓,利用分段温度补偿技术对低温段进行曲率补偿,补... 提出了一款宽温度范围、低温漂系数的带隙基准源。以Banba结构的带隙基准源作为核心电路,产生开口向下的抛物线状输出基准电压,将抛物线顶点向高温段移动,使输出基准电压的高温段趋于平缓,利用分段温度补偿技术对低温段进行曲率补偿,补偿电流由不同温度系数的电流相减产生,有效降低了温漂系数,并拓宽了带隙基准源工作的温度范围。在0.18μm的标准互补金属氧化物半导体(CMOS)工艺下进行电路性能验证,仿真结果表明,在-50~150℃的温度范围内,提出的带隙基准源的温漂系数为0.65 ppm/℃,在1.8 V的电源电压下输出电压为760 mV,版图面积仅为0.01 mm^(2)。 展开更多
关键词 带隙基准源 分段温度补偿 温漂系数 宽温度范围 互补金属氧化物半导体(CMOS)
下载PDF
基于ASL1000的Bandgap Trim 设计及其算法研究 被引量:2
12
作者 付贤松 马富民 +2 位作者 田会娟 杜桥 罗涛 《固体电子学研究与进展》 CAS 北大核心 2019年第1期54-58,76,共6页
在芯片生产过程中,由于工艺的影响,带隙基准电压V_(BG)会存在偏差。在芯片测试阶段,需要对V_(BG)进行trim修调,使其满足芯片参数要求。简要分析了带隙基准电压误差的来源,提出了一种E-Fuse修调电路,通过程序中的代码控制修调电阻的大小,... 在芯片生产过程中,由于工艺的影响,带隙基准电压V_(BG)会存在偏差。在芯片测试阶段,需要对V_(BG)进行trim修调,使其满足芯片参数要求。简要分析了带隙基准电压误差的来源,提出了一种E-Fuse修调电路,通过程序中的代码控制修调电阻的大小,使V_(BG)满足要求。同时,在该修调电路的基础上,采用了一种新型算法,使得测试芯片V_(BG)的时间缩短了近558 ms,减少了测试时间,降低了测试成本。 展开更多
关键词 带隙基准电压 E-Fuse 修调电路 算法
下载PDF
一种3×10^(-6)/℃的超低温漂带隙基准源
13
作者 娄义淳 杜承钢 +3 位作者 闵睿 郑倩 杨发顺 马奎 《半导体技术》 CAS 北大核心 2024年第8期742-748,共7页
基于40 V双极型工艺,利用Brokaw型带隙基准源模型,设计了一种宽输入电压范围、超低温漂的带隙基准源。在Brokaw模型的基础上改进核心带隙基准电路设计,使用不同温度系数电阻的补偿方法对基准源的温漂进行二阶补偿;偏置电路使用改进的基... 基于40 V双极型工艺,利用Brokaw型带隙基准源模型,设计了一种宽输入电压范围、超低温漂的带隙基准源。在Brokaw模型的基础上改进核心带隙基准电路设计,使用不同温度系数电阻的补偿方法对基准源的温漂进行二阶补偿;偏置电路使用改进的基极-发射极电压作为电流源,利用电流镜为其他模块提供电流;在钳位运放中引入负反馈,以提高电路的输入电压范围。芯片实测数据表明,在4~36 V的工作电压范围内,2.5 V和3 V输出电压的温漂系数均小于3×10^(-6)/℃;2.5 V和3 V输出电压的线性调整率分别为7.3μV/V和2.5μV/V,实现了超低的温度漂移和线性调整率。 展开更多
关键词 双极型 带隙基准源 超低温漂 Brokaw模型 二阶补偿
下载PDF
一种低成本高精度欠压保护电路
14
作者 张睿宸 隋继超 +1 位作者 贺章擎 万美琳 《微电子学与计算机》 2024年第7期74-80,共7页
提出了一种低成本、高精度欠压保护电路。采用负反馈电路将电源采样电压、带隙基准负温度系数电压和带隙基准正温度系数电压分散于两条不同的支路中;通过对电阻比例进行合理的设计,两条支路的输出电压差能够同时包含电源的采样电压和精... 提出了一种低成本、高精度欠压保护电路。采用负反馈电路将电源采样电压、带隙基准负温度系数电压和带隙基准正温度系数电压分散于两条不同的支路中;通过对电阻比例进行合理的设计,两条支路的输出电压差能够同时包含电源的采样电压和精准的带隙基准电压。在采用比较器对该两条支路输出电压差进行比较后,等效实现了对电源采样电压和基准电压的比较。所提电路结构简单,避免使用了启动电路、偏置电路等辅助电路,精准地实现电源电压与基准电压的比较,同时实现了高精度和低成本。基于HHGRACE 0.11μm工艺对上述欠压保护电路进行了设计和版图实现。后仿真结果显示,当电源电压正常为3.60 V,欠压保护点下降阈值设计为2.44 V,上升阈值设计为2.50 V时,在不同工艺角情况下,温度范围为-40℃~125℃时,欠压点最大偏差为120 mV(6σ),功耗为21μW,整个电路的面积为18000μm^(2)。 展开更多
关键词 欠压保护 带隙基准 CMOS工艺 低成本 高精度
下载PDF
一种带曲率补偿的低功耗带隙基准设计
15
作者 张祖静 冯全源 刘恒毓 《微电子学》 CAS 北大核心 2024年第1期54-59,共6页
为了改善传统带隙基准中运放输入失调影响电压精度和无运放带隙基准电源抑制差的问题,设计了一款基于0.35μm BCD工艺的自偏置无运放带隙基准电路。提出的带隙基准源区别于传统运放箝位,通过负反馈网络输出稳定的基准电压,使其不再受运... 为了改善传统带隙基准中运放输入失调影响电压精度和无运放带隙基准电源抑制差的问题,设计了一款基于0.35μm BCD工艺的自偏置无运放带隙基准电路。提出的带隙基准源区别于传统运放箝位,通过负反馈网络输出稳定的基准电压,使其不再受运算放大器输入失调电压的影响;在负反馈环路与共源共栅电流镜的共同作用下,增强了输出基准的抗干扰能力,使得电源抑制能力得到了保证;同时采用指数曲率补偿技术,使得所设计的带隙基准源在宽电压范围内有良好的温度特性;且采用自偏置的方式,降低了静态电流。仿真结果表明,在5 V电源电压下,输出带隙基准电压为1.271 V,在-40~150℃工作温度范围内,温度系数为5.46×10^(-6)/℃,电源抑制比为-87 dB@DC,静态电流仅为2.3μA。该设计尤其适用于低功耗电源管理芯片。 展开更多
关键词 带隙基准 无运放 自偏置 指数曲率补偿 负反馈 温度系数 电源抑制 低功耗
下载PDF
一种热释电红外控制芯片设计
16
作者 吴航杰 钟晟 魏榕山 《电视技术》 2024年第3期65-70,74,共7页
热释电红外技术已广泛应用于交通出行和智能家居等领域。用于接收、放大、处理热释电红外传感器输入信号的控制芯片的优劣,是衡量热释电红外产品性能的重要标准。设计出一款用于照明控制、防盗报警等领域的热释电红外控制芯片。该芯片... 热释电红外技术已广泛应用于交通出行和智能家居等领域。用于接收、放大、处理热释电红外传感器输入信号的控制芯片的优劣,是衡量热释电红外产品性能的重要标准。设计出一款用于照明控制、防盗报警等领域的热释电红外控制芯片。该芯片是一款基于5 V 1P3M CMOS工艺的低静态功耗、芯片面积小的热释电红外控制芯片,只有8个引脚,外围器件少,可与传感器合封,具有小型化,能有效抑制手机、Wi-Fi等射频干扰的优势。仿真结果表明,芯片的静态功耗小于20μA,动态功耗小于1 mA,在3.0~5.5 V电压范围内能正常工作,有效面积约为0.309 mm^(2)。 展开更多
关键词 热释电红外 灵敏度可调 带隙基准电流源 环形振荡器 模数转换器
下载PDF
一种Brokaw结构的斩波稳定型带隙基准源设计
17
作者 邬森宇 刘一婷 《微处理机》 2024年第2期8-12,共5页
针对传统带隙基准电压源在工艺误差的影响下输出电压精度较低的问题,设计一款低失调电压斩波稳定型带隙基准电压源。该带隙基准电压源包含带隙基准源核心、基准电流源、折叠式共源共栅放大器、斩波器、陷波滤波器等,通过斩波器和陷波滤... 针对传统带隙基准电压源在工艺误差的影响下输出电压精度较低的问题,设计一款低失调电压斩波稳定型带隙基准电压源。该带隙基准电压源包含带隙基准源核心、基准电流源、折叠式共源共栅放大器、斩波器、陷波滤波器等,通过斩波器和陷波滤波器配合使用滤除掉放大器的失调电压和低频噪声。使用TSMC 0.18μm CMOS工艺,在Cadence Virtuoso平台进行验证,仿真结果表明该带隙基准源能稳定输出1.228V基准电压,且具有较小的失调电压和较小的低频噪声,适用于高精度的应用场合。 展开更多
关键词 斩波调制 带隙基准 低失调 低噪声
下载PDF
一种低压高PSRR电流模带隙基准电压源的设计
18
作者 杨艳军 张成彬 +1 位作者 陈鸣 贺娟 《集成电路应用》 2024年第1期30-32,共3页
阐述一种改进型电流模带隙基准,通过改变传统结构中电流镜的比例,显著地提高了基准电压的PSRR。采用55nm CMOS工艺同时设计了这两种带隙基准电路,电源电压均为1.2V,输出基准电压为0.6V。Cadence仿真结果表明,传统电流模带隙基准和改进... 阐述一种改进型电流模带隙基准,通过改变传统结构中电流镜的比例,显著地提高了基准电压的PSRR。采用55nm CMOS工艺同时设计了这两种带隙基准电路,电源电压均为1.2V,输出基准电压为0.6V。Cadence仿真结果表明,传统电流模带隙基准和改进型电流模带隙基准在10Hz的PSRR分别为-63.7dB和-129.4dB,在-40~125℃的温度范围内,其温度系数分别为10.4ppm/℃和19.5ppm/℃。 展开更多
关键词 电子器件 带隙基准 电源抑制比 电流模式 温度系数
下载PDF
一种宽输入范围高PSR带隙基准电路设计
19
作者 李思源 李亚军 +1 位作者 张有涛 钱峰 《电子技术应用》 2024年第4期38-43,共6页
从DC-DC芯片电路的实际设计需求出发,设计了一款输入电压范围在2.5~15 V的带隙基准电路。通过预调节电路的设计,带隙基准核输出的基准电压转化为一个稳定的电流源,形成的负反馈结构给带隙基准核自身提供供电电压,提高了电源电压范围上限... 从DC-DC芯片电路的实际设计需求出发,设计了一款输入电压范围在2.5~15 V的带隙基准电路。通过预调节电路的设计,带隙基准核输出的基准电压转化为一个稳定的电流源,形成的负反馈结构给带隙基准核自身提供供电电压,提高了电源电压范围上限;通过电压选择电路,在电源电压低于5 V时使带隙基准核直接由电源电压供电,拓宽了电源电压范围的下限。同时,预调节电路和带隙基准核中共源共栅结构为电路带来了良好的电源抑制特性。设计基于0.25μm BCD工艺,完成了原理图、版图设计以及仿真,结果表明设计在-55℃~125℃的温度范围内,可以输出稳定的0.8 V电压,温度系数为7.78 ppm/℃;低频条件下PSR达到159 dB,线性调整率为0.0012%。 展开更多
关键词 带隙基准 PSR 预调节电路 电压选择电路
下载PDF
一种高电源抑制比快速启动的带隙基准的设计
20
作者 吴宏元 张章 +1 位作者 程威 马永波 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第6期762-766,共5页
文章采用5 V、0.35μm CMOS工艺,设计一种适用于低噪声高速系统的带隙基准电压源电路。为了保证电路具有较高的电源抑制比(power supply rejection ratio,PSRR),设计一种抑制电源电压波动的负反馈回路,并且在电路中采用具有较高增益的... 文章采用5 V、0.35μm CMOS工艺,设计一种适用于低噪声高速系统的带隙基准电压源电路。为了保证电路具有较高的电源抑制比(power supply rejection ratio,PSRR),设计一种抑制电源电压波动的负反馈回路,并且在电路中采用具有较高增益的两级放大器结构。针对某些系统快速启动的需求,设计快速启动电路,当电源上电时启动电路直接作用于基准电压,加速带隙基准电路的启动,在电路正常启动后通过开关管使启动电路停止工作。仿真结果表明,温度在-40~125℃范围内,带隙基准的温漂系数为13.05×10^(-6)℃^(-1);低频时PSRR为100.6 dB;线性调整率(line regulation,LNR)为0.024 mV/V;启动时间为4μs。 展开更多
关键词 电源抑制比(PSRR) 快速启动 带隙基准 负反馈回路 温漂系数 线性调整率(LNR)
下载PDF
上一页 1 2 36 下一页 到第
使用帮助 返回顶部