期刊文献+
共找到79篇文章
< 1 2 4 >
每页显示 20 50 100
广义Gamma分布弱湍流环境含指向误差串行中继水下无线光通信系统误码性能分析
1
作者 王懿旭 李岳衡 +1 位作者 黄平 居美艳 《光子学报》 EI CAS CSCD 北大核心 2024年第2期37-51,共15页
鉴于目前普遍选用的水下弱湍流模型无法准确拟合实测数据的缺陷,选取经实验测试验证的广义Gamma分布来表征海洋弱湍流,以期合理评估受湍流等因素影响的水下无线光通信系统的误码性能。提出一种包含广义Gamma分布弱湍流、零/非零视轴指... 鉴于目前普遍选用的水下弱湍流模型无法准确拟合实测数据的缺陷,选取经实验测试验证的广义Gamma分布来表征海洋弱湍流,以期合理评估受湍流等因素影响的水下无线光通信系统的误码性能。提出一种包含广义Gamma分布弱湍流、零/非零视轴指向误差以及无衰落信道冲激响应隐路径损耗和多径效应的混合衰落信道模型,据此推导混合衰落串行中继无线光通信系统平均误码率的数学闭型表达;通过数值仿真验证所推导的误码率理论表达式的准确性,并考察不同系统核心参数对误码率的影响。研究结果表明:串行中继节点的引入可有效提高系统的误码性能,以零视轴指向误差、最终传输距离达45 m、误码率需求10-3为例,引入1至3个串行中继节点后,系统从一开始的无法工作,变为所需的发射功率分别降低至24 dBm、12 dBm和6 dBm;而光源初始发散角增大导致的无衰落信道冲激响应时延扩展,即符号间干扰,则会严重降低此性能改善。 展开更多
关键词 水下无线光通信 串行中继 性能分析 误码率 广义Gamma分布
下载PDF
基于通用异步收发器的高速SerDes测试
2
作者 柏娜 朱非凡 +2 位作者 许耀华 王翊 陈冬 《电子与封装》 2023年第10期14-20,共7页
提出了一种基于通用异步收发器(UART)的高速串行解串器(SerDes)的调试方法。由于SerDes在封装过程中管脚数量有限,难以把物理层(PHY)的测试点全部引出作为测试芯片的管脚。为了解决此问题,引入了UART模块作为PHY与外界通信的转换模块。... 提出了一种基于通用异步收发器(UART)的高速串行解串器(SerDes)的调试方法。由于SerDes在封装过程中管脚数量有限,难以把物理层(PHY)的测试点全部引出作为测试芯片的管脚。为了解决此问题,引入了UART模块作为PHY与外界通信的转换模块。针对待测的SerDes IP制定测试方案,此方案将UART等模块与待测IP级联,并通过UART模块将SerDes调试所需的配置参数传输到PHY的控制寄存器,从而在控制寄存器的控制下完成对PHY内部寄存器的读写操作。在1.25 Gbit/s、20 bit的工作模式下,完成对SerDes误码率的测试,实现了对SerDes芯片参数的动态调试,大大减少了测试复杂度和测试时间。 展开更多
关键词 串行解串器 通用异步收发器 环回功能 误码率 内建自测试
下载PDF
在FPGA上实现FFT的高效串行流水线结构 被引量:1
3
作者 朱永前 李霄 《火控雷达技术》 2023年第2期61-65,共5页
提出在FPGA上实现频域切分基4-FFT的一种设计方案,采用串行流水线结构,适用于连续信号的分段FFT。通过巧妙设计每级蝶形变换的数据序列,无需码位倒置排序即可得到自然序FFT结果,与码位倒置排序实现方法相比,节省硬件资源同时降低运算时... 提出在FPGA上实现频域切分基4-FFT的一种设计方案,采用串行流水线结构,适用于连续信号的分段FFT。通过巧妙设计每级蝶形变换的数据序列,无需码位倒置排序即可得到自然序FFT结果,与码位倒置排序实现方法相比,节省硬件资源同时降低运算时间。该结构可直接用于4的次幂点FFT,且稍加改动即可用于2的次幂非4的次幂点FFT。 展开更多
关键词 快速傅里叶变换 流水线 串行 码位倒置
下载PDF
基于FPGA的异步串口通信波特率自动检测技术 被引量:2
4
作者 陈虎 《应用科技》 CAS 2023年第2期60-65,共6页
针对常规串口通信波特率检测效率低、软件移植性差,甚至占用中央处理器(CPU)硬件资源等问题,本文基于现场可编程逻辑门阵列(FPGA)技术,结合Verilog HDL语言设计了一种异步串口通信波特率自动检测方法,可实现快速、准确检测异步串口通信... 针对常规串口通信波特率检测效率低、软件移植性差,甚至占用中央处理器(CPU)硬件资源等问题,本文基于现场可编程逻辑门阵列(FPGA)技术,结合Verilog HDL语言设计了一种异步串口通信波特率自动检测方法,可实现快速、准确检测异步串口通信的波特率值。通过统计异步串口通信中每个高低电平脉冲宽度,并比较脉冲宽度的数值,得到异步串口通信过程中最小的脉冲宽度。利用不同波特率的每个比特位宽与时间的关系,计算最小电平脉宽对应的波特率。仿真和测试结果表明,FPGA通过接收异步串口通信的数据,能实现异步串口通信波特率的自动检测,最大误差不超过1%,不依赖CPU,具有高效和准确的特点。 展开更多
关键词 异步串口通信 波特率 比特率 现场可编程逻辑门阵列 Verilog HDL语言 位宽 脉冲宽度
下载PDF
基于FPGA的高速串行收发器TLK2711全双工通信协议设计 被引量:3
5
作者 杜建鹏 《电气传动自动化》 2023年第5期33-37,73,共6页
针对并行传输技术在高速数据传输中存在的问题,本文以SerDes器件TLK2711作为高速串行数据传输的物理层,在FPGA中设计并实现高速串行数据传输链路层协议,该协议为轻量级的点对点全双工串行通信协议。文中对协议的实现进行了详细的描述,... 针对并行传输技术在高速数据传输中存在的问题,本文以SerDes器件TLK2711作为高速串行数据传输的物理层,在FPGA中设计并实现高速串行数据传输链路层协议,该协议为轻量级的点对点全双工串行通信协议。文中对协议的实现进行了详细的描述,对设计的协议进行了功能仿真和实物测试,经测试该通信协议在TLK2711硬件的基础上能够实现最高2.7Gbps的数据传输速率,误码率小于10^(-12)。 展开更多
关键词 串行通信协议 全双工通信 串行收发器 TLK2711 误码率
下载PDF
一种具有系统加速功能的机载智能IO模块设计
6
作者 杨东亮 赵君 +1 位作者 艾铁柱 王建生 《山西电子技术》 2023年第1期4-6,共3页
针对传统机载IO模块在工作中占用大量主处理器计算资源,且软硬件开发工作耦合度较高的问题,设计了一种机载智能IO模块。机载智能IO模块以可编程逻辑电路为控制中枢,实现完全自主的运行方式,具有状态机,状态1为周期运行模式,状态2为机内... 针对传统机载IO模块在工作中占用大量主处理器计算资源,且软硬件开发工作耦合度较高的问题,设计了一种机载智能IO模块。机载智能IO模块以可编程逻辑电路为控制中枢,实现完全自主的运行方式,具有状态机,状态1为周期运行模式,状态2为机内自检测模式,为每种状态设计了时间轴,并创建了基于同步串行数据总线的机载智能IO模块与主处理模块的实时信息交互机制。机载智能IO模块具有自主化、智能化、数字化的特点,可有效提升机载机电管理设备的系统运行效率,并降低机载机电管理设备的软件开发难度。 展开更多
关键词 机载智能IO模块 可编程逻辑电路 机内自检测 状态机 时间轴 同步串行数据总线
下载PDF
一种基于FPGA的高速并行传输系统设计
7
作者 毕涛 刘迪 +1 位作者 张大为 葛宝川 《现代信息科技》 2023年第1期58-60,63,共4页
该系统使用FPGA芯片完成了高速并行传输系统设计,其由并行数据发送端、并行数据信道、并行数据接收端和数据分析显示装置四部分构成。并行数据发送端实现海明编码和数据格式转变的功能;并行数据信道由7根同轴电缆及相应电路组成;接收端... 该系统使用FPGA芯片完成了高速并行传输系统设计,其由并行数据发送端、并行数据信道、并行数据接收端和数据分析显示装置四部分构成。并行数据发送端实现海明编码和数据格式转变的功能;并行数据信道由7根同轴电缆及相应电路组成;接收端进行故障检测、数据同步提取、抽样判决和校验纠错。在传输过程中实时监测数据状态,最后通过RS232串口发送给PC机用于检测误码率。系统创新地使用了“多采样点判决算法”,降低了传输过程中的误码率。 展开更多
关键词 现场可编门阵列 并行数据传输 误码率 海明码 串行通信
下载PDF
HD-SDI数字视频信号处理及传输的FPGA设计与实现 被引量:5
8
作者 李鸿强 苗长云 +1 位作者 刘晓军 仪鲁男 《计算机应用研究》 CSCD 北大核心 2007年第10期269-272,共4页
设计了一种符合SMPTE292M标准的高清晰度数字电视信号采集传输用的HD-SDI卡,介绍了其电路结构,对HD-SDI中的视频数据、视频定时基准码、行号数据、校验码进行了分析,并就数字视频识别和提取模块、DMA传输模块和PLX9656局部总线到Avalon... 设计了一种符合SMPTE292M标准的高清晰度数字电视信号采集传输用的HD-SDI卡,介绍了其电路结构,对HD-SDI中的视频数据、视频定时基准码、行号数据、校验码进行了分析,并就数字视频识别和提取模块、DMA传输模块和PLX9656局部总线到Avalon总线的转换模块进行了设计。FPGA采用Altera公司的StratixEP1S25,实验调试结果表明,HD-SDI数字视频信号处理及传输工作稳定可靠。 展开更多
关键词 高清晰度电视 比特串行数字接口 HD-SDI 现场可编程门阵列
下载PDF
基于位串行分布式算法和FPGA实现FIR电路的研究 被引量:14
9
作者 郭继昌 李香萍 滕建辅 《电子测量与仪器学报》 CSCD 2001年第2期15-21,共7页
本文提出了一种采用现场可编程门阵列器件FPGA实现FIR数字滤波器硬件电路的方案 ,该方案基于只读存储器ROM查找表的位串行分布式算法。并以一个十六阶低通FIR数字滤波器电路的实现为例说明了设计过程 ,所设计电路通过了软件验证和硬件仿... 本文提出了一种采用现场可编程门阵列器件FPGA实现FIR数字滤波器硬件电路的方案 ,该方案基于只读存储器ROM查找表的位串行分布式算法。并以一个十六阶低通FIR数字滤波器电路的实现为例说明了设计过程 ,所设计电路通过了软件验证和硬件仿真 ,结果表明电路工作正确可靠 ,满足设计要求。 展开更多
关键词 FPGA ROM查找表 位串行分布式算法 FIR数字滤波器
下载PDF
超高速全并行快速傅里叶变换器 被引量:4
10
作者 陈杰男 费超 +3 位作者 袁建生 曾维棋 卢浩 胡剑浩 《电子与信息学报》 EI CSCD 北大核心 2016年第9期2410-2414,共5页
设计和实现超高速快速傅里叶变换器(FFT)在雷达与未来无线通信等系统中具有重要意义。该文提出首个全并行架构的FFT处理器,其避免了复杂的路由寻址以及数据访问冲突等问题,基于较大基进行分解降低运算复杂度。由于旋转因子已知和固定,... 设计和实现超高速快速傅里叶变换器(FFT)在雷达与未来无线通信等系统中具有重要意义。该文提出首个全并行架构的FFT处理器,其避免了复杂的路由寻址以及数据访问冲突等问题,基于较大基进行分解降低运算复杂度。由于旋转因子已知和固定,大量的乘法转化为了定系数乘法。同时由于采用了串行的计算单元,在达到全并行结构的高速度同时硬件复杂度相对较低;所有的硬件计算单元处于满载的条件,其硬件效率能达到100%。根据实际的实现结果,所提出的512点FFT处理器结构能够达到5.97倍速度面积比的提升,同时硬件开销仅占用了Xilinx V7-980t FPGA 30%的查找表资源与9%的寄存器资源。 展开更多
关键词 快速傅里叶变换 全并行 比特串行计算 常系数乘法
下载PDF
基于FPGA的镜像阈值层叠滤波器实现方法 被引量:6
11
作者 赵春晖 王炜薇 崔颖 《电子测量与仪器学报》 CSCD 2009年第11期42-47,共6页
镜像阈值层叠滤波器克服了传统阈值层叠滤波器在频率响应上的局限性,增强了滤波器的频率选择能力。本文采用位串行结构(bit-serial)和半位元组串行结构(nibble-serial)在FPGA上实现镜像阈值层叠滤波器。对于数据宽度为k的图像数据,位串... 镜像阈值层叠滤波器克服了传统阈值层叠滤波器在频率响应上的局限性,增强了滤波器的频率选择能力。本文采用位串行结构(bit-serial)和半位元组串行结构(nibble-serial)在FPGA上实现镜像阈值层叠滤波器。对于数据宽度为k的图像数据,位串行结构通过一个二进制处理单元的k次循环就可实现滤波,并且k是可变的。半位元组串行结构是串行处理和并行处理的折衷形式,通过将数据字长分组来缩短滤波时间。最后给出两种实现结构的系统设计方案及仿真结果,并比较二者在滤波速度与占用面积上的差别。 展开更多
关键词 镜像阈值层叠滤波器 FPGA 位串行结构 半位元组串行结构 图像处理
下载PDF
实现Reed Solomon码译码的新电路——在普通基上用“比特串行乘法电路”实现RS码译码 被引量:8
12
作者 邹世开 《电子学报》 EI CAS CSCD 北大核心 1999年第10期87-90,共4页
本文推出了在域GF(2 m)上用于RS码译码的两种新电路:普通基“比特串行序列乘法电路”和“比特串行乘法累加电路”,基本上以m 个与门代替了两个任意元素相乘的复杂乘法器,使译码电路大大简化.作为一个应用实例,详细阐明了... 本文推出了在域GF(2 m)上用于RS码译码的两种新电路:普通基“比特串行序列乘法电路”和“比特串行乘法累加电路”,基本上以m 个与门代替了两个任意元素相乘的复杂乘法器,使译码电路大大简化.作为一个应用实例,详细阐明了用它们构造的RS码纠删/纠错译码各步电路. 展开更多
关键词 普通基 RS码译码 译码器 乘法器
下载PDF
一种串行通信的误码率测试方法 被引量:8
13
作者 沈瀚涛 孙学聪 朱蕊蘋 《现代防御技术》 北大核心 2013年第4期110-114,153,共6页
针对目前导弹系统RS-422,RS-485等串行通信总线的误码率测试没有统一、科学、客观的测试方法与测试仪器,提出一种基于通信设备内部自身通信验证的误码率测试方法,该方法采用通讯设备的自闭环链路实现收发端口互相校验,以半双工的工作方... 针对目前导弹系统RS-422,RS-485等串行通信总线的误码率测试没有统一、科学、客观的测试方法与测试仪器,提出一种基于通信设备内部自身通信验证的误码率测试方法,该方法采用通讯设备的自闭环链路实现收发端口互相校验,以半双工的工作方式,在多通道串行通信模块的通道之间建立发送-接收链路,基于伪随机码m序列为测试码流,利用统计学中的置信度原理,在保证测试结果的可信度前提下,定量地评估通信系统的质量,具备充分理论依据的基础上实现了低成本高效率的误码率测试。 展开更多
关键词 串行通信 误码率 M序列
下载PDF
基于32位数字信号处理器和16位同步串行模数转换器的配用电监控终端设计 被引量:4
14
作者 施慧 徐琳茜 田世明 《电网技术》 EI CSCD 北大核心 2007年第21期72-76,共5页
采用32位控制型数字信号处理器、32位嵌入式先进精简指令集处理器和具有16位精度的同步采样串行接口模数转换器,设计并实现了全隔离的配用电监控终端。在设计中使用多重软硬件抗干扰措施,提高了装置的可靠性;应用软硬件缓冲技术和优化... 采用32位控制型数字信号处理器、32位嵌入式先进精简指令集处理器和具有16位精度的同步采样串行接口模数转换器,设计并实现了全隔离的配用电监控终端。在设计中使用多重软硬件抗干扰措施,提高了装置的可靠性;应用软硬件缓冲技术和优化的历史数据查询算法提高了系统效率。采用GPRS作为通信手段,并对其应用可靠性进行了深入研究和实践。在定点数字信号处理器中采用C语言编程,提高了系统的可靠性和可维护性。 展开更多
关键词 配用电 监控终端 32位数字信号处理器 嵌入式先进精简指令集处理器 16位同步串行模数转换器 抗干扰 可靠性 缓冲技术:通用分组无线业务(GPRS)
下载PDF
一种基于FPGA+DSP的高速串口通信设计 被引量:7
15
作者 王蕾 李淑婧 《现代电子技术》 北大核心 2018年第15期22-25,30,共5页
介绍一种基于FPGA和DSP、高速串口驱动芯片、电源芯片、时钟芯片等硬件结构耦合设计的高速串口通信方法,使用芯片内核,通过软件编程实现高速串口通信平台。系统通过DSP进行通信数据组包、解析、纠错;FPGA实现高速率设计、串口时序转换... 介绍一种基于FPGA和DSP、高速串口驱动芯片、电源芯片、时钟芯片等硬件结构耦合设计的高速串口通信方法,使用芯片内核,通过软件编程实现高速串口通信平台。系统通过DSP进行通信数据组包、解析、纠错;FPGA实现高速率设计、串口时序转换、数据交互;结合高速串口驱动芯片和串口调试终端实现高速数据传输。装置通信速率可达到10 Mb/s,数据传输可靠性高,在机载和地面设备中可广泛应用。 展开更多
关键词 高速率 串口通信 DSP FPGA 误码率 可靠性
下载PDF
基于同步串行通信的汽车TPMS低功耗设计 被引量:2
16
作者 欧伟明 凌云 李圣清 《汽车安全与节能学报》 CAS CSCD 2018年第4期427-432,共6页
为了满足轮胎压力监测系统(TPMS)的低功耗设计要求,开展了对TPMS同步串行通信技术的研究。提出了TPMS硬件系统设计方案,给出了信源串行编码方法和解码方法,从而构造了一种特殊的信息帧,所述信息帧的数据波形中隐含了同步信号。结果表明... 为了满足轮胎压力监测系统(TPMS)的低功耗设计要求,开展了对TPMS同步串行通信技术的研究。提出了TPMS硬件系统设计方案,给出了信源串行编码方法和解码方法,从而构造了一种特殊的信息帧,所述信息帧的数据波形中隐含了同步信号。结果表明:与异步接收机/发射机(UART)串行通信技术相比较,TPMS轮胎传感发射器的无线传输效率提高29.4%,平均功耗降低2.62%。因而,本设计无线通信效率高,并且误码率低,能够满足所述的低功耗设计要求,具有推广应用价值。 展开更多
关键词 汽车 轮胎气压监测系统(TPMS) 同步串行通信 位元周期 微控制器(MCU)
下载PDF
用四位双向移位寄存器研制的直流电流方向模拟演示仪 被引量:1
17
作者 吴永熙 李朝明 《实验室研究与探索》 CAS 2002年第4期82-83,91,共3页
利用四位双向移位寄存器等电子元件可制作能直观显示直流电流方向的模拟演示仪。该文介绍仪器的工作原理。
关键词 四位双向移位寄存器 直流电流方向 模拟演示仪 工作原理 物理教学
下载PDF
一种简便的单片机串行通信参数自整定方法 被引量:3
18
作者 杨亚江 李国阳 韦 巍 《电测与仪表》 北大核心 2002年第5期51-54,共4页
介绍了一种简便的单片机串行通信速率、校验位自整定的设计方法。基于该方法设计了远程电话抄表系统。实践证明可以使得串行通讯设计变得简单,并能提高系统的传输速率和稳定性。
关键词 单片机 串行通信 波特率 校验位 自整定
下载PDF
单片机实现海明码纠错原理的研究 被引量:2
19
作者 张福军 宋铁军 刘坤 《自动化仪表》 CAS 北大核心 2012年第4期59-61,65,共4页
介绍了海明码的编码、解码、纠错原理及其构造方法,并将纠错原理应用于单片机之间的串行通信。阐述了发送机发送程序与接收机接收程序的流程,以及单片机实现海明码软件编码、解码的具体过程,并给出了找出一位差错并进行纠正的方法。该... 介绍了海明码的编码、解码、纠错原理及其构造方法,并将纠错原理应用于单片机之间的串行通信。阐述了发送机发送程序与接收机接收程序的流程,以及单片机实现海明码软件编码、解码的具体过程,并给出了找出一位差错并进行纠正的方法。该方法用于单片机遥测和遥控系统,具有高性价比、高可靠和操作简便的优点。 展开更多
关键词 单片机 海明码 校验位 状态码 编码 解码 串行通信
下载PDF
船载测控系统串行总线通信测试方法研究 被引量:2
20
作者 石启亮 韦应勇 胡新阳 《科学技术与工程》 北大核心 2015年第30期170-174,共5页
针对目前船载测控系统中RS-422等串行总线通信缺乏有效测试方法的问题,提出了一种基于测控系统内部设备间通信验证的测试方法,即采用设备间的自闭环链路实现收发端口数据互相校验。通过设计相应的测试软件,实施串行通信的误码率测试、... 针对目前船载测控系统中RS-422等串行总线通信缺乏有效测试方法的问题,提出了一种基于测控系统内部设备间通信验证的测试方法,即采用设备间的自闭环链路实现收发端口数据互相校验。通过设计相应的测试软件,实施串行通信的误码率测试、控制与响应时延测试、最小发令间隔测试和控制命令拥塞测试,从而定量地评估测控系统串行总线通信性能和质量。实践表明,该测试方法可以有效解决串行通信测试难题,实现低成本高效率的串行通信性能测试。 展开更多
关键词 测控系统 串行总线通信 误码率测试
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部