期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
Deterministic Circular Self Test Path 被引量:2
1
作者 文科 胡瑜 李晓维 《Tsinghua Science and Technology》 SCIE EI CAS 2007年第S1期20-25,共6页
Circular self test path (CSTP) is an attractive technique for testing digital integrated circuits(IC) in the nanometer era, because it can easily provide at-speed test with small test data volume and short test applic... Circular self test path (CSTP) is an attractive technique for testing digital integrated circuits(IC) in the nanometer era, because it can easily provide at-speed test with small test data volume and short test application time. However, CSTP cannot reliably attain high fault coverage because of difficulty of testing random-pattern-resistant faults. This paper presents a deterministic CSTP (DCSTP) structure that consists of a DCSTP chain and jumping logic, to attain high fault coverage with low area overhead. Experimental re- sults on ISCAS’89 benchmarks show that 100% fault coverage can be obtained with low area overhead and CPU time, especially for large circuits. 展开更多
关键词 very large scale integration (VLSI) test built-in-self-test (BIST) circular self test path DETERMINISTIC
原文传递
同步全扫描时序电路的TVAC测试方法
2
作者 靳立运 邝继顺 王伟征 《计算机工程》 CAS CSCD 北大核心 2011年第12期268-269,272,共3页
自反馈测试方法TVAC在时序电路中的应用研究还处于起步阶段。为此,研究其在同步全扫描时序电路测试中的应用,提出2种测试结构,并对ISCAS89电路进行实验。实验结果表明,与加权伪随机方法和循环自测试方法相比,该方法可用较少测试矢量达... 自反馈测试方法TVAC在时序电路中的应用研究还处于起步阶段。为此,研究其在同步全扫描时序电路测试中的应用,提出2种测试结构,并对ISCAS89电路进行实验。实验结果表明,与加权伪随机方法和循环自测试方法相比,该方法可用较少测试矢量达到较高故障覆盖率。 展开更多
关键词 内建自测试 全扫描测试 加权随机测试 循环自测试路径 自反馈测试
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部