期刊文献+
共找到18篇文章
< 1 >
每页显示 20 50 100
基于可控电流增益和稳定性分析五阶CPPLL的设计 被引量:2
1
作者 邓茜 刘江凡 +1 位作者 唐涛 梁小朋 《压电与声光》 CSCD 北大核心 2013年第3期458-462,共5页
考虑到可控电流增益技术对电荷泵锁相环性能的影响,该文提出了一种实用的五阶电荷泵锁相环(CPPLL)稳定因子和环路带宽的计算方法,并讨论了此算法快速跳频时稳定性差的原因。结合其他指标,有效减小了电荷泵(CP)电流变化对跳频稳定性的影... 考虑到可控电流增益技术对电荷泵锁相环性能的影响,该文提出了一种实用的五阶电荷泵锁相环(CPPLL)稳定因子和环路带宽的计算方法,并讨论了此算法快速跳频时稳定性差的原因。结合其他指标,有效减小了电荷泵(CP)电流变化对跳频稳定性的影响。仿真结果表明此设计方法的有效性和分析方法的正确性,这对五阶CPPLL系统设计和仿真有良好的借鉴作用。 展开更多
关键词 可控增益 稳定性 环路带宽 五阶电荷泵锁相环(cppll)
下载PDF
数字电视接收机中4阶CPPLL本振源的设计
2
作者 彭忠全 《大众科技》 2013年第11期91-93,共3页
在分析数字电视接收机前端4阶CPPLL基本工作原理的基础上,给出了一种实用的4阶CPPLL本振源的环路参数设计方法。用MATLAB编程PLL算法,然后采用ADS对系统稳定性及频域特性进行仿真,最后采用VC2003软件编写3阶无源环路滤波器设计软件,大... 在分析数字电视接收机前端4阶CPPLL基本工作原理的基础上,给出了一种实用的4阶CPPLL本振源的环路参数设计方法。用MATLAB编程PLL算法,然后采用ADS对系统稳定性及频域特性进行仿真,最后采用VC2003软件编写3阶无源环路滤波器设计软件,大大简化了4阶CPPLL设计,为类似的设计提供了良好的借鉴意义。 展开更多
关键词 4阶cppll 接收机 环路滤波器 稳定性
下载PDF
一种快速锁定双环路CPPLL的设计 被引量:1
3
作者 谢长生 于宗光 +2 位作者 蒋琦 王德龙 胡凯 《微处理机》 2017年第3期1-7,共7页
在FPGA芯片的发展中,为实现FPGA强大的功能和性能,在FPGA芯片上内置灵活、性能良好的锁相环来进行时钟管理。基于上述需求设计了一款应用于FPGA中的锁相环电路,该电路主体结构采用的是数模混合的三阶电荷泵锁相环电路,通过采用双环路和... 在FPGA芯片的发展中,为实现FPGA强大的功能和性能,在FPGA芯片上内置灵活、性能良好的锁相环来进行时钟管理。基于上述需求设计了一款应用于FPGA中的锁相环电路,该电路主体结构采用的是数模混合的三阶电荷泵锁相环电路,通过采用双环路和动态调节CP输出电流的电路结构扩大了输出时钟的频率输出范围、降低相位噪声、缩短PLL锁定时间,设计出的芯片功能和性能有了明显提高。 展开更多
关键词 FPGA器件 锁相环 电荷泵锁相环 双环路 快速锁定 相位噪声
下载PDF
提高串联型逆变器频率跟踪速度的研究 被引量:14
4
作者 李亚斌 彭咏龙 李和明 《电工技术学报》 EI CSCD 北大核心 2004年第11期77-81,共5页
分析了串联型逆变器频率跟踪电路的电路参数对逆变器运行的稳定性和动态性能的影响,提出了一种简单实用的变带宽电荷泵锁相环逆变控制方法,对其稳定性和动态响应能力进行了理论分析和仿真验证。仿真结果显示,该方法可以大大提高逆变器... 分析了串联型逆变器频率跟踪电路的电路参数对逆变器运行的稳定性和动态性能的影响,提出了一种简单实用的变带宽电荷泵锁相环逆变控制方法,对其稳定性和动态响应能力进行了理论分析和仿真验证。仿真结果显示,该方法可以大大提高逆变器频率跟踪速度,并且不会影响环路正常工作时的稳态误差和噪声抑制性能。 展开更多
关键词 串联型逆变器 频率跟踪 稳定性 动态性能 电荷泵锁相环
下载PDF
高阶电荷泵锁相环环路滤波器的设计 被引量:6
5
作者 赵益波 冯久超 《控制理论与应用》 EI CAS CSCD 北大核心 2011年第3期433-437,共5页
考虑到电荷泵锁相环离散采样特性,本文提出了高阶电荷泵锁相环环路滤波器的模块化设计方法.它可以将电荷泵锁相环设计成任意要求的阶和型.这样的锁相环既能消除相位抖动,又能跟踪大的频率阶跃或斜升的输入信号.通过对所设计的电荷泵锁... 考虑到电荷泵锁相环离散采样特性,本文提出了高阶电荷泵锁相环环路滤波器的模块化设计方法.它可以将电荷泵锁相环设计成任意要求的阶和型.这样的锁相环既能消除相位抖动,又能跟踪大的频率阶跃或斜升的输入信号.通过对所设计的电荷泵锁相环稳定性和特征分析,确定了环路参数的选择范围,得出n阶n型的锁相环均优于其他类型.对两种类型的电荷泵锁相环的仿真,结果表明了设计方法的有效性和分析方法的正确性.本文的设计方法为高阶电荷泵锁相环滤波器的设计提供了重要的参考和指导. 展开更多
关键词 电荷泵锁相环 环路滤波器 稳定性 相位抖动
下载PDF
10Gb/sCMOS时钟和数据恢复电路的设计 被引量:3
6
作者 陈莹梅 王志功 +2 位作者 赵海兵 章丽 熊明珍 《固体电子学研究与进展》 CAS CSCD 北大核心 2005年第4期494-498,共5页
介绍了利用0.18μmCMOS工艺实现了应用于光纤传输系统SDHSTM-64级别的时钟和数据恢复电路。采用了电荷泵锁相环(CPPLL)结构,CPPLL中的鉴相器能够鉴测相位产生超前滞后逻辑,采样数据具有1∶2分接的功能。振荡器采用全集成LC压控振荡器,... 介绍了利用0.18μmCMOS工艺实现了应用于光纤传输系统SDHSTM-64级别的时钟和数据恢复电路。采用了电荷泵锁相环(CPPLL)结构,CPPLL中的鉴相器能够鉴测相位产生超前滞后逻辑,采样数据具有1∶2分接的功能。振荡器采用全集成LC压控振荡器,鉴相器采用半速率的结构。对应于10Gb/s的PRBS数据(231-1),恢复出的5GHz时钟的相位噪声为-112dBc/Hz@1MHz,同时10Gb/s的PRBS数据分接出两路5Gb/s数据。芯片面积仅为1.00mm×0.8mm,电源电压1.8V时功耗为158mW。 展开更多
关键词 时钟和数据恢复 LC压控振荡器 电荷泵锁相环
下载PDF
电荷泵锁相环中相位噪声的抑制和讨论 被引量:3
7
作者 蒋召宇 李丽 +1 位作者 徐诺 高明伦 《现代电子技术》 2004年第12期13-16,21,共5页
旨在介绍一种抑制电荷泵锁相环 ( CPPL L)中相位噪声 ( Jitter)的电路结构。文章在分析 CPPL L 对 Jitter抑制原理的基础上 ,指出 Jitter虽然无法被环路自身的跟踪作用根除 ,但却可以通过对鉴频鉴相器 ( PF D)的改进而得到较好地抑制。... 旨在介绍一种抑制电荷泵锁相环 ( CPPL L)中相位噪声 ( Jitter)的电路结构。文章在分析 CPPL L 对 Jitter抑制原理的基础上 ,指出 Jitter虽然无法被环路自身的跟踪作用根除 ,但却可以通过对鉴频鉴相器 ( PF D)的改进而得到较好地抑制。为了验证改进电路的效果 ,文中给出了实验数据 ,实验结果证明新的电路结构可以较好地抑制 Jitter。 展开更多
关键词 电荷泵锁相环 相位噪声 鉴频鉴相器 鉴相死区
下载PDF
CMOS analog and mixed-signal phase-locked loops: An overview 被引量:4
8
作者 Zhao Zhang 《Journal of Semiconductors》 EI CAS CSCD 2020年第11期13-30,共18页
CMOS analog and mixed-signal phase-locked loops(PLL)are widely used in varies of the system-on-chips(SoC)as the clock generator or frequency synthesizer.This paper presents an overview of the AMS-PLL,including:1)a bri... CMOS analog and mixed-signal phase-locked loops(PLL)are widely used in varies of the system-on-chips(SoC)as the clock generator or frequency synthesizer.This paper presents an overview of the AMS-PLL,including:1)a brief introduction of the basics of the charge-pump based PLL,which is the most widely used AMS-PLL architecture due to its simplicity and robustness;2)a summary of the design issues of the basic CPPLL architecture;3)a systematic introduction of the techniques for the performance enhancement of the CPPLL;4)a brief overview of ultra-low-jitter AMS-PLL architectures which can achieve lower jitter(<100 fs)with lower power consumption compared with the CPPLL,including the injection-locked PLL(ILPLL),subsampling(SSPLL)and sampling PLL(SPLL);5)a discussion about the consideration of the AMS-PLL architecture selection,which could help designers meet their performance requirements. 展开更多
关键词 phase-locked loop(PLL) charge-pump based PLL(cppll) ultra-low-jitter PLL injection-locked PLL(ILPLL) subsampling PLL(SSPLL) sampling PLL(SPLL)
下载PDF
低抖动锁相环对微加速度计时钟性能的改善
9
作者 谭晓昀 刘晓为 纪勇 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2007年第5期835-837,共3页
通过对微加速度计时钟电路的研究,并和传统RC振荡器进行比较,提出了一种用于微加速度计的低频率抖动(Low-Jitter)的电荷泵锁相环电路.该电路包括无死区的鉴频鉴相器(PFD)、低通滤波器(LPF)、电荷泵(CP)、压控振荡器(VCO)及分频器组成.... 通过对微加速度计时钟电路的研究,并和传统RC振荡器进行比较,提出了一种用于微加速度计的低频率抖动(Low-Jitter)的电荷泵锁相环电路.该电路包括无死区的鉴频鉴相器(PFD)、低通滤波器(LPF)、电荷泵(CP)、压控振荡器(VCO)及分频器组成.仿真验证,电荷泵锁相环电路使微加速度计系统时钟的频率抖动从0.5 kHz改善为0.1 kHz以下,从而提高了微加速度计的噪声性能和灵敏度. 展开更多
关键词 电荷泵锁相环 微加速度计 鉴频鉴相器 低通滤波器 压控振荡器 频率抖动
下载PDF
一款适用于电荷泵锁相环的压控振荡器设计 被引量:1
10
作者 李容容 景鹏斌 《电子制作》 2022年第7期85-87,共3页
本文针对一款基于BCD350GE工艺的电荷泵锁相环提出了一种适用于它的VCO架构。本文提出的压控振荡器架构分为两部分,第一部分是V-I电路,主要功能是将控制电压转化为控制电流,其采用的差分对结构在保证电路转化过程中失真较小的同时又增... 本文针对一款基于BCD350GE工艺的电荷泵锁相环提出了一种适用于它的VCO架构。本文提出的压控振荡器架构分为两部分,第一部分是V-I电路,主要功能是将控制电压转化为控制电流,其采用的差分对结构在保证电路转化过程中失真较小的同时又增强了电路的噪声抑制性能。第二部分是振荡产生电路,原理是通过电流给电容充放电产生振荡信号,这个电路的特点是充电的同时也在放电,这一做法使得电路整体的连贯性增强,同时使得输出的波形也更加稳定、规整。采用Cadence软件对其进行仿真验证,保证能满足实际应用需求。其性能指标是:电源电压2.4V,频率调节范围6M~9MHz,功耗为0.648mW~0.3048mW。 展开更多
关键词 VCO V-I 差分结构 振荡电路 cppll
下载PDF
一种高性能4阶电荷泵锁相环的设计 被引量:2
11
作者 陈志明 尹勇生 +1 位作者 邓红辉 梁上泉 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第8期1326-1329,共4页
文章设计了一款完全集成的高性能4阶电荷泵锁相环。根据系统性能要求,该锁相环的环路滤波器选用3阶无源低通滤波,其他模块在典型结构的基础上采取了改进措施以获得高性能。首先,利用MATLAB进行系统建模,获得锁定时间和环路参数;然... 文章设计了一款完全集成的高性能4阶电荷泵锁相环。根据系统性能要求,该锁相环的环路滤波器选用3阶无源低通滤波,其他模块在典型结构的基础上采取了改进措施以获得高性能。首先,利用MATLAB进行系统建模,获得锁定时间和环路参数;然后给出了关键电路的结构以及前、后仿真的结果。在SMIC0.35μm 2P3M CMOS工艺条件下,该锁相环的正常工作范围为60~640MHz,400MHz时周期到周期抖动为96ps,面积为0.38mm^2。内嵌本电路的一种DAC芯片已交付数据,成功参加MPW项目流片。 展开更多
关键词 3阶环路滤波器 环形压控振荡器 4阶电荷泵锁相环 低抖动
下载PDF
一款低噪声八相位锁相环设计 被引量:2
12
作者 宋意良 袁珩洲 +2 位作者 刘尧 梁斌 郭阳 《计算机工程与科学》 CSCD 北大核心 2016年第1期28-32,共5页
基于宽频率范围数字系统的需求,在0.13μm工艺下设计了一款宽输出范围、低抖动八相位锁相环。首先通过数学建模优化环路带宽,在系统级减小环路噪声;在振荡器中引入了前馈传输管单元以提高振荡频率并降低振荡器相位噪声;最后利用具有伪... 基于宽频率范围数字系统的需求,在0.13μm工艺下设计了一款宽输出范围、低抖动八相位锁相环。首先通过数学建模优化环路带宽,在系统级减小环路噪声;在振荡器中引入了前馈传输管单元以提高振荡频率并降低振荡器相位噪声;最后利用具有伪静态结构的D触发器来降低鉴相器和分频器的功耗并提高其抗噪声能力。仿真结果表明,VCO输出频率在1.2 GHz时相位噪声为-95dBc/Hz@1MHz,FOM功耗为4.5PJ@2GHz。 展开更多
关键词 电荷泵锁相环 环路带宽 低相位噪声 多相位 宽输出范围
下载PDF
基于ADS的三阶电荷泵锁相环的研究及仿真 被引量:2
13
作者 赵雪 孙越强 杜起飞 《电子设计工程》 2015年第24期36-39,共4页
在锁相环的设计过程中,环路带宽的选择是整个设计成功与否的重要一环。为了选取合适的环路带宽,本文以三阶电荷泵锁相环为例,采用ADS软件搭建电路模型进行仿真分析。首先从理论上分析了环路带宽和环路捕获性能、环路输出总相位噪声之间... 在锁相环的设计过程中,环路带宽的选择是整个设计成功与否的重要一环。为了选取合适的环路带宽,本文以三阶电荷泵锁相环为例,采用ADS软件搭建电路模型进行仿真分析。首先从理论上分析了环路带宽和环路捕获性能、环路输出总相位噪声之间的关系,接着借助ADS软件分别从时域和频域进行仿真,与理论分析结果加以对比,验证了理论分析的正确性,并提出了一种借助仿真结果较为直观的检验环路带宽合理性的方法,本方法对于工程实践具有一定的指导意义。 展开更多
关键词 电荷泵锁相环 三阶环 环路带宽 相位噪声
下载PDF
降低电荷泵锁相环频率合成器的杂散分析 被引量:1
14
作者 耿波 高玉良 管亮中 《空军雷达学院学报》 2011年第3期196-198,共3页
为了改善锁相环频率合成器的杂散,分析了电荷泵锁相环频率合成器杂散的表征形式以及产生的原因,并提出了5种降低杂散的方法,最后通过ADS软件进行了仿真.仿真结果表明:在改变参数为原先的50%的情况下,减小分频比来降低杂散的效果最为明显... 为了改善锁相环频率合成器的杂散,分析了电荷泵锁相环频率合成器杂散的表征形式以及产生的原因,并提出了5种降低杂散的方法,最后通过ADS软件进行了仿真.仿真结果表明:在改变参数为原先的50%的情况下,减小分频比来降低杂散的效果最为明显,可以减小3.823 dB,而减少环路极点则相对弱一些,只减小了1.605 dB.在工程实践中借鉴这些方法可设计出符合杂散需求的频率合成器. 展开更多
关键词 电荷泵锁相环 频率合成器 杂散分析
下载PDF
一种具有新型延时单元的鉴频鉴相器设计
15
作者 江平 黄春良 叶宝盛 《电子技术应用》 2018年第4期44-47,51,共5页
鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴... 鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴相器。该延时单元基于传输门及反相器设计,利用3位数字控制,实现8种不同的复位延时,可灵活配置,有效消除死区。其具备占用面积小、结构简单、易扩展和易移植等特点。仿真结果表明,设计的鉴频鉴相器具备消除死区的能力,能够应用于锁相环电路。 展开更多
关键词 电荷泵锁相环 鉴频鉴相器 死区 杂散 延时单元
下载PDF
DC-DC变换器中CMOS电荷泵锁相环的设计
16
作者 黄可 冯全源 《微电子学》 CAS CSCD 北大核心 2010年第3期339-342,共4页
针对电荷泵锁相环的抖动问题,对CMOS电荷泵锁相环的压控振荡器电路进行改进;设计了一种采用增益补偿技术的压控振荡器,实现了可用于DC-DC变换器中与外部时钟同步的电荷泵锁相环。电路设计基于TSMC 0.18μm CMOS工艺,采用HSPICE软件仿真... 针对电荷泵锁相环的抖动问题,对CMOS电荷泵锁相环的压控振荡器电路进行改进;设计了一种采用增益补偿技术的压控振荡器,实现了可用于DC-DC变换器中与外部时钟同步的电荷泵锁相环。电路设计基于TSMC 0.18μm CMOS工艺,采用HSPICE软件仿真验证。仿真结果表明,在3.3 V电源电压-、40℃-85℃温度范围内,该电荷泵锁相环能够与外部时钟同步于1.5-3.5 MHz的频率范围,锁定时间小于72μs,功耗小于1.3 mW。 展开更多
关键词 电荷泵锁相环 压控振荡器 DC-DC变换器
下载PDF
一种新型低电荷共享电荷泵电路
17
作者 赵国光 李斌 《中国集成电路》 2007年第10期51-54,共4页
采用GSMC0.18μm工艺设计了性能优良的电荷泵,与传统电荷泵相比,此电荷泵具有低失配(mismatch≤2%)、低功耗(≤0.15mw)、低电荷共享的特点,可广泛应用于电荷泵锁相环(CPPLL)中。
关键词 低电荷共享 电荷泵 电荷泵锁相环
下载PDF
一种可编程调频的L频段高性能电荷泵锁相环
18
作者 王想军 刘博 +3 位作者 王琳 邓智耀 张文飞 向菲 《微电子学》 CAS 北大核心 2022年第6期987-992,共6页
基于SMIC 180 nm/1.8 V CMOS工艺,设计了一种高速、低功耗且具有输入选频和多水平调频输出范围的L频段电荷泵锁相环。输入端附加了四选一数据选择器,实现多频点信号的选频追踪,输出端设计了一种由新型P、S架构计数器构建的可编程双模分... 基于SMIC 180 nm/1.8 V CMOS工艺,设计了一种高速、低功耗且具有输入选频和多水平调频输出范围的L频段电荷泵锁相环。输入端附加了四选一数据选择器,实现多频点信号的选频追踪,输出端设计了一种由新型P、S架构计数器构建的可编程双模分频器,实现高精度分频和连续位数的可编程输出。实验结果表明,锁相环最终锁定输出频率为1.1 GHz,从启动至稳频输出的锁定时间仅为1.5μs,整体电路功耗低至1.2 mW,同时可有效实现频率范围73 MHz至500 MHz的2~15位连续的可编程输出分频。完成锁相环电路的后端设计并提交流片,最终版图面积仅为0.027 mm^(2)。所提出的L频段锁相环可有效用于卫星降频信号接收、光信号调制和数字音频广播(T-DAB)等无线信号通信和处理系统。 展开更多
关键词 电荷泵锁相环 L频段 可编程调频 双模分频器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部