期刊文献+
共找到167篇文章
< 1 2 9 >
每页显示 20 50 100
一种基于DFLL载波捕获新方法的研究 被引量:1
1
作者 范莹莹 张文军 管云峰 《电视技术》 北大核心 2005年第11期12-15,共4页
介绍了一种利用对称功率谱、基于DFLL改进结构的载波捕获新方法。该方法利用传送信号频谱带内平坦、功率对称的特性,根据上下边带功率差进行鉴频,改变了单纯依赖导频的传统捕获方式,在遇到恶劣信道导频受损的情况下仍然有着优越的捕获能... 介绍了一种利用对称功率谱、基于DFLL改进结构的载波捕获新方法。该方法利用传送信号频谱带内平坦、功率对称的特性,根据上下边带功率差进行鉴频,改变了单纯依赖导频的传统捕获方式,在遇到恶劣信道导频受损的情况下仍然有着优越的捕获能力,并且这种方式对调制模式并不敏感,因此可以广泛应用在各类数字通信系统中,特别是地面数字电视广播传输系统。 展开更多
关键词 载波捕获 数字锁频环 地面数字电视广播
下载PDF
A 0.8–4.2 GHz monolithic all-digital PLL based frequency synthesizer for wireless communications
2
作者 赵远新 高源培 +2 位作者 李巍 李宁 任俊彦 《Journal of Semiconductors》 EI CAS CSCD 2015年第1期125-139,共15页
A 0.8–4.2 GHz monolithic all-digital PLL based frequency synthesizer for wireless communications is successfully realized by the 130 nm CMOS process. A series of novel methods are proposed in this paper.Two band DCOs... A 0.8–4.2 GHz monolithic all-digital PLL based frequency synthesizer for wireless communications is successfully realized by the 130 nm CMOS process. A series of novel methods are proposed in this paper.Two band DCOs with high frequency resolution are utilized to cover the frequency band of interest, which is as wide as 2.5 to 5 GHz. An overflow counter is proposed to prevent the "pulse-swallowing" phenomenon so as to significantly reduce the locking time. A NTW-clamp digital module is also proposed to prevent the overflow of the loop control word. A modified programmable divider is presented to prevent the failure operation at the boundary.The measurement results show that the output frequency range of this frequency synthesizer is 0.8–4.2 GHz. The locking time achieves a reduction of 84% at 2.68 GHz. The best in-band and out-band phase noise performances have reached –100 d Bc/Hz, and –125 d Bc/Hz respectively. The lowest reference spur is –58 d Bc. 展开更多
关键词 fractional-N frequency synthesizer all-digital phase-locked loop phase noise reference spur CMOS
原文传递
带残余频偏的软扩频信号伪码序列盲估计
3
作者 张天骐 张慧芝 +1 位作者 罗庆予 方蓉 《系统工程与电子技术》 EI CSCD 北大核心 2024年第10期3586-3593,共8页
针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号... 针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号长度为一倍伪码周期;然后利用其自相关矩阵的右上角元素估计失步点进行同步,并且在重新计算自相关矩阵后根据较大特征值个数估计进制数;最后通过多次快速SVD算法结合DPLL最终实现伪码序列的盲估计。仿真结果显示,所提方法在低信噪比条件下可以有效估计出带残余频偏的软扩频信号的伪码序列,并且性能优于其他对比方法。 展开更多
关键词 软扩频信号 盲估计 残余频偏 奇异值分解 全数字锁相环
下载PDF
一种适用于亚采样锁相环的高鲁棒性辅助锁定电路
4
作者 张磊 林敏 《工业控制计算机》 2024年第10期124-125,128,共3页
当前的研究表明,基于亚采样相位检测器(Sub-Sampling Phase Detectors,SSPD)的锁相环(Phase-Locked Loop,PLL)相较传统锁相环架构可以实现显著降低的带内相位噪声。然而,在片上系统(Systems on Chip,SOCs)应用中,PLL容易受到衬底或电源... 当前的研究表明,基于亚采样相位检测器(Sub-Sampling Phase Detectors,SSPD)的锁相环(Phase-Locked Loop,PLL)相较传统锁相环架构可以实现显著降低的带内相位噪声。然而,在片上系统(Systems on Chip,SOCs)应用中,PLL容易受到衬底或电源耦合的干扰,这很可能会导致PLL失去锁定,且可能无法恢复。针对此问题,提出一种将辅助锁频环(Frequency-Locked Loop,FLL)和数字锁定检测器(Digital Lock Detector,DLD)相结合的适用于亚采样锁相环(Sub-Sampling Phase-Locked Loop,SSPLL)的高鲁棒性辅助锁定电路。仿真结果表明:与传统SSPLL相比,所提出的电路极大提升了PLL对衬底或电源干扰的鲁棒性,同时保持了其低相位噪声的优点,这对于SSPLL在大规模生产和应用中的可靠性具有重要意义。 展开更多
关键词 亚采样相位检测器 锁频环 数字锁定检测器 锁相环
下载PDF
基于频率和初相角解耦检测的新型锁相环 被引量:7
5
作者 姜齐荣 王亮 +3 位作者 张春朋 洪芦诚 魏应冬 谢小荣 《电力系统自动化》 EI CSCD 北大核心 2013年第18期113-119,共7页
提出了一种由锁频环(FLL)和初相角锁相环(PLL)构成的新型三相PLL。FLL采用了一种新型的微分算法来检测频率误差,可避免由电压相角或幅值突变导致的频率检测误差。该新型PLL采用频率自适应数字滤波器(FADF)滤除输入信号中的谐波和噪声,... 提出了一种由锁频环(FLL)和初相角锁相环(PLL)构成的新型三相PLL。FLL采用了一种新型的微分算法来检测频率误差,可避免由电压相角或幅值突变导致的频率检测误差。该新型PLL采用频率自适应数字滤波器(FADF)滤除输入信号中的谐波和噪声,提高了相角的检测精度。FADF利用多重化延时信号消除算法消除频率较低的谐波,然后通过巴特沃斯低通滤波器滤除高次谐波和噪声,可以在dq域准确、迅速地提取基波正序电压。同时,初相角PLL拥有较高的特征频率,使得新型PLL可以在相角突变后迅速地实现同步。通过仿真和实验对新型PLL的性能进行了验证,且为了适用于计算能力较差的控制器,给出了新型PLL的简化方案。 展开更多
关键词 锁相环 电网同步 锁频环 延时信号消除 数字滤波器
下载PDF
基于数字锁相环控制的硅微陀螺仪驱动模态分析与实验 被引量:7
6
作者 王晓雷 张印强 +1 位作者 杨成 李宏生 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第4期747-752,共6页
为了有效控制硅微陀螺仪的驱动模态,采用基于数字锁相环的相位控制方案对驱动信号振动频率进行跟踪控制.首先,分析了硅微陀螺仪驱动模态的特点,提出了一种数字锁相环控制驱动信号频率的方法;其次,阐述了基于锁相环的硅微陀螺仪驱动模态... 为了有效控制硅微陀螺仪的驱动模态,采用基于数字锁相环的相位控制方案对驱动信号振动频率进行跟踪控制.首先,分析了硅微陀螺仪驱动模态的特点,提出了一种数字锁相环控制驱动信号频率的方法;其次,阐述了基于锁相环的硅微陀螺仪驱动模态闭环控制原理,并分析了锁相环频率控制的稳定性;然后,对锁相环控制的驱动模态频率变化和跟踪情况进行了仿真,验证了驱动频率动态跟踪特性;最后,设计了一种基于锁相环的FPGA数字电路控制方案,并制作成实际电路,同时,对硅微陀螺仪驱动模态的开环谐振频率驱动和闭环频率驱动进行了对比实验.结果表明,当温度在-40~60℃内变化时,该控制方案能够保证驱动频率时刻跟踪驱动模态谐振频率的变化,且跟踪相对误差为2.5×10-5. 展开更多
关键词 硅微陀螺仪 数字锁相环 驱动信号频率 频率跟踪
下载PDF
基于离散谐振器的自适应数字锁频环设计 被引量:5
7
作者 全相军 窦晓波 +3 位作者 吴在军 胡敏强 袁简 倪春花 《中国电机工程学报》 EI CSCD 北大核心 2016年第13期3620-3628,3381,共9页
对电网电压基波幅值、频率以及谐波信息的准确估计是保证分布式电源并网变流器控制性能的重要条件。因而该文首先从便于数字实现的角度出发,提出了一种新颖的离散谐振器(discrete resonator,DR),并在数字频域下分析了该谐振器对单相和... 对电网电压基波幅值、频率以及谐波信息的准确估计是保证分布式电源并网变流器控制性能的重要条件。因而该文首先从便于数字实现的角度出发,提出了一种新颖的离散谐振器(discrete resonator,DR),并在数字频域下分析了该谐振器对单相和三相系统中正弦信号的积分作用,特别是三相系统下的频率极性选择特性;接着,针对电网中存在多次谐波的情况,提出了多重离散谐振器的滤波结构及其精确数学模型,并通过根轨迹法分析了多重离散谐振器增益系数之间的交叉影响,优化了增益参数的设计,提高了谐波检测的动态性能;最后,基于多重离散谐振器,设计了自适应数字锁频环(digital frequency-locked loop,DR-DFLL),该锁频环能够在电网正常和畸变条件下高精度的估计电网基波频率,且自适应于采样频率,同时便于数字实现。仿真与实验验证该文所提自适应数字锁频环的有效性和优越性。 展开更多
关键词 离散谐振器 数字锁频环 电网同步 谐波检测
下载PDF
原子钟两级驾驭算法及在建立GNSS时间基准中的应用 被引量:6
8
作者 伍贻威 龚航 +2 位作者 朱祥维 刘文祥 欧钢 《电子学报》 EI CAS CSCD 北大核心 2016年第7期1742-1750,共9页
本文提出了一种原子钟驾驭算法,方法是使用等价于Kalman滤波器加延迟器的数字锁相环(DPLL).本文完整地推导了DPLL的闭环系统传递函数和闭环误差传递函数,给出了其实现结构,和每次的对于被驾驭原子钟的调整量,并给出了使DPLL输出信号的... 本文提出了一种原子钟驾驭算法,方法是使用等价于Kalman滤波器加延迟器的数字锁相环(DPLL).本文完整地推导了DPLL的闭环系统传递函数和闭环误差传递函数,给出了其实现结构,和每次的对于被驾驭原子钟的调整量,并给出了使DPLL输出信号的频率稳定度最优的参数选取方法.在此基础上,提出了使用两个这样的DPLL级联起来的二级驾驭算法.理论分析和仿真实验都表明:该算法相比传统原子钟驾驭算法,参数选取更容易,可以保证输出信号的频率稳定度最优;并保证输出信号与第一级的参考输入保持时间同步.该两级驾驭算法可以应用于设计锁相振荡器,即先用铯钟驾驭氢钟,然后再驾驭数控振荡器(NCO);也可以应用于建立GNSS时间基准,即先用UTC(BSNC)驾驭产生BDT,然后再用BDT驾驭主控站主钟来产生BDT(MC). 展开更多
关键词 原子钟驾驭 数字锁相环 KALMAN滤波器 频率稳定度
下载PDF
采用DDS+PLL技术实现S波段频率合成的一种方法 被引量:14
9
作者 杨国渝 粟显义 《电子科技大学学报》 EI CAS CSCD 北大核心 1999年第4期388-391,共4页
分析了现有的DDS 与PLL 混合电路方案实现频率合成的优缺点,提出了一种用DDS 与PLL 混合电路实现S 波段频率合成的新方法。给出了一个示例,并用CAD
关键词 频率合成 锁相环 DDS PLL 直接数字合成 混合法
下载PDF
基于FPGA的磁耦合谐振式无线电能传输频率跟踪控制 被引量:34
10
作者 刘帼巾 李义鑫 +2 位作者 崔玉龙 黄凯 边鑫磊 《电工技术学报》 EI CSCD 北大核心 2018年第14期3185-3193,共9页
磁耦合谐振式无线电能传输是无线电能传输领域的研究热点,保持系统工作在谐振频率是磁耦合谐振式无线电能传输的关键技术之一。为了解决磁耦合谐振式无线电能传输系统在工作过程中的谐振失谐问题,本文从理论上分析系统的失谐机理,提出... 磁耦合谐振式无线电能传输是无线电能传输领域的研究热点,保持系统工作在谐振频率是磁耦合谐振式无线电能传输的关键技术之一。为了解决磁耦合谐振式无线电能传输系统在工作过程中的谐振失谐问题,本文从理论上分析系统的失谐机理,提出基于自适应PI控制的可变模全数字锁相环的频率跟踪控制方法;建立基于PI控制的全数字锁相环的数学模型,分析PI控制参数对系统性能的影响;设计出一种对全数字锁相环的PI控制参数进行自适应调节且兼顾跟踪控制的速度和精度的自适应控制器;利用FPGA实现所提出的全数字锁相环;仿真结果表明,该全数字锁相环能够较好地实现相位和频率的跟踪功能;最后,在实验样机上进行验证,结果表明该方法可以在谐振频率变化时完成对频率的快速跟踪,使系统工作在谐振状态。 展开更多
关键词 磁耦合谐振式无线电能传输 谐振失谐 频率跟踪 全数字锁相环 自适应PI 控制
下载PDF
基于FPGA的全数字锁相环的复频域分析与实现 被引量:6
11
作者 马莽原 石新春 +2 位作者 王慧 孟建辉 付超 《电测与仪表》 北大核心 2018年第4期19-22,共4页
模拟锁相环在高频场合存在稳定性差和抗干扰能力弱的问题,导致其应用受到限制,而全数字锁相环不存在这些问题,因此设计一种全数字锁相环用于高频场合是必要的。通过分析触发器型全数字锁相环的工作原理,建立了复频域数学模型,并以此分... 模拟锁相环在高频场合存在稳定性差和抗干扰能力弱的问题,导致其应用受到限制,而全数字锁相环不存在这些问题,因此设计一种全数字锁相环用于高频场合是必要的。通过分析触发器型全数字锁相环的工作原理,建立了复频域数学模型,并以此分析了锁相环的全局稳定性和动态响应,提出了模型中各参数的约束条件。采用Xilinx ISim仿真和FPGA硬件实现的方法设计了一种全数字锁相环,结果表明该锁相环具有锁相范围宽、动态响应快和稳态误差小的特点,具有一定的应用价值。 展开更多
关键词 全数字锁相环 复频域 FPGA
下载PDF
基于DSP和FPGA的光伏并网控制器设计与实现 被引量:16
12
作者 郑飞 费树岷 周杏鹏 《电力自动化设备》 EI CSCD 北大核心 2011年第2期84-89,共6页
提出一种DSP和现场可编程门阵列(FPGA)双CPU结构的新型单相光伏并网控制方案。DSP负责基于压频转换器的高精度数据采集、最大功率点跟踪算法和电压控制环,并将计算出的最大功率点跟踪电流通过串行外围设备接口(SPI)通信方式传送给FPGA;F... 提出一种DSP和现场可编程门阵列(FPGA)双CPU结构的新型单相光伏并网控制方案。DSP负责基于压频转换器的高精度数据采集、最大功率点跟踪算法和电压控制环,并将计算出的最大功率点跟踪电流通过串行外围设备接口(SPI)通信方式传送给FPGA;FPGA负责新型电网电压数字锁相环算法、电流环无差拍控制和正弦脉宽调制(SPWM)驱动算法,并通过光耦HCPL-316J驱动电路控制逆变器各桥臂开关的通断。该方案被应用于一台5 kW单相光伏并网逆变器中。实验表明:该控制器集DSP快速运算性能和FPGA的高可靠性于一体,并网运行性能好。 展开更多
关键词 单相光伏并网 现场可编程门阵列 压频转换 数字锁相环 驱动电路
下载PDF
一种可实现快速跳频的新型频率合成器 被引量:4
13
作者 金松 费元春 陈世伟 《北京理工大学学报》 EI CAS CSCD 1995年第2期143-146,共4页
提出了一种可实现快速跳频的频率合成器-直接数字式频率合成器(DDS),它具有与密集的通道间隔相适应的极快的频率转换速度、高精确频率分辨力、低相位噪声和高频谱纯度等重要特点,可用作扩频通信、遥测遥控及仪器仪表等系统的理... 提出了一种可实现快速跳频的频率合成器-直接数字式频率合成器(DDS),它具有与密集的通道间隔相适应的极快的频率转换速度、高精确频率分辨力、低相位噪声和高频谱纯度等重要特点,可用作扩频通信、遥测遥控及仪器仪表等系统的理想信号源.同时,提出了以大规模集成芯片AD9955为主要部件的直接数字式频率合成器的设计方案,并研究了以DDS为参考源的锁相式频率合成器设计,取得良好效果. 展开更多
关键词 直接数字式 频率合成器 锁相式 数字取样技术
下载PDF
超声波电源的复合频率跟踪策略研究 被引量:7
14
作者 李长有 李帅涛 刘遵 《电子技术应用》 北大核心 2016年第10期135-137,141,共4页
针对现有超声波电源输出谐振频率固定及无法锁定超声波换能器多谐振模态的现象,提出基于数字锁相式频率跟踪技术与变步长搜索电流极值方式相结合的复合频率跟踪策略。复合频率跟踪策略综合数字化锁相技术与搜索电流极值方式的优点,通过... 针对现有超声波电源输出谐振频率固定及无法锁定超声波换能器多谐振模态的现象,提出基于数字锁相式频率跟踪技术与变步长搜索电流极值方式相结合的复合频率跟踪策略。复合频率跟踪策略综合数字化锁相技术与搜索电流极值方式的优点,通过数字鉴相器电路采样电源系统环路的电压和电流的相位差信息。超声波电源的控制系统依据相位差和电流极值信息进行频率调整,实现频率跟踪。利用示波器检测电路模板的跟踪效果,实验结果表明,复合频率跟踪策略能有效地实现频率跟踪,动态锁定换能器多谐振模态。 展开更多
关键词 频率自动跟踪 超声波电源 数字式锁相环
下载PDF
PCM/FM遥测系统中用于去除多谱勒频率和载波频偏的新方法 被引量:5
15
作者 郑立岗 吕幼新 +1 位作者 向敬成 苟娟 《信号处理》 CSCD 2004年第3期236-240,284,共6页
本文首先分析了均匀采样二阶DPLL(Digital Phase-Locked Loop)误差传递函数的特性,并基于均匀采样二阶DPLL误差传递函数的高通特性提出了脉冲编码调制/调频(PCM/FM)遥测系统中用于去除多谱勒频率和载波频偏的新方法;然后给出了设计实例... 本文首先分析了均匀采样二阶DPLL(Digital Phase-Locked Loop)误差传递函数的特性,并基于均匀采样二阶DPLL误差传递函数的高通特性提出了脉冲编码调制/调频(PCM/FM)遥测系统中用于去除多谱勒频率和载波频偏的新方法;然后给出了设计实例和相应的计算机仿真结果;最后给出了有效的实现方法。计算机仿真结果表明,基于均匀采样二阶DPLL误差传递函数的高通特性用于去除多谱勒频率和载波频偏的方法是可行的。 展开更多
关键词 PCM/FM遥测系统 多谱勒频率 载波频偏 计算机仿真 传递函数
下载PDF
基于新型全数字锁相环的SVG系统 被引量:4
16
作者 张志文 申建强 +2 位作者 曾志兵 李高龙 吴兴阳 《电气传动》 北大核心 2010年第10期36-39,共4页
新型全数字锁相环(AADPLL)技术在SVG系统中的运用,能实时跟踪电网频率的变化,对采样电压进行同步6倍频,实现6相同步触发脉冲,对采样电压进行同步240倍频,保证ad在每周期采样240个点,从而减少了采样误差和触发误差,使SVG实验运行系统的... 新型全数字锁相环(AADPLL)技术在SVG系统中的运用,能实时跟踪电网频率的变化,对采样电压进行同步6倍频,实现6相同步触发脉冲,对采样电压进行同步240倍频,保证ad在每周期采样240个点,从而减少了采样误差和触发误差,使SVG实验运行系统的功率因数比未使用这项新技术之前的SVG实验系统的功率因数提高了1.5%。从而证明其有效性。 展开更多
关键词 全数字锁相环 无功发生器 频率跟踪
下载PDF
L波段多频点频率合成器的设计与实现 被引量:2
17
作者 杨秀丽 葛建民 +3 位作者 董言宁 董明 李铭祥 韩建国 《微波学报》 CSCD 北大核心 2010年第S1期349-350,共2页
本文介绍了一种L波段多频点频率合成器的设计方案。首先介绍了本设计方案的电路结构及仿真结果,然后给出了实物图及实测结果。测试结果表明本产品可以满足用户使用的要求。
关键词 频率合成器 锁相环 数字锁相环
下载PDF
基于DDS的家用超声治疗仪设计 被引量:4
18
作者 王志成 庞宇 +2 位作者 林金朝 蒋伟 郑广发 《压电与声光》 CAS 北大核心 2021年第2期170-173,共4页
针对家用超声治疗仪存在谐振频率易漂移及精度低等问题,该文提出了一种将模糊控制器、比例、积分、微分(PID)控制器和锁相环技术结合的复合跟踪策略。通过直接数字式频率合成(DDS)技术结合STM32L151产生超声信号,利用T型网络进行阻抗匹... 针对家用超声治疗仪存在谐振频率易漂移及精度低等问题,该文提出了一种将模糊控制器、比例、积分、微分(PID)控制器和锁相环技术结合的复合跟踪策略。通过直接数字式频率合成(DDS)技术结合STM32L151产生超声信号,利用T型网络进行阻抗匹配,对超声治疗仪性能进行测试。实验结果表明,该治疗仪声-电转换效率高,输出的超声波具有精度高,不易失谐等优点。 展开更多
关键词 超声电源 直接数字式频率合成 阻抗匹配 锁相环 频率跟踪 模糊控制
下载PDF
具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环 被引量:2
19
作者 刘素娟 杨维明 +2 位作者 陈建新 蔡黎明 徐东升 《微电子学与计算机》 CSCD 北大核心 2005年第7期1-4,9,共5页
提出了一种新型的数字锁相环(DPLL),它具有锁频(FL)和锁频-锁相(FPL)两种工作模式,在FL和FPL两种工作模式下分别可以获得较低的频率抖动和相位噪声。并采用自校准技术,具有快速锁定,低抖动,工作频率范围宽的优点。
关键词 数字锁相环(DPLL) 锁频(FL) 锁频-锁相(FPL)
下载PDF
一种高速直接数字频率合成器及其FPGA实现 被引量:6
20
作者 唐长文 闵昊 《微电子学》 CAS CSCD 北大核心 2001年第6期451-454,共4页
介绍了一种用于 QAM调制和解调的直接数字频率合成器 ,该电路同时输出 1 0位正弦和余弦两种波形 ,系统时钟频率为 5 0 MHz,信号的谐波小于 - 72 d B。输出信号的范围为 DC到 2 5MHz,信号频率步长为 0 .0 1 1 6Hz,相应的转换速度为 2 0 ... 介绍了一种用于 QAM调制和解调的直接数字频率合成器 ,该电路同时输出 1 0位正弦和余弦两种波形 ,系统时钟频率为 5 0 MHz,信号的谐波小于 - 72 d B。输出信号的范围为 DC到 2 5MHz,信号频率步长为 0 .0 1 1 6Hz,相应的转换速度为 2 0 ns,建立时间延迟为 4个时钟。直接数字合成器 ( DDFS)采用一种有效查找表的方式生成正弦函数 ,为了降低 ROM的大小 ,采用了 1 /8正弦波形函数压缩算法。直接数字频率合成器的数字部分由 Xilinx FPGA实现 。 展开更多
关键词 数字频率合成器 锁相环 现场可编程逻辑阵列 查找表 只读存储器
下载PDF
上一页 1 2 9 下一页 到第
使用帮助 返回顶部