期刊文献+
共找到93篇文章
< 1 2 5 >
每页显示 20 50 100
基于FPGA的多片ADC同步设计与实现
1
作者 张彤 张金凤 +1 位作者 孟爱权 雷刚 《火控雷达技术》 2024年第1期72-75,91,共5页
本文通过利用模数转换器的测试模式可实现对多片ADC高速采集系统的同步设计。该设计方案,可保证相控阵雷达多通道的相位一致性,确保方位和俯仰角度测量的准确性。通过外部模拟信号源对该系统进行功能测试,并通过Matlab对测试结果进行分... 本文通过利用模数转换器的测试模式可实现对多片ADC高速采集系统的同步设计。该设计方案,可保证相控阵雷达多通道的相位一致性,确保方位和俯仰角度测量的准确性。通过外部模拟信号源对该系统进行功能测试,并通过Matlab对测试结果进行分析,确定通道间的相位关系,对该设计方案的功能性及稳定性进行了验证。 展开更多
关键词 模数转换器 多片同步 fpga 和差测角
下载PDF
基于FPGA的永磁同步电机SVPWM的数字电路设计
2
作者 邵乐乐 刘恒 邵建龙 《中国电子科学研究院学报》 2024年第4期315-322,共8页
针对永磁同步电机矢量控制算法中的空间矢量脉冲宽度调制(Space Vector Pulse Width Modulation,SVPWM)在现场可编程门阵列(Field-Programmable Gate Array,FPGA)中不能直接实现正余弦计算、无理数乘法的问题进行优化设计。设计了基于... 针对永磁同步电机矢量控制算法中的空间矢量脉冲宽度调制(Space Vector Pulse Width Modulation,SVPWM)在现场可编程门阵列(Field-Programmable Gate Array,FPGA)中不能直接实现正余弦计算、无理数乘法的问题进行优化设计。设计了基于查表法和一次线性补偿的正余弦数值计算、有符号数的√3乘法计算模块,并使用Cyclone IV FPGA的硬件乘法器资源,对反Park变换、扇区判断和三相作用时间的计算进行了时序约束,对输入电机编码器数值、旋转坐标系的V_d和V_q参数经过进行计算,输出带死区功能的三相七段式PWM控制信号。在FPGA中实现SVPWM算法精度为3.0×10^(-5),计算时间为1.6μs,对比高性能STM32F429微处理器有一定优势,满足了永磁同步电机的矢量控制要求。 展开更多
关键词 SVPWM 查找表 Cyclone IV fpga 永磁同步电机 矢量控制 数字电路
下载PDF
基于FPGA的永磁同步电机控制实验平台设计
3
作者 柴锦 李昊 +1 位作者 张甫国 王伟胜 《实验技术与管理》 CAS 北大核心 2024年第7期154-161,共8页
永磁同步电机因具有功率密度大、控制精度高、输出响应快等优势,在工业生产和日常生活中应用广泛。为充分发挥永磁同步电机的性能,该文研制了基于现场可编程逻辑门阵列(FPGA)的电机控制实验平台。平台以Xilinx公司的XC7A75T作为主控芯片... 永磁同步电机因具有功率密度大、控制精度高、输出响应快等优势,在工业生产和日常生活中应用广泛。为充分发挥永磁同步电机的性能,该文研制了基于现场可编程逻辑门阵列(FPGA)的电机控制实验平台。平台以Xilinx公司的XC7A75T作为主控芯片,采用磁场定向控制算法实现控制永磁同步电机的位置、速度和转矩,实验平台可在不同工作模式下稳定运行,为学生深入学习和理解永磁同步电机的工作原理提供了软硬件支撑。 展开更多
关键词 永磁同步电机 fpga 实验平台 数字控制
下载PDF
基于FPGA的永磁同步电机三相电流同步采样方案
4
作者 廖丽诚 李淼 《控制与信息技术》 2024年第3期104-108,共5页
在永磁牵引控制平台中,为了实现永磁同步电机控制更优,需根据控制周期对电机的三相电流进行同步采样;同时,为了满足过流故障的实时保护,需要对电流以较小的时间间隔进行持续采样。为此,文章基于FPGA设计了一种利用一套ADC芯片同时满足... 在永磁牵引控制平台中,为了实现永磁同步电机控制更优,需根据控制周期对电机的三相电流进行同步采样;同时,为了满足过流故障的实时保护,需要对电流以较小的时间间隔进行持续采样。为此,文章基于FPGA设计了一种利用一套ADC芯片同时满足永磁同步电机控制所需电流同步采样和过流实时保护需求的快速定时采样方案。该方案通过实时获取用户配置的同步采样周期,并结合定时采样周期,智能地生成ADC转换启动信号的方式,从而实现对永磁同步电机电流的同步采样和定时采样控制。最后,基于实际永磁牵引控制平台进行实验,结果验证了所提方案的可行性和有效性。 展开更多
关键词 永磁同步电机 同步采样 定时采样 fpga ADC
下载PDF
GMSK多通道接收机的非相干解调算法及FPGA实现 被引量:2
5
作者 陈建斌 王刚 +1 位作者 吴毅杰 王新玥 《无线电通信技术》 2023年第4期746-752,共7页
针对硬件资源受限的高斯最小频移键控(Gaussian Filtered Minimum Shift Keying,GMSK)信号多通道接收机,设计了一种硬件资源占用极少、译码性能良好的解调算法。对通用数字环路硬件资源进行优化,提出了一种改进算法,将环路捕获速度提升... 针对硬件资源受限的高斯最小频移键控(Gaussian Filtered Minimum Shift Keying,GMSK)信号多通道接收机,设计了一种硬件资源占用极少、译码性能良好的解调算法。对通用数字环路硬件资源进行优化,提出了一种改进算法,将环路捕获速度提升了5倍,引入一种位同步算法,该算法同步精度高、占用硬件资源少、采样率低、易于工程实现。并对2-bit差分解调算法进行改进,完成差分解调模块设计。测试结果表明,改进后的差分解调算法比改进前译码性能提升了约2 dB。该解调算法与理论值相比仅有0.6 dB的解调损耗,具有良好的解调性能,满足工程实际应用需求。 展开更多
关键词 高斯最小频移键控 通用数字环 位同步 2-bit差分解调 fpga
下载PDF
一种CORDIC算法的FPGA实现 被引量:27
6
作者 骆艳卜 张会生 +1 位作者 张斌 吴俊宏 《计算机仿真》 CSCD 北大核心 2009年第9期305-307,354,共4页
在数字化中频接收机中,为了实现相干解调,接收端的数控振荡器需要产生一个本地相干载波,其频率和相位必须与发送端载波的频率和相位严格保持一致,因此需要用到arctan函数计算相位差。研究了一种基于CORDIC算法计算arctan函数的方法,提... 在数字化中频接收机中,为了实现相干解调,接收端的数控振荡器需要产生一个本地相干载波,其频率和相位必须与发送端载波的频率和相位严格保持一致,因此需要用到arctan函数计算相位差。研究了一种基于CORDIC算法计算arctan函数的方法,提出了基于CORDIC算法实现arctan函数运算的硬件流水线实现结构,并在芯片上进行仿真实现,仿真结果表明,其输出误差较小,与理论值基本一致,利用其可实现数字载波同步中鉴相、鉴频功能。 展开更多
关键词 载波同步 坐标旋转数字计算方法 反正切函数 现场可编程芯片实现
下载PDF
基于FPGA的同步数字复接系统设计与实现 被引量:13
7
作者 宋学瑞 蔡子裕 段青青 《计算机测量与控制》 CSCD 2008年第8期1174-1176,共3页
现代数字通信中为了扩大信息的传输容量并提高信道的利用率,往往采用数字复接技术;文章提出了一种基于FPGA实现同步数字复接系统的设计方案,该方案在帧同步检测的关键部分采取前方保护和后方保护的措施,很大程度上提高了系统的抗干扰能... 现代数字通信中为了扩大信息的传输容量并提高信道的利用率,往往采用数字复接技术;文章提出了一种基于FPGA实现同步数字复接系统的设计方案,该方案在帧同步检测的关键部分采取前方保护和后方保护的措施,很大程度上提高了系统的抗干扰能力,并采用Verilog HDL硬件描述语言完成系统各组成模块的描述,最后在Quartus II集成环境下进行了系统的综合、布局布线及时序仿真;仿真结果验证了输入输出的逻辑关系,实现了数字复接系统的模块化设计,功能稳定可靠。 展开更多
关键词 fpga 数字复接 状态机 帧同步检测
下载PDF
数字通信系统中位同步信号提取的FPGA实现 被引量:18
8
作者 张礼勇 楚鹤 《哈尔滨理工大学学报》 CAS 2008年第6期94-97,共4页
同步是通信系统中非常重要的一个实际问题,是保证整个通信系统进行有序而可靠工作的技术支撑.在数字通信系统中除了载波同步外,还需要实现位同步.本文设计了一种在数字通信系统中的数字锁相法位同步提取方案,详述了位同步提取原理及其... 同步是通信系统中非常重要的一个实际问题,是保证整个通信系统进行有序而可靠工作的技术支撑.在数字通信系统中除了载波同步外,还需要实现位同步.本文设计了一种在数字通信系统中的数字锁相法位同步提取方案,详述了位同步提取原理及其各组成功能模块的VerilogHDL语言实现,最后进行了仿真验证,将位同步提取电路集成在一片FPGA芯片上,具有体积小、功耗低、可靠性高的特点. 展开更多
关键词 数字通信系统 位同步 fpga
下载PDF
基于DSP+FPGA的电动伺服加载系统设计 被引量:11
9
作者 姚松坡 陈机林 +2 位作者 刘超 汪辉 李明洲 《电气传动》 北大核心 2017年第6期7-13,共7页
为满足某火箭炮伺服加载系统在复杂作战环境实时监控、快速定位、精确打击等性能指标,提出一种高性能电动伺服加载系统的设计方案。方案中高低机、方向机的驱动原件为永磁同步电机,硬件控制平台采用DSP+FPGA的体系结构,结合集中控制模... 为满足某火箭炮伺服加载系统在复杂作战环境实时监控、快速定位、精确打击等性能指标,提出一种高性能电动伺服加载系统的设计方案。方案中高低机、方向机的驱动原件为永磁同步电机,硬件控制平台采用DSP+FPGA的体系结构,结合集中控制模块化思想进行设计。鉴于现有轴角检测系统的不足,文中依据DSP和AD2S83设计的角位置与检测系统具有自动零位校准及角位置实时测量的优点。实验表明,系统工作稳定可靠,并且集成度高、实时性好、抗干扰能力强。 展开更多
关键词 伺服加载系统 永磁同步电机 数字信号处理器 现场可编程门阵列
下载PDF
10 Gbit/s PRBS tester implemented in FPGA 被引量:1
10
作者 苗澎 王志功 《Journal of Southeast University(English Edition)》 EI CAS 2007年第4期516-519,共4页
The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BI... The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BIP-8) error detector is presented. Implemented in a parallel feedback configuration, this tester features PRBS generation of sequences with bit lengths of 2^7 - 1,2^10- 1,2^15 - 1,2^23 - land 2^31 - 1 for up to 10 Gbit/s applications with a 10 Gbit/s optical transceiver, via the SFI-4 (OC-192 serdes-framer interface). In the OC-192 frame alignment circuit, a dichotomy search algorithm logic which performs the functions of word alignment and STM-64/OC192 de-frame speeds up the frame sync logic and reduces circuit complexity greatly. The system can be used as a low cost tester to evaluate the performance of OC-192 devices and components, taking the replacement of precious commercial PRBS testers. 展开更多
关键词 bit interleaved polarity 8 BIP-8 synchronous digital hierarchy SDH FRAMER field programmable gate array fpga pseudo-random binary sequence (PRBS)
下载PDF
多通道声呐采集系统的设计
11
作者 刘凯 齐华 《电子设计工程》 2024年第6期1-5,共5页
为了满足声呐信号处理中对多通道信号滤波及增益可调、同步采集、数据快速传输、数据可存储和实时分析的应用需求,设计了多通道采集系统包括多通道采集器和上位机控制界面。该采集器采用高性能现场可编程逻辑门阵列(FPGA)作为主控芯片,... 为了满足声呐信号处理中对多通道信号滤波及增益可调、同步采集、数据快速传输、数据可存储和实时分析的应用需求,设计了多通道采集系统包括多通道采集器和上位机控制界面。该采集器采用高性能现场可编程逻辑门阵列(FPGA)作为主控芯片,使用两颗高精度模数转换器(ADC)AD7768,并结合上位机控制下位机进行数据采集和处理,实现16通道并行数据采集、SD卡数据存储和上位机利用小波变换对接收到的数据进行去噪和时频分析等功能。以实际的水池进行声呐采集试验,该系统采样率可通过上位机配置进行切换,同步性能优于25 ns,数据存储速率为8.2 MB/s,实时性优于1.17 ms,能够满足海底复杂环境下信号特征数据处理的需求。 展开更多
关键词 多通道 同步采集 现场可编程逻辑门阵列 模数转换器 小波变换
下载PDF
基于DSP和FPGA的全数字永磁同步电机伺服系统的设计 被引量:5
12
作者 纪艳华 钱佳利 《电机与控制应用》 北大核心 2014年第3期28-31,共4页
采用数字信号处理器和现场可编程门阵列,结合矢量控制策略设计了一种新型的全数字永磁同步伺服系统。在分析矢量控制策略的基础上,介绍了系统的硬件和软件设计方法。试验结果表明,该系统不仅结构简单,而且实时性强,具有良好的动态性能。
关键词 永磁同步电机 全数字伺服系统 数字信号处理器 现场可编程门阵列 矢量控制
下载PDF
基于FPGA的直扩信号同步设计与实现 被引量:4
13
作者 韩星 张华冲 王硕 《无线电工程》 2013年第11期53-56,共4页
根据解调器的需要,基于软件无线电设计思想,设计了一种采用串并结合的全数字超前—滞后环路,实现了伪码快速同步、全数字点叉积锁频环和松尾锁相环,实现快速载波频率相位同步的技术方案,介绍了伪码同步和载波同步电路的工作原理与实现... 根据解调器的需要,基于软件无线电设计思想,设计了一种采用串并结合的全数字超前—滞后环路,实现了伪码快速同步、全数字点叉积锁频环和松尾锁相环,实现快速载波频率相位同步的技术方案,介绍了伪码同步和载波同步电路的工作原理与实现结构。采用此同步系统设计的解调器结构简单、性能稳定,可通过软件升级进行功能扩展,可以应用到多种通信和侦察接收机中。 展开更多
关键词 全数字直扩解调器 伪码同步 fpga实现 载波同步
下载PDF
基于FPGA实现的变PI参数全数字锁相环 被引量:3
14
作者 彭咏龙 朱劲波 李亚斌 《电源技术》 CAS CSCD 北大核心 2016年第4期906-909,共4页
提出了一种变比例积分(PI)参数的全数字锁相环。与传统数字锁相环相比,该锁相环可根据相位误差的大小,自动调整PI参数,在保证系统稳定的前提下,提高了锁相的速度;同时由于环路采用比例积分控制,锁相环稳态无静差,输出抖动小。对提出的... 提出了一种变比例积分(PI)参数的全数字锁相环。与传统数字锁相环相比,该锁相环可根据相位误差的大小,自动调整PI参数,在保证系统稳定的前提下,提高了锁相的速度;同时由于环路采用比例积分控制,锁相环稳态无静差,输出抖动小。对提出的全数字锁相环进行了理论分析,并通过Quartus II软件仿真和现场可编程门阵列(FPGA)的硬件实验对该锁相环的性能进行了验证。实验表明,该数字锁相环锁相范围大、速度快、精度高,可用于有快速同步需求的场合,如新能源并网控制、脉宽调制整流器(PWM)。 展开更多
关键词 全数字锁相环 变PI参数控制 fpga 同步信号
下载PDF
基于FPGA快速位同步的实现 被引量:5
15
作者 徐彦凯 双凯 单纪文 《微计算机信息》 北大核心 2008年第29期173-175,共3页
介绍了传统的超前-滞后型数字锁相环提取位同步信号的原理,提出了一种改进的简单快速的位同步FPGA实现方法,该方法首先在输入码元出现的半周期内得到码元与位同步信号的相位差,在附加门、扣除门的有效时间内,该相位差控制附加、扣除脉... 介绍了传统的超前-滞后型数字锁相环提取位同步信号的原理,提出了一种改进的简单快速的位同步FPGA实现方法,该方法首先在输入码元出现的半周期内得到码元与位同步信号的相位差,在附加门、扣除门的有效时间内,该相位差控制附加、扣除脉冲的个数,使输入码元与位同步信号快速达到同步。阐述了实现方案和模块设计,并用VHDL语言编程实现,maxplusⅡ下编译、综合、仿真、下载到FPGA芯片。仿真及实验表明:位同步建立时间只需一个码元周期,位同步快速实现。 展开更多
关键词 位同步 超前-滞后型数字锁相环 fpga VHDL
下载PDF
基于FPGA的数字复接系统帧同步器设计与实现 被引量:9
16
作者 张景悦 王明磊 王莹 《国外电子元器件》 2005年第5期4-6,共3页
介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。
关键词 数字复接 帧同步器 fpga
下载PDF
基于FPGA的E1接入SDH设计 被引量:2
17
作者 张小辉 邓波 黄玉刚 《光通信技术》 北大核心 2016年第5期36-38,共3页
为简化常用的E1接入SDH系统,提出并验证了一种基于FPGA技术来实现E1业务直接接入SDH体制的设计方法,其核心是利用FPGA实现TUPP、E1映射及复用等功能。由于主要功能都在FPGA内部实现,且模块可重构,因此该设计硬件架构简单、集成度高,只... 为简化常用的E1接入SDH系统,提出并验证了一种基于FPGA技术来实现E1业务直接接入SDH体制的设计方法,其核心是利用FPGA实现TUPP、E1映射及复用等功能。由于主要功能都在FPGA内部实现,且模块可重构,因此该设计硬件架构简单、集成度高,只需要少量电路就可以实现不同E1接口数量到SDH的接入。 展开更多
关键词 fpga SDH 映射 TUPP 指针
下载PDF
SDH中E3复用/解复用系统的FPGA实现 被引量:1
18
作者 胡辽林 刘雪峰 《光通信技术》 CSCD 北大核心 2013年第2期44-46,共3页
基于FPGA设计了SDH中E3信号复用/解复用系统,包括HDB3编/译码模块、码速调整模块、映射/解映射模块、定位/解定位模块和复用/解复用模块等。在QuartusⅡ9.0中进行了仿真、综合、布局布线和时序仿真,直至各部分功能分别实现,并在Altera... 基于FPGA设计了SDH中E3信号复用/解复用系统,包括HDB3编/译码模块、码速调整模块、映射/解映射模块、定位/解定位模块和复用/解复用模块等。在QuartusⅡ9.0中进行了仿真、综合、布局布线和时序仿真,直至各部分功能分别实现,并在Altera公司的Cyclone第四代产品EP4CE115F29C7N上验证了其正确性。用SDH分析仪ANT-5对设计结果进行了一周的测试,误码为0,说明设计基本正确。 展开更多
关键词 同步数字系列 现场可编程门阵列 E3 复用 解复用
下载PDF
基于FPGA的高速数字相关器设计 被引量:5
19
作者 孙志雄 李太君 《微计算机信息》 2009年第17期254-255,共2页
在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基于FPGA设计高速数字相关器... 在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基于FPGA设计高速数字相关器的方法。仿真结果表明设计方案是可行的。 展开更多
关键词 数字相关器 fpga 帧同步字
下载PDF
基于早迟门位同步环的FPGA实现 被引量:5
20
作者 王永庆 乔媛 吴嗣亮 《微计算机信息》 2009年第8期178-179,272,共3页
位同步环是实现全数字接收机中定时恢复的关键技术,本文设计采用早门、迟门积分对比得到位时钟误差的鉴别方式,对位时钟误差的鉴别结果进行积累滤波,滤波结果实时调整数控振荡器,调节本地位时钟跟踪输入位时钟。文中给出了该位同步环的... 位同步环是实现全数字接收机中定时恢复的关键技术,本文设计采用早门、迟门积分对比得到位时钟误差的鉴别方式,对位时钟误差的鉴别结果进行积累滤波,滤波结果实时调整数控振荡器,调节本地位时钟跟踪输入位时钟。文中给出了该位同步环的工作原理、实现框图、资源分析,仿真结果验证了方法的有效性。整个位同步环路基于FPGA实现,易于编程、改进和移植。 展开更多
关键词 全数字接收机 位同步 早门迟门 fpga
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部