期刊文献+
共找到28篇文章
< 1 2 >
每页显示 20 50 100
Leakage Current Optimization Techniques During Test Based on Don't Care Bits Assignment 被引量:1
1
作者 王伟 胡瑜 +2 位作者 韩银和 李晓维 张佑生 《Journal of Computer Science & Technology》 SCIE EI CSCD 2007年第5期673-680,共8页
It is a well-known fact that test power consumption may exceed that during functional operation. Leakage power dissipation caused by leakage current in Complementary Metal-Oxide-Semiconductor (CMOS) circuits during ... It is a well-known fact that test power consumption may exceed that during functional operation. Leakage power dissipation caused by leakage current in Complementary Metal-Oxide-Semiconductor (CMOS) circuits during test has become a significant part of the total power dissipation. Hence, it is important to reduce leakage power to prolong battery life in portable systems which employ periodic self-test, to increase test reliability and to reduce test cost. This paper analyzes leakage current and presents a kind of leakage current simulator based on the transistor stacking effect. Using it, we propose techniques based on don't care bits (denoted by Xs) in test vectors to optimize leakage current in integrated circuit (IC) test by genetic algorithm. The techniques identify a set of don't care inputs in given test vectors and reassign specified logic values to the X inputs by the genetic algorithm to get minimum leakage vector (MLV). Experimental results indicate that the techniques can effectually optimize leakage current of combinational circuits and sequential circuits during test while maintaining high fault coverage, 展开更多
关键词 leakage current don't care bits minimum leakage vector leakage power
原文传递
减少多种子内建自测试方法硬件开销的有效途径 被引量:10
2
作者 李立健 赵瑞莲 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2003年第6期662-666,672,共6页
提出一个基于重复播种的新颖的BIST方案 ,该方案使用侦测随机向量难测故障的测试向量作为种子 ,并利用种子产生过程中剩余的随意位进行存储压缩 ;通过最小化种子的测试序列以减少测试施加时间 实验表明 ,该方案需要外加硬件少 ,测试施... 提出一个基于重复播种的新颖的BIST方案 ,该方案使用侦测随机向量难测故障的测试向量作为种子 ,并利用种子产生过程中剩余的随意位进行存储压缩 ;通过最小化种子的测试序列以减少测试施加时间 实验表明 ,该方案需要外加硬件少 ,测试施加时间较短 ,故障覆盖率高 ,近似等于所依赖的ATPG工具的故障覆盖率 在扼要回顾常见的确定性BIST方案的基础上 ,着重介绍了文中的压缩存储硬件的方法。 展开更多
关键词 存储压缩 故障覆盖率 寄存器 集成电路 电路测试 多种子内建自测试
下载PDF
SoC测试中低成本、低功耗的芯核包装方法 被引量:4
3
作者 王伟 韩银和 +2 位作者 胡瑜 李晓维 张佑生 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第9期1397-1402,共6页
提出一种SoC测试中新颖的并行芯核包装方法(parallel core wrapper design,pCWD),该包装方法利用扫描切片重叠这一特点,通过缩短包装扫描链长度来减少测试功耗和测试时间.为了进一步减少测试时间,还提出了一种测试向量扫描切片划分和赋... 提出一种SoC测试中新颖的并行芯核包装方法(parallel core wrapper design,pCWD),该包装方法利用扫描切片重叠这一特点,通过缩短包装扫描链长度来减少测试功耗和测试时间.为了进一步减少测试时间,还提出了一种测试向量扫描切片划分和赋值算法.实验结果表明,针对ITC 2002基准SoC集中d695芯片,应用并行包装方法和测试向量切片划分及赋值算法,能够减少50%的测试时间及95%的测试功耗. 展开更多
关键词 SOC测试 芯核包装电路 不确定位 扫描切片
下载PDF
基于测试向量中不确定位的漏电流优化技术 被引量:4
4
作者 王伟 韩银和 +1 位作者 李晓维 张佑生 《电子学报》 EI CAS CSCD 北大核心 2006年第2期282-286,共5页
众所周知,CMO S电路测试时由漏电流引起的漏电流功耗在测试功耗中处于重要地位.降低测试时的漏电流对于延长需要周期性自测试的便携式系统电池寿命、提高测试的可靠性和降低测试成本都至关重要.文章首先分析了漏电流的组成,和与之相关... 众所周知,CMO S电路测试时由漏电流引起的漏电流功耗在测试功耗中处于重要地位.降低测试时的漏电流对于延长需要周期性自测试的便携式系统电池寿命、提高测试的可靠性和降低测试成本都至关重要.文章首先分析了漏电流的组成,和与之相关的晶体管的堆栈效应.然后,我们提出了一种基于测试向量中不确定位(X位)、使用遗传算法优化集成电路测试时漏电流的方法.实验结果证明在组合电路和时序电路测试中该方法能够在不影响故障覆盖率的条件下,有效优化测试时电路的漏电流. 展开更多
关键词 漏电流 不确定位 遗传算法
下载PDF
应用对称编码的测试数据压缩解压方法 被引量:8
5
作者 梁华国 蒋翠云 罗强 《计算机研究与发展》 EI CSCD 北大核心 2011年第12期2391-2399,共9页
随着超大规模集成电路制造技术的快速发展,单个芯片上已能够集成的晶体管数目越来越多.由于各种知识产权芯核集成到一个芯片上,这样给集成电路测试带来了巨大的挑战,测试数据压缩技术能够有效降低对昂贵的ATE性能要求.提出一种对称编码... 随着超大规模集成电路制造技术的快速发展,单个芯片上已能够集成的晶体管数目越来越多.由于各种知识产权芯核集成到一个芯片上,这样给集成电路测试带来了巨大的挑战,测试数据压缩技术能够有效降低对昂贵的ATE性能要求.提出一种对称编码方法,能有效地提高测试数据压缩率,降低测试成本.传统的编码技术采用对0游程或1游程进行编码,但由于ATPG工具生成的测试集中存在大量的无关位(X位),因此以前编码方法未能有效利用测试集的特征.该方法采用对称计算游程的方法,它同时对提出的4类对称性游程编码,且能减短对应码字长度,有效提高压缩率.实验结果和理论分析表明该方案能较以往方法能取得很好的压缩效果,且能适应多样编码对象,硬件结构简单易行. 展开更多
关键词 测试数据压缩 SOC测试 游程 无关位 SVC编码
下载PDF
双游程编码的无关位填充算法 被引量:6
6
作者 方昊 姚博 +1 位作者 宋晓笛 程旭 《电子学报》 EI CAS CSCD 北大核心 2009年第1期1-6,共6页
双游程编码是集成电路测试数据压缩的一种重要方法,可分为无关位填充和游程编码压缩两个步骤.现有文献大都着重在第二步,提出了各种不同的编码压缩算法,但是对于第一步的无关位填充算法都不够重视,损失了一定的潜在压缩率.本文首先分析... 双游程编码是集成电路测试数据压缩的一种重要方法,可分为无关位填充和游程编码压缩两个步骤.现有文献大都着重在第二步,提出了各种不同的编码压缩算法,但是对于第一步的无关位填充算法都不够重视,损失了一定的潜在压缩率.本文首先分析了无关位填充对于测试数据压缩率的重要性,并提出了一种新颖的双游程编码的无关位填充算法,可以适用于不同的编码方法,从而得到更高的测试数据压缩率.该算法可以与多种双游程编码算法结合使用,对解码器的硬件结构和芯片实现流程没有任何的影响.在ISCAS89的基准电路的实验表明,对于主流的双游程编码算法,结合该无关位填充算法后能提高了6%-9%的测试数据压缩率. 展开更多
关键词 集成电路测试 测试数据压缩 游程编码 无关位填充
下载PDF
一种双游程交替编码的测试数据压缩方法 被引量:6
7
作者 程一飞 詹文法 《计算机科学》 CSCD 北大核心 2014年第11期22-24,55,共4页
SoC测试面临的挑战之一是测试数据量过大,而测试数据压缩是应对这一挑战行之有效的方法。因此,提出了一种新的双游程交替的测试数据压缩方法,该方法对测试集中0游程和1游程交替编码,并且后一游程类型可以根据前一游程类型转变得到。这... SoC测试面临的挑战之一是测试数据量过大,而测试数据压缩是应对这一挑战行之有效的方法。因此,提出了一种新的双游程交替的测试数据压缩方法,该方法对测试集中0游程和1游程交替编码,并且后一游程类型可以根据前一游程类型转变得到。这样在代码字中不需要表示游程类型,减少了游程所需代码字的长度。实验结果表明,该方法能够取得比同类方法更高的压缩率,而且解压结构简单,因此能够达到降低测试成本的目标。 展开更多
关键词 测试数据压缩 双游程 无关位
下载PDF
一种改进的多级逻辑优化算法 被引量:1
8
作者 吕宗伟 林争辉 张镭 《上海交通大学学报》 EI CAS CSCD 北大核心 2001年第2期209-211,共3页
基于变换化简法 ,提出了一种改进的适用于局部逻辑网络优化的多级逻辑优化算法 .通过计算逻辑网络中门或连线处的可观测性无关项 ,可迅速得到最大允许函数集 ,从而节省了计算时间 ,并且提高了原算法的适用性 .实验结果表明 ,改进后的算... 基于变换化简法 ,提出了一种改进的适用于局部逻辑网络优化的多级逻辑优化算法 .通过计算逻辑网络中门或连线处的可观测性无关项 ,可迅速得到最大允许函数集 ,从而节省了计算时间 ,并且提高了原算法的适用性 .实验结果表明 ,改进后的算法可用于大规模集成电路的设计 . 展开更多
关键词 集成电路 计算机辅助设计 逻辑综合 可观测性无关项 允许函数 变换化简法 算法
下载PDF
基于无关位动态赋值的幂次划分测试压缩方案 被引量:1
9
作者 徐三子 梁华国 +1 位作者 顾婉玉 刘杰 《计算机研究与发展》 EI CSCD 北大核心 2010年第S1期181-184,共4页
随着集成电路制造工艺的不断发展,单芯片的集成度越来越高,通过集成各种IP核,系统芯片的功能更加强大,但同时也带来了测试数据量的快速增加.提出了一种幂次划分测试数据压缩方法,它将测试数据按照2的幂次长度划分成4种类型,对分块中无... 随着集成电路制造工艺的不断发展,单芯片的集成度越来越高,通过集成各种IP核,系统芯片的功能更加强大,但同时也带来了测试数据量的快速增加.提出了一种幂次划分测试数据压缩方法,它将测试数据按照2的幂次长度划分成4种类型,对分块中无关位进行填充后,再依据一种码表对每个分块进行编码.与传统的编码压缩方法相比,方案进一步提高了压缩率. 展开更多
关键词 测试数据压缩 幂次 无关位
下载PDF
低成本高故障覆盖率内建自测试方案
10
作者 李立健 赵瑞莲 《同济大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第12期1519-1523,共5页
提出了一个基于重复播种的新颖的BIST(build -inself-test)方案 .它使用侦测随机向量难测故障的测试向量作为种子 ,并利用种子产生过程中剩余的随意位进行存储压缩 .通过最小化种子的测试序列以减少测试施加时间 .实验表明 ,本方案需要... 提出了一个基于重复播种的新颖的BIST(build -inself-test)方案 .它使用侦测随机向量难测故障的测试向量作为种子 ,并利用种子产生过程中剩余的随意位进行存储压缩 .通过最小化种子的测试序列以减少测试施加时间 .实验表明 ,本方案需要外加硬件少 ,测试施加时间较短 ,而故障覆盖率高 。 展开更多
关键词 线性反馈移位寄存器 种子 随机向量难测故障 随意位 集成电路
下载PDF
一种基于FDR的高测试质量测试压缩方法 被引量:1
11
作者 尤志强 胡娜 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2015年第2期109-113,共5页
FDR编码方法有效地降低了测试数据量,但其测试集中的无关位全部填充为0,平均每个测试向量检测的故障数目较少,测试质量较低.为了提高测试质量,并进一步提高测试数据压缩率,本文基于FDR方法提出了一种利用上一个测试向量的响应填充该测... FDR编码方法有效地降低了测试数据量,但其测试集中的无关位全部填充为0,平均每个测试向量检测的故障数目较少,测试质量较低.为了提高测试质量,并进一步提高测试数据压缩率,本文基于FDR方法提出了一种利用上一个测试向量的响应填充该测试向量中无关位的测试压缩方法.该填充方法提高了测试向量中无关位填充的随机性,从而提高了测试集的测试质量.提出方法的压缩效率与测试向量的顺序有关,基于最近邻居算法对测试集进行排序,降低了测试响应与下一个测试向量之间不相同的位数,对测试响应和测试向量差分处理后再进行FDR编码,从而降低了测试数据量.ISCAS’89电路中几个大电路的实验结果表明,与FDR相比该方法的测试质量平均提高了5.9%,测试数据压缩率平均提高了2.5%,而只需要增加一个异或门的硬件开销. 展开更多
关键词 测试质量 测试数据压缩 无关位 FDR编码
下载PDF
数字电路测试压缩方法研究(英文) 被引量:3
12
作者 韩银和 李晓维 《中国科学院研究生院学报》 CAS CSCD 2007年第6期847-857,共11页
测试压缩可以在没有故障覆盖率损失的情况下,极大地降低测试时间和测试数据量,弥补了测试设备和芯片制造能力提升之间的差距,受到学术界和工业界的广泛关注.测试数据分为测试激励和测试响应2种,测试压缩也对应分为测试激励压缩和测试响... 测试压缩可以在没有故障覆盖率损失的情况下,极大地降低测试时间和测试数据量,弥补了测试设备和芯片制造能力提升之间的差距,受到学术界和工业界的广泛关注.测试数据分为测试激励和测试响应2种,测试压缩也对应分为测试激励压缩和测试响应压缩2个方面.本文针对这2方面分别展开了研究.主要贡献包含:(1)提出了一种Variable-Tail编码.Variable-Tail是一种变长-变长的编码,对于X位密度比较高的测试向量能够取得更高的测试压缩率.实验数据表明,如结合测试向量排序算法,则使用Variable-Tail编码可以取得很接近于编码压缩理论上界的压缩效果(平均差距在1.26 %左右) ,同时还可以减少20 %的测试功耗.(2)提出了一种并行芯核外壳设计方法.研究发现了测试向量中存在着扫描切片重叠和部分重叠现象.当多个扫描切片重叠时,它们仅需要装载一次,这样就可以大大减少测试时间和测试数据量.实验结果表明,使用并行外壳设计,测试时间可以减少到原来的2/3 ,测试功耗可以减少到原来的1/15 .(3)提出了3X测试压缩结构.3X测试压缩结构包含了3个主要技术:X-Config激励压缩、X-Balance测试产生和X-Tolerant响应压缩.X-Config激励压缩提出了一个周期可重构的MUX网络.X-Balance测试产生综合考虑了动态压缩、测试数据压缩和扫描设计等因素,产生测试向量.它使用了回溯消除算法和基于确定位概率密度的扫描链设计算法,减少测试向量体积.X-Tolerant响应压缩提出了一种单输出的基于卷积编码的压缩电路.该压缩电路只需要一个数据,因此总能保证最大的压缩率.同时为了提高对X位的容忍能力,还提出了一个多权重的基本校验矩阵生成算法. 展开更多
关键词 系统芯片 测试激励压缩 测试响应压缩 扫描设计 自动测试向量生成(ATPG) 不关心位 未知位 卷积编码
下载PDF
一种基于IFDR改进的测试激励数据压缩方法 被引量:1
13
作者 尤志强 罗奇钧 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2016年第2期130-134,共5页
通过改进IFDR码,提出一种基于游程相等编码的改进FDR(ERFDR)方法.首先,该方法不仅能同时对原测试集的0游程和1游程进行编码,而且,当相邻游程相等时还可以用较短的码字来代替,从而进一步提高了压缩率.其次,还提出针对该压缩方法的测试集... 通过改进IFDR码,提出一种基于游程相等编码的改进FDR(ERFDR)方法.首先,该方法不仅能同时对原测试集的0游程和1游程进行编码,而且,当相邻游程相等时还可以用较短的码字来代替,从而进一步提高了压缩率.其次,还提出针对该压缩方法的测试集无关位填充算法,增强提出方法的压缩效果.实验结果表明,与FDR,EFDR,IFDR和ERLC相比较,本文提出的方法获得了更高的压缩率,降低了测试费用. 展开更多
关键词 全扫描测试 测试数据压缩 无关位 FDR编码
下载PDF
一种新的计算最大允许函数集的方法
14
作者 吕宗伟 张镭 林争辉 《微电子学》 CAS CSCD 北大核心 2000年第4期227-230,共4页
变换化简法是一种通过计算逻辑网络中门或连线处的最大允许函数集来消除网络中冗余门或连线的多级逻辑优化算法。文中提出了一种新的计算门处最大允许函数集的方法。该方法通过计算逻辑网络中门处的可观测性无关项较为容易得到最大允许... 变换化简法是一种通过计算逻辑网络中门或连线处的最大允许函数集来消除网络中冗余门或连线的多级逻辑优化算法。文中提出了一种新的计算门处最大允许函数集的方法。该方法通过计算逻辑网络中门处的可观测性无关项较为容易得到最大允许函数集。实验结果表明,该方法在计算时间上明显优于原来的计算方法。 展开更多
关键词 变换化简法 逻辑优化 允许函数 可观测性无关项
下载PDF
用二值逻辑对多值逻辑进行优化
15
作者 邱建林 王波 +2 位作者 管致锦 刘维富 顾晖 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2004年第5期682-686,共5页
提出以二值多输出逻辑优化软件OPLG为基础 ,对多值逻辑函数进行逻辑优化的方法 通过对多值变量、多值函数的二进制矢量描述 ,将多值多维体转换为布尔表达式积项形式 从多值多维体的多值最小项出发 ,给出计算基本无关集的方法 对多值逻... 提出以二值多输出逻辑优化软件OPLG为基础 ,对多值逻辑函数进行逻辑优化的方法 通过对多值变量、多值函数的二进制矢量描述 ,将多值多维体转换为布尔表达式积项形式 从多值多维体的多值最小项出发 ,给出计算基本无关集的方法 对多值逻辑函数的优化通过调用二值逻辑优化软件OPLG(允许的最大输入、输出变量之和为30 0 )来实现 。 展开更多
关键词 多值最小项 二值逻辑 多值多维体 基本无关集 多值函数 优化算法
下载PDF
针对扫描阻塞结构的测试数据压缩方案
16
作者 蔡烁 杨致远 +1 位作者 刘铁桥 王伟征 《计算机应用研究》 CSCD 北大核心 2012年第4期1378-1380,共3页
分析了集成电路测试面临的测试数据量大、测试应用时间长等问题,对常用的测试压缩方法进行了介绍,并在扫描阻塞测试结构基础上,提出了对数据进行部分编码压缩的方案。在附加硬件开销很小的情况下,进一步压缩了测试数据。理论分析和实验... 分析了集成电路测试面临的测试数据量大、测试应用时间长等问题,对常用的测试压缩方法进行了介绍,并在扫描阻塞测试结构基础上,提出了对数据进行部分编码压缩的方案。在附加硬件开销很小的情况下,进一步压缩了测试数据。理论分析和实验结果都表明了本压缩方案的可行性和有效性。 展开更多
关键词 扫描阻塞结构 确定位 测试片段 泊松分布 编码压缩
下载PDF
基于动态计算可观测性无关项的OBDD变量序算法
17
作者 吕宗伟 林争辉 《微电子学》 CAS CSCD 北大核心 2001年第3期173-176,共4页
OBDD是一种表示和操纵布尔函数的有效方法。由于许多布尔运算都可以转换为 OBDD图的运算 ,因此 ,OBDD在集成电路设计领域 ,如逻辑综合、验证以及测试生成等 ,得到了广泛的应用。但是 ,OBDD的大小则严重依赖于变量序 ,为了实现 OBDD的有... OBDD是一种表示和操纵布尔函数的有效方法。由于许多布尔运算都可以转换为 OBDD图的运算 ,因此 ,OBDD在集成电路设计领域 ,如逻辑综合、验证以及测试生成等 ,得到了广泛的应用。但是 ,OBDD的大小则严重依赖于变量序 ,为了实现 OBDD的有效操作 ,寻找一个好的变量序是非常重要的。基于此 ,文章提出了一个新的寻找 OBDD变量序的启发式算法 ,它通过动态计算原始输入变量的可观测性无关项来确定一个好的变量序。实验结果表明 ,对于大部分电路 。 展开更多
关键词 变量序算法 可观测性无关项 动态计算 OBDD 布尔函数
下载PDF
曲线拟合误差加权分析
18
作者 郑宁国 《湖州师范学院学报》 2000年第3期14-17,共4页
根据时间序列分析的“近大远小”原则,研究预测分析中拟合误差的权重问题.采用分式、指数加权法,建立预测数学模型并进行简单应用.
关键词 拟合误差 加权 预测模型 曲线拟合 时间序列
下载PDF
基于可观测性无关项的快速逻辑优化实现策略
19
作者 管致锦 张义清 邱建林 《微机发展》 2003年第6期86-87,90,共3页
在对可观测性无关项相关问题进行研究的基础上,通过计算逻辑网络中门的可观测无关项,得到最大允许函数集,依此来消除网络中冗余门,进行逻辑设计优化。同时对已有算法做了一定改进,给出了SANDTNT算法,以适用大输入和输出变量逻辑网络的... 在对可观测性无关项相关问题进行研究的基础上,通过计算逻辑网络中门的可观测无关项,得到最大允许函数集,依此来消除网络中冗余门,进行逻辑设计优化。同时对已有算法做了一定改进,给出了SANDTNT算法,以适用大输入和输出变量逻辑网络的优化。 展开更多
关键词 VLSI 超大规模集成电路 快速逻辑优化 可观测性无关项 逻辑综合 SANDTNT算法
下载PDF
基于TSP的低功耗低费用测试方法 被引量:1
20
作者 张云 尤志强 +1 位作者 邝继顺 彭福慧 《计算机工程》 CAS CSCD 北大核心 2011年第4期281-283,共3页
扫描链阻塞技术可以有效地降低电路测试时的峰值和平均功耗,但是扫描测试应用时间有所增加。为了解决这一问题,通过有效利用测试向量之间的相容性,提出一种基于TSP问题的降低测试应用时间的方法。实验结果表明,该方法能够较大幅度地降... 扫描链阻塞技术可以有效地降低电路测试时的峰值和平均功耗,但是扫描测试应用时间有所增加。为了解决这一问题,通过有效利用测试向量之间的相容性,提出一种基于TSP问题的降低测试应用时间的方法。实验结果表明,该方法能够较大幅度地降低测试应用时间。 展开更多
关键词 可测性设计 扫描链阻塞技术 无关位填充 确定性测试 低费用测试
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部