期刊文献+
共找到117篇文章
< 1 2 6 >
每页显示 20 50 100
A NOVEL LOW DISTORTION HIGH LINEARITY CMOS BOOTSTRAPPED SWITCH 被引量:1
1
作者 Zhang Zhang Song Mingxin +1 位作者 Wu Chubin Xie Guangjun 《Journal of Electronics(China)》 2014年第5期406-410,共5页
This paper proposes a novel low distortion high linearity CMOS bootstrapped switch, and the proposed switch can alleviate the nonlinear distortion of the on-resistance by eliminating first order signal-dependent varia... This paper proposes a novel low distortion high linearity CMOS bootstrapped switch, and the proposed switch can alleviate the nonlinear distortion of the on-resistance by eliminating first order signal-dependent variation of the overdrive voltage. Based on a 0.18 mm standard CMOS process, the simulation results show that at 100 MHz sampling clock frequency and 49 MHz input signal with 2Vpp, the proposed switch in differential mode has a Spurious-Free Dynamic Range(SFDR) of 90.1 dB. 展开更多
关键词 bootstrapped switch Threshold voltage Nonlinear distortion
下载PDF
用于GEM-TPC探测器读出芯片的10 bit20 MSPS SAR ADC设计
2
作者 孙志坤 千奕 +6 位作者 杨鸣宇 佘乾顺 赵红赟 蒲天磊 陆伟建 刘政强 张家瑞 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第4期481-486,共6页
随着大面积气体电子倍增器——时间投影室探测器的不断发展,其对读出电子学的密度和集成度要求越来越高。基于180 nm的CMOS工艺设计完成了一款10 bit、20 MSPS的逐次逼近寄存器型模数转换器原型芯片。利用该芯片结合模拟前端模块和数字... 随着大面积气体电子倍增器——时间投影室探测器的不断发展,其对读出电子学的密度和集成度要求越来越高。基于180 nm的CMOS工艺设计完成了一款10 bit、20 MSPS的逐次逼近寄存器型模数转换器原型芯片。利用该芯片结合模拟前端模块和数字信号处理器,可实现全数字化的前端读出专用集成电路用于GEM-TPC的读出。该ADC主要由DAC模块、动态比较器模块、异步时钟生成模块和SAR逻辑模块构成。仿真结果表明,输入信号频率为1.836 MHz时,ENOB为8.61 bit,内核功耗约为3.3 mW/Ch。 展开更多
关键词 GEM-TPC ASIC SAR ADC 自举开关 动态比较器 异步SAR逻辑
下载PDF
一种用于常开型智能视觉感算系统的极速高精度模拟减法器
3
作者 刘博 王想军 +5 位作者 麦麦提·那扎买提 郑辞晏 向菲 魏琦 杨兴华 乔飞 《电子与信息学报》 EI CAS CSCD 北大核心 2024年第9期3807-3817,共11页
常开型智能视觉感算系统对图像边缘特征提取的精度和实时性要求更高,其硬件能耗也随之暴增。采用模拟减法器代替传统数字处理在模拟域同步实现感知和边缘特征提取,可有效降低感存算一体系统的整体能耗,但与此同时,突破10^(–7)s数量级... 常开型智能视觉感算系统对图像边缘特征提取的精度和实时性要求更高,其硬件能耗也随之暴增。采用模拟减法器代替传统数字处理在模拟域同步实现感知和边缘特征提取,可有效降低感存算一体系统的整体能耗,但与此同时,突破10^(–7)s数量级的长计算时间也成为了模拟减法器设计的瓶颈。该文提出一种新型的模拟减法运算电路结构,由模拟域的信号采样和减法运算两个功能电路组成。信号采样电路进一步由经改进的自举采样开关和采样电容组成;减法运算则由所提出的一种新型开关电容式模拟减法电路执行,可在2次采样时间内实现3次减法运算的高速并行处理。基于TSMC 180 nm/1.8 V CMOS工艺,完成整体模拟减法运算电路的设计。仿真实验结果表明,该减法器能够实现在模拟域中信号采样与计算的同步并行处理,一次并行处理的周期仅为20 ns,具备高速计算能力;减法器的计算取值范围宽至–900~900 mV,相对误差小于1.65%,最低仅为0.1%左右,处理精度高;电路能耗为25~27.8 pJ,处于中等可接受水平。综上,所提模拟减法器具备良好的速度、精度和能耗的性能平衡,可有效适用于高性能常开型智能视觉感知系统。 展开更多
关键词 模拟减法器 自举采样开关 电荷守恒定律 极速 高精度
下载PDF
一种用于Pipeline ADC的高线性度栅压自举开关
4
作者 王巍 税绍林 +6 位作者 戴佳洪 赵汝法 刘斌政 袁军 马力 王育新 王妍 《微电子学》 CAS 北大核心 2023年第5期758-763,共6页
在流水线模数转换器(Pipeline ADC)电路中,栅压自举开关中的非线性电容会对开关管的导通电阻产生直接的影响,导致采样非线性。设计了一种三路径的高线性度栅压自举开关,采用三个自举电容,分别构成两条主路径和一条辅助路径,使得输入信... 在流水线模数转换器(Pipeline ADC)电路中,栅压自举开关中的非线性电容会对开关管的导通电阻产生直接的影响,导致采样非线性。设计了一种三路径的高线性度栅压自举开关,采用三个自举电容,分别构成两条主路径和一条辅助路径,使得输入信号在通过两条主路径传输到开关管栅端时加快栅端电压的建立,同时利用辅助路径驱动非线性电容,减少电路中非线性电容对采样电路线性度的影响,从而增强信号驱动能力,提高整体电路的精度。本文设计的栅压自举开关应用于14 bit 500 MHz流水线ADC的采样保持电路中。采用TSMC 28 nm CMOS工艺进行电路设计。仿真结果表明,在输入频率为249 MHz,采样频率为500 MHz的条件下,该栅压自举开关的信噪比(SNDR)达到92.85 dB,无杂散动态范围(SFDR)达到110.98 dB。 展开更多
关键词 栅压自举开关 采样保持电路 非线性电容 主路径 辅助路径
下载PDF
GABP算法构建高精度CMOS电压自举采样开关性能预测模型 被引量:1
5
作者 张伟哲 刘博 +2 位作者 段文娟 王琳 孟庆端 《电子器件》 CAS 北大核心 2023年第4期914-920,共7页
模拟集成电路中器件的设计参数与性能指标具有非线性映射关系,同时繁复的设计参数相互制约,使模拟IC满足应用约束下的折中设计极为复杂,电路研发耗时费力。基于自适应学习的神经网络算法能够建立具有非线性映射关系的预测模型,同时具有... 模拟集成电路中器件的设计参数与性能指标具有非线性映射关系,同时繁复的设计参数相互制约,使模拟IC满足应用约束下的折中设计极为复杂,电路研发耗时费力。基于自适应学习的神经网络算法能够建立具有非线性映射关系的预测模型,同时具有宽解空间和易获取全局最优解的遗传算法可进一步弥补建模和求解的精度。采用BP神经网络结合遗传算法(GABP)的复合优化框架对CMOS电压自举采样开关的设计参数和性能指标进行精准建模并优化整体电路性能,建模结果与单BP神经网络模型进行了对比,结果表明,GABP复合建模精度高于BP神经网络,拟合相关度从0.73007有效提升到0.94596,模型可靠性有大幅提高,证明了GABP复合优化可有效应用于电路性能的高效预测和辅助优化设计。 展开更多
关键词 模拟集成电路 遗传算法 BP神经网络 自举采样开关电路 辅助设计
下载PDF
一种低功耗高性能自举采样开关
6
作者 张伟哲 刘博 +1 位作者 段文娟 孟庆端 《微电子学》 CAS 北大核心 2023年第1期14-18,共5页
提出了一种基于TSMC 40 nm/0.9 V CMOS工艺设计的适用于音频范围的低功耗高性能栅压自举采样开关电路。通过PMOS晶体管的衬底和漏极相连接代替了时钟放大模块,极大降低了电路整体的功耗。在输入端增加了一个NMOS晶体管,随着开关时钟的开... 提出了一种基于TSMC 40 nm/0.9 V CMOS工艺设计的适用于音频范围的低功耗高性能栅压自举采样开关电路。通过PMOS晶体管的衬底和漏极相连接代替了时钟放大模块,极大降低了电路整体的功耗。在输入端增加了一个NMOS晶体管,随着开关时钟的开启/关闭,通过抑制核心采样晶体管的体效应,可以有效提高开关线性度。鉴于音频信号的范围,选用频率为19.53 kHz、幅值为0.3 V的正弦波信号进行10 MHz采样频率的高速采样仿真,与传统结构相比,有效位数(ENOB)、信噪比(SNR)、无杂散动态范围(SFDR)和总谐波失真(THD)四项性能指标分别提升了5.5%、3.7%、13.8%和5.4%,并且功耗降低了36.8%。 展开更多
关键词 低功耗 高性能 栅压自举采样开关
下载PDF
A bootstrapped switch employing a new clock feed-through compensation technique
7
作者 吴笑峰 刘红侠 +3 位作者 苏立 郝跃 李迪 胡仕刚 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第12期93-102,共10页
Nonlinearity caused by the clock feed-through of a bootstrapped switch and its compensation techniques are analyzed. All kinds of clock feed-through compensation configurations and their drawbacks are also investigate... Nonlinearity caused by the clock feed-through of a bootstrapped switch and its compensation techniques are analyzed. All kinds of clock feed-through compensation configurations and their drawbacks are also investigated. It is pointed out that the delay path match of the clock boosting circuit is the critical factor that affects the effectiveness of clock feed-through compensation. Based on that, a new clock feed-through compensation configuration and corresponding bootstrapped switch are presented and designed optimally with the UMC mixed-mode/RF 0.18 μm 1P6M P-sub twin-well CMOS process by orientating and elaborately designing the switch MOSFETs that influence the delay path match of the clock boosting circuit. HSPICE simulation results show that the proposed clock feedthrough compensation configuration can not only enhance the sampling accuracy under variations of process, power supply voltage, temperature and capacitors but also decrease the even harmonic, high-order odd harmonic and THD on the whole effectively. 展开更多
关键词 bootstrapped switch clock feed-through compensation delay path match
原文传递
160Msps双通道时间交织的采样保持电路设计
8
作者 汪杰 谢亮 《集成电路应用》 2023年第11期1-3,共3页
阐述一种双通道时间交织采样保持电路的设计,它是基于电源电压3.3V,0.13μm CMOS工艺,应用于12位160Msps双通道时间交织流水线模数转换器(ADC)中,改善型栅压自举开关被设计用来实现高的线性度。仿真结果表明,当采样速率为160Msps时,有... 阐述一种双通道时间交织采样保持电路的设计,它是基于电源电压3.3V,0.13μm CMOS工艺,应用于12位160Msps双通道时间交织流水线模数转换器(ADC)中,改善型栅压自举开关被设计用来实现高的线性度。仿真结果表明,当采样速率为160Msps时,有效位数达到14.86bit,电源电流为17.3mA,无杂散动态范围达到96.2dB。 展开更多
关键词 采样保持电路 ADC 时间交织 栅压自举开关
下载PDF
一种新型双通道MOS开关栅压自举电路 被引量:7
9
作者 景鑫 庄奕琪 +2 位作者 汤华莲 张丽 杜永乾 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2014年第3期138-144,共7页
设计了一种新的低压、高速、高线性度的双通道MOS开关栅压自举电路,该电路采用同时自举NMOS和PMOS的并行结构,不但降低了MOS开关的导通电阻值,同时在输入信号的全摆幅范围内实现了常数的导通电阻;考虑了器件可靠性要求且与标准的CMOS工... 设计了一种新的低压、高速、高线性度的双通道MOS开关栅压自举电路,该电路采用同时自举NMOS和PMOS的并行结构,不但降低了MOS开关的导通电阻值,同时在输入信号的全摆幅范围内实现了常数的导通电阻;考虑了器件可靠性要求且与标准的CMOS工艺技术兼容.采用0.13μm CMOS工艺和1.2V工作电压的仿真实验表明,提出开关的导通电阻在全摆幅输入信号范围内的变化量小于4.3%;在采样频率为100MHz,输入峰峰值为1V,输入频率为100MHz时,提出开关的总谐波失真达到-88.33dB,较之传统的NMOS自举开关以及标准的CMOS传输门开关,分别提高了约-14.8dB和-29dB.设计的开关可应用于低压、高速高精度的开关电容电路中. 展开更多
关键词 自举电路 线性 CMOS开关 常数导通电阻 电荷泵 开关电容电路 低电压
下载PDF
12位100MS/s ADC中采样/保持电路的分析与设计 被引量:6
10
作者 张凯 周贵贤 +2 位作者 刘烨 陈贵灿 程军 《微电子学与计算机》 CSCD 北大核心 2007年第11期8-13,共6页
设计了一种高性能的采样保持(S/H)电路,在1.8V的电源电压下,其性能满足12位精度、100MS/s转换速率的ADC的要求。设计中采用了一种新型的自举采样开关,提高了S/H电路的可靠性和线性度;对于高增益大带宽的运算跨导放大器OTA的带宽设计,在... 设计了一种高性能的采样保持(S/H)电路,在1.8V的电源电压下,其性能满足12位精度、100MS/s转换速率的ADC的要求。设计中采用了一种新型的自举采样开关,提高了S/H电路的可靠性和线性度;对于高增益大带宽的运算跨导放大器OTA的带宽设计,在分析了主运放和辅助运放在带宽和相位裕度等方面的关系的基础上,提出了新的设计方法。仿真结果表明:S/H电路的差动输出摆幅达到了2V;对于输入为49MHz的正弦波,测得其信号噪声失真比达到了82dB,满足12位ADC的要求;整个电路的功耗约为20mW。 展开更多
关键词 采样/保持电路 自举开关 增益提高技术
下载PDF
基于自举电路的开关磁阻电机初始位置估计方法 被引量:20
11
作者 沈磊 吴建华 杨仕友 《中国电机工程学报》 EI CSCD 北大核心 2011年第6期98-102,共5页
开关磁阻电机的转子必须与电机磁场保持同步才能保证电机的正常运行,因此对转子位置信息的准确检测非常重要。提出一种基于自举电路的开关磁阻电机初始位置估计方法,通过给自举电路中的电容充电,向各相绕组中注入诊断脉冲电流,根据各相... 开关磁阻电机的转子必须与电机磁场保持同步才能保证电机的正常运行,因此对转子位置信息的准确检测非常重要。提出一种基于自举电路的开关磁阻电机初始位置估计方法,通过给自举电路中的电容充电,向各相绕组中注入诊断脉冲电流,根据各相诊断电流峰值和转子位置的关系,判断转子所在区间。该方法不依赖电机的具体电感模型,对控制系统带宽要求较低,无须电流闭环控制,检测过程不会造成电机转子的附加位移。阐述了利用自举电路检测开关磁阻电机初始位置的基本原理,给出了自举电路相关元件的选取原则,通过实验验证了所提出方法的有效性和实用性,并对引起误差的原因进行了分析。 展开更多
关键词 开关磁阻电机 自举电路 初始位置估计 无位置传感器控制 电流注入法
下载PDF
一种高速高精度采样/保持电路 被引量:7
12
作者 杨斌 殷秀梅 杨华中 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第10期1642-1646,共5页
介绍了一种用于12bit,100MS/s流水线模数转换器前端的采样/保持电路的设计.该电路在3V电源电压100MHz采样频率时,输入直到奈奎斯特频率仍能够达到108dB的无杂散动态范围(SFDR)和77dB的信躁比(SNR).论文建立了考虑开关之后的采样保持电... 介绍了一种用于12bit,100MS/s流水线模数转换器前端的采样/保持电路的设计.该电路在3V电源电压100MHz采样频率时,输入直到奈奎斯特频率仍能够达到108dB的无杂散动态范围(SFDR)和77dB的信躁比(SNR).论文建立了考虑开关之后的采样保持电路的分析模型,并详细研究了电路中开关组合对电路性能的影响,同时发现了传统的栅源自举开关(bootstrapped switch)中存在的漏电现象并对其进行了改进,极大地减小了漏电并提高了电路的线性性能. 展开更多
关键词 采样/保持电路 自举开关 增益自举放大器
下载PDF
A High Linearity,13bit Pipelined CMOS ADC 被引量:1
13
作者 李福乐 段静波 王志华 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第3期497-501,共5页
A 13bit,pipelined analog-to-digital converter (ADC) designed to achieve high linearity is described. The high linearity is realized by using the passive capacitor error-averaging technique to calibrate the capacitor... A 13bit,pipelined analog-to-digital converter (ADC) designed to achieve high linearity is described. The high linearity is realized by using the passive capacitor error-averaging technique to calibrate the capacitor mismatch error, a gain-boosting opamp to minimize the finite gain error and gain nonlinearity,a bootstrapping switch to reduce the switch on-resistor nonlinearity, and an anti-disturb design to reduce the noise from the digital supply. This ADC is implemented in 0.18μm CMOS technology and occupies a die area of 3.2mm^2 , including pads. Measured performance includes - 0.18/ 0.15LSB of differential nonlinearity, -0.35/0.5LSB of integral nonlinearity, 75.7dB of signal-to-noise plus distortion ratio (SNDR) and 90. 5 dBc of spurious-free dynamic range (SFDR) for 2.4MHz input at 2.5MS/s. At full speed conversion (5MS/s) and for the same 2.4MHz input, the measured SNDR and SFDR are 73.7dB and 83.9 dBc, respectively. The power dissipation including output pad drivers is 21mW at 2.5MS/s and 34mW at 5MS/s,both at 2.7V supply. 展开更多
关键词 analog-to-digital converter high linearity capacitor error-averaging GAIN-BOOSTING bootstrapping switch anti-disturb
下载PDF
12位50 MHz流水线ADC采样保持电路实现 被引量:6
14
作者 戴澜 姜岩峰 刘文楷 《微电子学》 CAS CSCD 北大核心 2010年第4期503-505,共3页
对采样保持电路进行研究,对增益提高的运算放大器进行2阶系统模拟,得到最佳设计参数;提出一种栅压自举开关电路结构;设计了一个用于12位50 MHz流水线A/D转换器的采样保持电路。采用SMIC 0.35 μm混合CMOS工艺,对整个A/D转换器进行实现... 对采样保持电路进行研究,对增益提高的运算放大器进行2阶系统模拟,得到最佳设计参数;提出一种栅压自举开关电路结构;设计了一个用于12位50 MHz流水线A/D转换器的采样保持电路。采用SMIC 0.35 μm混合CMOS工艺,对整个A/D转换器进行实现。测试结果表明,采样保持电路完全满足设计要求。 展开更多
关键词 A/D转换器 采样保持电路 增益提高运算放大器 自举开关
下载PDF
一种新型高线性度CMOS自举采样开关 被引量:2
15
作者 张跃龙 李儒章 冯树 《微电子学》 CAS CSCD 北大核心 2011年第6期799-802,809,共5页
分析了采样开关中非线性的来源,以及传统自举采样开关的弊端,提出了一种新型高线性度CMOS自举采样开关电路结构。相比传统自举采样开关,新型电路可以将阈值电压随输入信号变化引入的非线性减至最小。采用0.18μm标准CMOS工艺,在Cadence ... 分析了采样开关中非线性的来源,以及传统自举采样开关的弊端,提出了一种新型高线性度CMOS自举采样开关电路结构。相比传统自举采样开关,新型电路可以将阈值电压随输入信号变化引入的非线性减至最小。采用0.18μm标准CMOS工艺,在Cadence Spectre环境下仿真。结果显示,当输入频率为15MHz、峰峰值为0.84V的正弦波,且采样时钟频率为30MHz时,采样开关的无杂散动态范围达到93dB,较之传统自举采样开关提高了近20dB。 展开更多
关键词 CMOS 自举采样开关 非线性 无杂散动态范围
下载PDF
基于共源共栅反相器的极低功耗Sigma-Delta调制器设计 被引量:2
16
作者 陈铖颖 陈黎明 +1 位作者 黄新栋 张宏怡 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2018年第6期1068-1072,1080,共6页
为了满足穿戴式医疗设备中低功耗、高精度的模数转换应用需求,设计一种基于共源共栅反相器的低功耗14bit/500Hz Sigma-Delta调制器电路.在低电源电压环境下,该电路采用栅压自举开关完成了高精度的信号采样.利用共源共栅反相器替换传统Si... 为了满足穿戴式医疗设备中低功耗、高精度的模数转换应用需求,设计一种基于共源共栅反相器的低功耗14bit/500Hz Sigma-Delta调制器电路.在低电源电压环境下,该电路采用栅压自举开关完成了高精度的信号采样.利用共源共栅反相器替换传统Sigma-Delta调制器的跨导放大器(DTA),有效降低了电路功耗.电路采用SMIC 0.13μm 1P8M混合信号工艺实现,测试结果表明,在供电电压为0.6V、时钟频率为256kHz、信号带宽为500 Hz内,Sigma-Delta调制器输出信号最大信噪失真比为69.7dB,有效精度为11.3bit,功耗仅为5.07μW. 展开更多
关键词 低功耗 共源共栅反相器 栅压自举开关 SIGMA-DELTA调制器
下载PDF
适用于中频采样的CMOS自举采样开关 被引量:2
17
作者 钱宏文 朱燕君 +1 位作者 季惠才 陈珍海 《中国电子科学研究院学报》 2013年第2期209-212,共4页
分析了影响CMOS采样开关性能的非理想因素,针对中频采样A/D转换器对采样开关特性的要求,改进得到了一种新型的CMOS自举采样开关。较之传统栅压自举开关,此新型MOS采样开关能够消除由于阈值电压随输入信号变化所产生的非线性。基于0.18μ... 分析了影响CMOS采样开关性能的非理想因素,针对中频采样A/D转换器对采样开关特性的要求,改进得到了一种新型的CMOS自举采样开关。较之传统栅压自举开关,此新型MOS采样开关能够消除由于阈值电压随输入信号变化所产生的非线性。基于0.18μm标准CMOS数模混合工艺对电路进行了模拟,模拟结果显示,在输入信号为2.39 MHz正弦波,峰峰值为2 V,采样时钟频率为100 MHz时,开关的无杂散动态范围达到116.7 dB,较之传统自举采样开关提高了15dB左右。试验结果表明该栅增压电路非常适用于高速中频采样。 展开更多
关键词 模数转换器 中频采样 栅压自举开关 MOS开关
下载PDF
一种CMOS高速采样/保持放大器 被引量:4
18
作者 薛亮 沈延钊 张向民 《微电子学》 CAS CSCD 北大核心 2004年第3期310-313,共4页
 文章分析了采样/保持电路的基本原理,设计了一种CMOS高速采样/保持放大器,采样频率可达到50MHz,并用TSMC的0.35μm标准CMOS工艺库模拟了整体电路和分块电路的性能。
关键词 CMOS 采样/保持电路 运算放大器 模拟/数字转换器 自举开关
下载PDF
一种运用于高速ADC的采样保持电路设计 被引量:3
19
作者 蔡坤明 丁扣宝 +1 位作者 罗豪 韩雁 《电路与系统学报》 CSCD 北大核心 2010年第3期35-38,共4页
设计了一种用于Pipelined ADCs中的前置采样保持电路。从理论上推导了12bit、100MHz的模数转换器对采样保持电路各个子电路的性能指标要求,按此要求设计了增益增强型运放、自举开关等子电路。基于SMIC0.13μm,3.3V工艺,Spectre仿真结果... 设计了一种用于Pipelined ADCs中的前置采样保持电路。从理论上推导了12bit、100MHz的模数转换器对采样保持电路各个子电路的性能指标要求,按此要求设计了增益增强型运放、自举开关等子电路。基于SMIC0.13μm,3.3V工艺,Spectre仿真结果表明,在采样频率为100MS/s,输入信号频率为9.7656M时实现了81.9dB的信噪失真比(SINAD)和13.3位的有效位数(ENOB),无杂散动态范围(SFDR)可达94.9dB,功耗仅为24mW。输入直到奈奎斯特频率,仍能保持81.5dB的信噪失真比和13.2位的有效位数,SFDR可达到92.67dB。 展开更多
关键词 采样保持 增益增强性运放 自举开关
下载PDF
一种高性能14位采样保持电路 被引量:2
20
作者 陈俊龙 黄继伟 +3 位作者 胡炜 吴嘉士 张荣晶 张千文 《微电子学》 CAS CSCD 北大核心 2015年第5期564-567,572,共5页
设计了一种应用于流水线型模数转换器的14位100MHz采样保持电路,并在电路设计中,提出了一种改进型的栅压自举采样开关电路。在不增加电路复杂性的情况下,栅压自举采样开关电路可以有效地增加采样开关管的开启时间和关断时间,以及电路的... 设计了一种应用于流水线型模数转换器的14位100MHz采样保持电路,并在电路设计中,提出了一种改进型的栅压自举采样开关电路。在不增加电路复杂性的情况下,栅压自举采样开关电路可以有效地增加采样开关管的开启时间和关断时间,以及电路的可靠性。采样保持电路采用电容翻转式结构,以及采用增益提高的全差分折叠式共源共栅跨导放大器来实现。采用SMIC1.8V/3.3V0.18μm 1P6M CMOS工艺对电路进行设计与仿真。仿真结果显示,在10.009765MHz输入信号,100 MHz工作频率下,输出信号的无杂散动态范围(SFDR)为95.9dB,与传统自举开关相比,提高了16.3dB。 展开更多
关键词 采样保持电路 栅压自举开关 增益自举 高线性
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部