期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
星载FPGA内时序电路设计与时钟控制技术分析 被引量:1
1
作者 杜文志 《航天器工程》 2008年第5期58-63,共6页
在分析星载FPGA内时序电路特性以及FPGA可编程资源特性的基础上,指出了FPGA内同步时序电路出现时钟偏斜现象的机理。针对时钟偏斜,提出了星载FPGA内时序电路的设计准则。基于设计准则,提出了并行移位寄存器的一种异步化设计方法,阐述了... 在分析星载FPGA内时序电路特性以及FPGA可编程资源特性的基础上,指出了FPGA内同步时序电路出现时钟偏斜现象的机理。针对时钟偏斜,提出了星载FPGA内时序电路的设计准则。基于设计准则,提出了并行移位寄存器的一种异步化设计方法,阐述了在FPGA源代码中设置设计约束,或在逻辑综合与布局布线过程中联合设置设计约束,将主要同步时序电路时钟信号布置在全局时钟网络上的方法。工程实践表明:上述方法很好地解决了星载FPGA内同步时序电路时钟偏斜问题,可确保星载FPGA工作的稳定性与可靠性。 展开更多
关键词 星载FPGA 全局时钟网络 时序电路 时钟偏斜
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部