期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
有界变量线性规划的基线算法 被引量:2
1
作者 徐裕生 卢志义 张俊敏 《运筹与管理》 CSCD 2006年第1期25-28,共4页
本文对有界变量线性规划的算法进行了研究,得到了一种解此问题的新算法。文中根据基线算法的算法原理,通过对BL表的旋转,在各变量满足界约束的条件下,使目标函数值不断增大,直至得到有界硬上界,从而得到问题的最优解。文中给出了有界变... 本文对有界变量线性规划的算法进行了研究,得到了一种解此问题的新算法。文中根据基线算法的算法原理,通过对BL表的旋转,在各变量满足界约束的条件下,使目标函数值不断增大,直至得到有界硬上界,从而得到问题的最优解。文中给出了有界变量线性规划基线算法的计算步骤,并给出了一个例子。与单纯形法相比,采用基线算法解有界变量线性规划操作更简单,迭代次数少,解题速度更快。 展开更多
关键词 运筹学 线性规划 基线算法 有界变量 硬上界
下载PDF
线性规划最好主元法的实验报告
2
作者 孟志清 江河 成央金 《湘潭大学自然科学学报》 CAS CSCD 1997年第4期113-116,共4页
该文对求解线性规划一种新的快速算法,称为最好主元法,在计算机上通过了数千个实例的试算表明,迭代次数不超过变量维数与约束个数之和,是一个很有价值的实用算法.
关键词 线性规划 最好主元法 最优解
下载PDF
跳频扩时光码分多址系统误码率上限的研究
3
作者 陈允 邱昆 张崇富 《电子科技大学学报》 EI CAS CSCD 北大核心 2004年第6期743-745,共3页
在对跳频扩时光码分多址系统是否使用光学硬限幅器的误码率上限进行理论分析的基础上,通过仿真给出了误码率随影响系统性能的各个参数以及有无光学硬限幅器时的变化曲线,并给出了相应的分析,得到了结果:减少码片之间的碰撞概率以及使用... 在对跳频扩时光码分多址系统是否使用光学硬限幅器的误码率上限进行理论分析的基础上,通过仿真给出了误码率随影响系统性能的各个参数以及有无光学硬限幅器时的变化曲线,并给出了相应的分析,得到了结果:减少码片之间的碰撞概率以及使用光学硬限幅器能有效地改善系统的性能。 展开更多
关键词 光码分多址 光学硬限幅器 跳频扩时码 误码率上限
下载PDF
Reducing the Upper Bound Delay by Optimizing Bank-to-Core Mapping
4
作者 Ji-Zan Zhang Zhi-Min Gu Ming-Quan Zhang 《Journal of Computer Science & Technology》 SCIE EI CSCD 2016年第6期1179-1193,共15页
Nowadays, inter-task interferences are the main difficulty in analyzing the timing behavior of multicores. The timing predictable embedded multicore architecture MERASA, which allows safe worst-case execution time (W... Nowadays, inter-task interferences are the main difficulty in analyzing the timing behavior of multicores. The timing predictable embedded multicore architecture MERASA, which allows safe worst-case execution time (WCET) estimations, has emerged as an attractive solution. In the architecture, WCET can be estimated by the upper bound delay (UBD) which can be bounded by the interference-aware bus arbiter (IABA) and the dynamic cache partitioning such as columnization or bankization. However, this architecture faces a dilemma between decreasing UBD and efficient shared cache utilization. To obtain tighter WCET estimation, we propose a novel approach that reduces UBD by optimizing bank-to-core mapping on the multicore system with IABA and the two-level partitioned cache. For this, we first present a new UBD computation model based on the analysis of inter-task interference delay, and then put forward the core-sequence optimization method of bank-to-core mapping and the optimizing algorithms with the minimum UBD. Experimental results demonstrate that our approach can reduce WCET from 4% to 37%. 展开更多
关键词 MULTICORE hard real-time task bank-to-core mapping upper bound delay optimization
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部