-
题名一种新的LDPC译码器设计
- 1
-
-
作者
王锦山
袁柳清
-
机构
中兴通讯股份有限公司
-
出处
《系统工程与电子技术》
EI
CSCD
北大核心
2008年第10期2031-2034,F0003,共5页
-
基金
国家"863"高技术计划基金资助课题(2006A01Z271)
-
文摘
对LDPC编译码技术进行了介绍,指出LDPC译码算法可以用高度并行的结构实现,可以达到很高的译码吞吐量。提出了分层修正最小和译码算法并对该算法进行了定点仿真,仿真结果表明,该算法性能优良并且能降低迭代次数以提高吞吐量,该算法在最好情况下可以节省一半的迭代次数。设计了一种新的LDPC译码器并完成了FPGA硬件实现,这种译码器能够实现LDPC码高速译码,实现了100 Mbps的译码吞吐量。该译码器能够支持多种通信标准的LDPC码译码,从而节省系统总体成本。
-
关键词
低密度奇偶校验码
分层修正最小和译码算法
IEEE
802.16e
译码器
-
Keywords
LDPC
layered revised rain-sum decoding algorithm
IEEE 802.16e
decoder
-
分类号
TN911.22
[电子电信—通信与信息系统]
-
-
题名一种新的LDPC译码算法及其硬件实现
- 2
-
-
作者
王锦山
袁柳清
-
机构
中兴通讯股份有限公司
-
出处
《电视技术》
北大核心
2007年第5期19-20,39,共3页
-
文摘
介绍了LDPC编译码技术,提出了分层修正最小和算法并对该算法进行了定点仿真和硬件实现。仿真结果和硬件实现表明,该算法性能优良并能降低迭代次数以提高吞吐量。
-
关键词
分层修正最小和算法
低密度奇偶校验码
译码
-
Keywords
layered revised min-sum algorithm, LDPC
decoding
-
分类号
TN911.22
[电子电信—通信与信息系统]
-
-
题名结构化LDPC码流水线译码器的仿真与设计
- 3
-
-
作者
怀钰
戴逸民
-
机构
中国科学技术大学电子工程与信息科学系
-
出处
《计算机仿真》
CSCD
北大核心
2010年第5期309-313,共5页
-
文摘
针对在结构化LDPC码译码器中使用流水线结构,对最小和分层译码算法进行了分析。为进一步提高译码器的性能,提出了一种修正分层最小算法,使得结构化LDPC码的译码器能使用流水线结构来增加系统吞吐量。根据修正算法,设计了一种低复杂度的译码器结构,并详细描述了串行校验节点处理器和灵活置换器这两个模块的设计。分析了流水线译码器对处理时延的提高,并仿真了同一码长不同译码算法的性能。仿真结果表明修正算法和最小和译码算法相比,性能上几乎没有损失,由于译码器采用了流水线结构,吞吐量提高了2到3倍,并能灵活的支持各种码长和码率的结构化LDPC码。
-
关键词
低密度奇偶校验码
修正分层最小和算法
译码
-
Keywords
LDPC
layered revised min - sum algorithm
decoding
-
分类号
TN911.2
[电子电信—通信与信息系统]
-