期刊文献+
共找到109篇文章
< 1 2 6 >
每页显示 20 50 100
DESIGN OF TWO-PHASE SINUSOIDAL POWER CLOCK AND CLOCKED TRANSMISSION GATE ADIABATIC LOGIC CIRCUIT 被引量:5
1
作者 Wang Pengjun Yu Junjun 《Journal of Electronics(China)》 2007年第2期225-231,共7页
First the research is conducted on the design of the two-phase sinusoidal power clock generator in this paper. Then the design of the new adiabatic logic circuit adopting the two-phase sinusoidal power clocks--Clocked... First the research is conducted on the design of the two-phase sinusoidal power clock generator in this paper. Then the design of the new adiabatic logic circuit adopting the two-phase sinusoidal power clocks--Clocked Transmission Gate Adiabatic Logic (CTGAL) circuit is presented. This circuit makes use of the clocked transmission gates to sample the input signals, then the output loads are charged and discharged in a fully adiabatic manner by using bootstrapped N-Channel Metal Oxide Semiconductor (NMOS) and Complementary Metal Oxide Semiconductor (CMOS) latch structure. Finally, with the parameters of Taiwan Semiconductor Manufacturing Company (TSMC) 0.25um CMOS device, the transient energy consumption of CTGAL, Bootstrap Charge-Recovery Logic (BCRL) and Pass-transistor Adiabatic Logic (PAL) including their clock generators is simulated. The simulation result indicates that CTGAL circuit has the characteristic of remarkably low energy consumption. 展开更多
关键词 Circuit design Two-phase sinusoidal power clock clock generator clocked Transmission Gate Adiabatic logic (CTGAL) circuit
下载PDF
模拟乒乓球运动的逻辑电路设计
2
作者 张聪慧 《集成电路应用》 2024年第8期25-27,共3页
阐述在数字逻辑电路实验教学中引入游戏电路设计。以模拟乒乓球游戏电路的设计为例,该游戏电路综合运用计数器、移位寄存器、锁存器等逻辑器件,利用按键模拟两位选手的乒乓球拍,利用发光二极管模拟乒乓球及其运动路径,A端与B端相互击球... 阐述在数字逻辑电路实验教学中引入游戏电路设计。以模拟乒乓球游戏电路的设计为例,该游戏电路综合运用计数器、移位寄存器、锁存器等逻辑器件,利用按键模拟两位选手的乒乓球拍,利用发光二极管模拟乒乓球及其运动路径,A端与B端相互击球,数码管显示选手的当前得分,游戏难度可通过改变时钟电路的频率进行调节。 展开更多
关键词 逻辑电路设计 移位寄存器 时钟频率 计数器 数码显示 模拟乒乓
下载PDF
SYNCHRONOUS DERIVED CLOCK AND SYNTHESIS OF LOW POWER SEQUENTIAL CIRCUITS
3
作者 Wu Xunwei (Department of Electronic Engineering, Zhejiang University, Hangzhou 310028)Qing Wu Massoud Pedram (Department of Electrical Engineering-Systems, University of Southern California, USA) 《Journal of Electronics(China)》 1999年第2期138-145,共8页
Based on analyzing significance of controlling clock in design of low power sequential circuits, this paper proposes a technique that the gating signal is derived from the master latch in a flip-flop to make the deriv... Based on analyzing significance of controlling clock in design of low power sequential circuits, this paper proposes a technique that the gating signal is derived from the master latch in a flip-flop to make the derived clock having no glitch and no skew. The design of a decimal counter with half-frequency division shows that by using the synchronous derived clock the counter has lower power dissipation as well as simpler combinational logic. Computer simulation shows 20% power saving. 展开更多
关键词 Low power SEQUENTIAL circuit logic design DERIVED clock
下载PDF
64位超前进位对数加法器的设计与优化 被引量:3
4
作者 王仁平 何明华 +2 位作者 陈传东 戴惠明 黄扬国 《半导体技术》 CAS CSCD 北大核心 2010年第11期1116-1121,共6页
设计一个应用于高性能微处理器的快速64位超前进位对数加法器。通过分析超前进位对数加法器原理,提出了改进四进制Kogge-Stone树算法的64位超前进位对数加法器结构,并结合使用多米诺动态逻辑、时钟延迟多米诺逻辑和传输门逻辑等技术来... 设计一个应用于高性能微处理器的快速64位超前进位对数加法器。通过分析超前进位对数加法器原理,提出了改进四进制Kogge-Stone树算法的64位超前进位对数加法器结构,并结合使用多米诺动态逻辑、时钟延迟多米诺逻辑和传输门逻辑等技术来设计和优化电路。该加法器采用SMIC 0.18μm CMOS工艺实现,在最坏情况下完成一次加法运算时间为486.1 ps,与相同工艺和相同电路结构采用静态CMOS实现相比,大大减少了加法器各级门的延迟时间,取得良好的电路性能。 展开更多
关键词 多米诺动态逻辑 时钟延时多米诺 对数加法器 点操作 Kogge-Stone树
下载PDF
多值低功耗双边沿触发器设计 被引量:9
5
作者 胡俊锋 沈继忠 +1 位作者 姚茂群 王柏祥 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2005年第11期1699-1702,共4页
通过分析现有基于二值时钟的二值双边沿触发器的设计思想,设计了基于二值时钟的三值双边沿触发器.进一步利用多值时钟的多个跳变沿设计了基于三值时钟的三值双边沿触发器,充分利用了多值信号携带信息量大的优点,设计的三值双边沿触发器... 通过分析现有基于二值时钟的二值双边沿触发器的设计思想,设计了基于二值时钟的三值双边沿触发器.进一步利用多值时钟的多个跳变沿设计了基于三值时钟的三值双边沿触发器,充分利用了多值信号携带信息量大的优点,设计的三值双边沿触发器结构简单.模拟结果表明,设计的三值双边沿触发器具有正确的逻辑功能,并可以大幅降低功耗. 展开更多
关键词 低功耗 双边沿触发器 多值逻辑 三值时钟
下载PDF
Kerberos协议的改进与证明 被引量:9
6
作者 许先斌 陈凡 苏剑 《计算机工程与应用》 CSCD 北大核心 2002年第8期157-158,256,共3页
由于Kerberos协议要求每个用户都具有与认证服务器同步的时钟,这在某些环境下很难实现,该文对Kerberos协议作出某些改进,在不降低认证安全性的前提下,降低了对系统时钟同步的要求。
关键词 KERBEROS协议 BAN逻辑 统计时钟同步 身份认证 网络安全 计算机网络
下载PDF
分布式节点群的参量差分时钟同步算法 被引量:2
7
作者 凌云翔 范林军 +1 位作者 王涛 张国华 《兵工学报》 EI CAS CSCD 北大核心 2013年第1期51-59,共9页
结合分布式系统多平台性、通用性、阶段同步性等新特征,提出一种新的分布式节点群参量差分逻辑时钟模型(LCPD)及其同步算法。该模型不修改本地时间,将不确定的网络延迟考虑到差分频率中,通过差分时钟计数值的递归演算和差分频率的收敛校... 结合分布式系统多平台性、通用性、阶段同步性等新特征,提出一种新的分布式节点群参量差分逻辑时钟模型(LCPD)及其同步算法。该模型不修改本地时间,将不确定的网络延迟考虑到差分频率中,通过差分时钟计数值的递归演算和差分频率的收敛校准,获取各节点稳定的计数值,以此作为衡量全网时钟同步的标志。算法采用参考广播、锁相环和协同同步原理,步骤分为零点对时和差分校准。仿真实验表明:该算法一旦同步就不再失步,具有较好的收敛性和稳定性,可满足大规模、异构分布式仿真系统的同步需求。 展开更多
关键词 计算机应用 分布式仿真系统 时钟同步 参量差分 分布式节点群 逻辑时钟
下载PDF
基于DDR SDRAM控制器时序分析的模型 被引量:7
8
作者 程晓东 郑为民 唐志敏 《计算机工程》 CAS CSCD 北大核心 2005年第17期182-184,共3页
定义了时钟单位阶跃信号C(n),提出了一种利用带相对时钟坐标的逻辑方程表示逻辑信号的方法;通过对所设计的DDR SDRAM控制器的读写时序的分析,建立了控制器主要信号的时序表达式,并利用所建立的时钟逻辑方程对DDR控制器的读过程进行了简... 定义了时钟单位阶跃信号C(n),提出了一种利用带相对时钟坐标的逻辑方程表示逻辑信号的方法;通过对所设计的DDR SDRAM控制器的读写时序的分析,建立了控制器主要信号的时序表达式,并利用所建立的时钟逻辑方程对DDR控制器的读过程进行了简单的分析。这种方法可以应用到内存系统的带宽和延时估计方面,比较直观。 展开更多
关键词 时钟逻辑方程 DDR SDRAM控制器 时序模型
下载PDF
一种改进的基于时钟沿的单粒子翻转自检纠错方法 被引量:1
9
作者 周国昌 赖晓玲 +3 位作者 朱启 巨艇 于登云 郭阳明 《西北工业大学学报》 EI CAS CSCD 北大核心 2015年第5期716-720,共5页
通过将数据与时钟的转变沿进行对比,检验其是否同步,设计了一种改进的基于时钟沿的单粒子翻转自检纠错电路结构,来实现数据翻转错误的检测和纠正。该电路在保持原有电路优点的同时,克服了原电路的不足,既可完成上升沿和下跳沿错误检测,... 通过将数据与时钟的转变沿进行对比,检验其是否同步,设计了一种改进的基于时钟沿的单粒子翻转自检纠错电路结构,来实现数据翻转错误的检测和纠正。该电路在保持原有电路优点的同时,克服了原电路的不足,既可完成上升沿和下跳沿错误检测,又可以同时实现多位SEU错误的检测纠正。仿真和实际应用均表明,所提出的改进电路是一个有实用价值的检错纠错电路。 展开更多
关键词 超大规模集成电路 单粒子翻转 时钟沿 自检纠错
下载PDF
自稳定的分布式事务内存模型及算法 被引量:1
10
作者 林菲 孙勇 +1 位作者 丁宏 任一支 《计算机研究与发展》 EI CSCD 北大核心 2014年第9期2046-2057,共12页
针对具有瞬时故障的分布式系统,综合考虑系统鲁棒性和可扩展性,提出了一种自稳定的分布式事务内存模型(self-stabilizing distributed transactional memory,SSDTM).首先,利用分层技术和抵押组合理论建立模型框架,并对生成树算法进行了... 针对具有瞬时故障的分布式系统,综合考虑系统鲁棒性和可扩展性,提出了一种自稳定的分布式事务内存模型(self-stabilizing distributed transactional memory,SSDTM).首先,利用分层技术和抵押组合理论建立模型框架,并对生成树算法进行了自稳定改进,以克服现有算法只能适应稳定环境的缺点;其次,将数据流技术与自稳定相结合,设计了数据对象操作方法,提高了系统的数据访问局部性;然后,在给出事务服务模型的基础上,提出了基于改进逻辑时钟的SSDTM并发控制算法;最后,结合理论推导,使用4个典型测试用例在SimJava环境下对SSDTM进行了多角度、大规模的分析和性能测试.结果表明,所提算法具有较强的参数鲁棒性和适用性,与其他模型相比,SSDTM具有更高的吞吐量和容错性. 展开更多
关键词 自稳定 事务内存 瞬时故障 生成树 弹道目标 逻辑时钟
下载PDF
基于FPGA的数据采集系统设计 被引量:14
11
作者 叶卫东 曹照连 《现代电子技术》 2005年第24期112-114,共3页
设计了以FPGA为核心逻辑控制模块的高速数据采集系统。设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程。FPGA模块设计使用VHDL语言,在M ax+P lusⅡ中实现软件设计和完成仿真。本文给... 设计了以FPGA为核心逻辑控制模块的高速数据采集系统。设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程。FPGA模块设计使用VHDL语言,在M ax+P lusⅡ中实现软件设计和完成仿真。本文给出了一些模块的仿真图形。整个采集系统可实现24路最大工作频率为100 kH z的现场模拟信号采集和4路频率信号采集,且该系统也采集8路系统内部通道信号以达到自校验功能。 展开更多
关键词 FPGA 数据采集 时钟逻辑运算 VHDL语言
下载PDF
同步和异步时序电路的统一设计和分析理论 被引量:5
12
作者 吴训威 陈晓莉 金瓯 《电子科学学刊》 CSCD 1994年第4期365-372,共8页
本文讨论了时钟信号的普遍描述和含时钟信号的触发器次态方程,并在此基础上提出了同步和异步时序电路的统一设计和分析理论。该理论的有效性已由实例予以证明。
关键词 时序电路 时钟信号 同步 异步
下载PDF
基于Gray码的异步FIFO接口技术及其应用 被引量:20
13
作者 汪东 马剑武 陈书明 《计算机工程与科学》 CSCD 2005年第1期58-60,共3页
本文介绍了利用异步FIFO在跨时钟域的逻辑设计中进行异步接口的技术 ,介绍了利用Gray码作异步FIFO指针的方法。
关键词 异步FIFO 接口技术 指针 逻辑设计 时钟
下载PDF
钟控传输门绝热逻辑电路和SRAM的设计 被引量:9
14
作者 汪鹏君 郁军军 《电子学报》 EI CAS CSCD 北大核心 2006年第2期301-305,共5页
本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感... 本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感放大线及地址译码器上的大开关电容的电荷.最后,在采用TSMC 0.25μm CMO S工艺器件参数情况下,对所设计的绝热SRAM进行HSPC IE模拟,结果表明,此SRAM逻辑功能正确,低功耗特性明显. 展开更多
关键词 钟控传输门绝热逻辑 二相无交叠功率时钟 SRAM设计 低功耗
下载PDF
一种新的分布式死锁探测与解除方法 被引量:1
15
作者 鄢勇 刘键 《华中理工大学学报》 CSCD 北大核心 1990年第1期93-98,共6页
为了有效地解决分布式环境下的死锁探测与解除问题,本文提出了一种基于请求路径双向探测的方法,此方法较以前各类方法具有更好的分布性、可靠性和更短的死锁探测时间。
关键词 通信 分布式 死锁 探测 解除
下载PDF
基于时钟控制技术的低功耗三值D触发器设计 被引量:1
16
作者 耿亮 沈继忠 许聪源 《济南大学学报(自然科学版)》 CAS 北大核心 2016年第1期13-16,共4页
提出一种低功耗的基于时钟控制技术的三值D触发器(CG-TDFF)。CG-TDFF通过在电路中嵌入时钟控制技术,在输入信号不发生改变时抑制时钟链以减少触发器内部节点的冗余跳变,从而有效地降低电路功耗。基于SMIC65 nm工艺的仿真结果表明,CG-TDF... 提出一种低功耗的基于时钟控制技术的三值D触发器(CG-TDFF)。CG-TDFF通过在电路中嵌入时钟控制技术,在输入信号不发生改变时抑制时钟链以减少触发器内部节点的冗余跳变,从而有效地降低电路功耗。基于SMIC65 nm工艺的仿真结果表明,CG-TDFF具有正确的逻辑功能,低功耗特征明显,在开关活动性为10%时,功耗比参考电路下降最高达29.84%。 展开更多
关键词 时钟 多值逻辑 时钟控制技术 三值D触发器
下载PDF
一种基于FPGA的高速数据通道的实验方法 被引量:13
17
作者 郑争兵 魏瑞 陈正涛 《实验室研究与探索》 CAS 北大核心 2012年第12期78-81,共4页
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道... 为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。 展开更多
关键词 双时钟FIFO FPGA 嵌入式逻辑分析仪 实验教学
下载PDF
基于GPS实现电力系统高精度同步时钟 被引量:36
18
作者 蒋陆萍 曾祥君 +1 位作者 李泽文 彭安安 《电网技术》 EI CSCD 北大核心 2011年第2期201-206,共6页
根据全球定位系统(global positioning system,GPS)秒时钟的随机误差和高精度晶振的累计误差互补的特点,利用数字锁相原理,通过测量GPS秒时钟与晶振秒时钟间的相位差来控制晶振秒时钟的分频系数,实时消除晶振秒时钟的累计误差,从而产生... 根据全球定位系统(global positioning system,GPS)秒时钟的随机误差和高精度晶振的累计误差互补的特点,利用数字锁相原理,通过测量GPS秒时钟与晶振秒时钟间的相位差来控制晶振秒时钟的分频系数,实时消除晶振秒时钟的累计误差,从而产生高精度秒时钟,并利用复杂可编程逻辑器件(complex programmable logic device,CPLD)设计了高精度同步时钟系统。GPS信号接收正常时,CPLD根据数字锁相原理产生高精度同步时钟;GPS信号接收不正常时,CPU调取存储的分频系数控制CPLD产生高精度时钟。仿真分析和实验结果表明该时钟系统具有很高的时间准确度和稳定性。 展开更多
关键词 全球定位系统 晶振 时钟 复杂可编程逻辑器件 秒脉冲
下载PDF
梯度下降算法在时间同步中的优化 被引量:2
19
作者 刘云 肖雪 《西北大学学报(自然科学版)》 CAS CSCD 北大核心 2018年第5期659-664,共6页
规模化无线传感网各节点时间同步的关键因素是提高节点间的同步精度和收敛速度。该文提出一种基于梯度下降法的多跳时间同步(GDTS)算法,采用梯度下降算法对误差函数的步长进行迭代更新,调整接收节点的逻辑时钟频率和偏移值,得到使误差... 规模化无线传感网各节点时间同步的关键因素是提高节点间的同步精度和收敛速度。该文提出一种基于梯度下降法的多跳时间同步(GDTS)算法,采用梯度下降算法对误差函数的步长进行迭代更新,调整接收节点的逻辑时钟频率和偏移值,得到使误差函数最小化的逻辑时钟频率和偏移比值的最优估计值。数值分析和仿真结果表明,与FBTS和PISync两种算法对比,GDTS算法具有良好的可扩展性,收敛速度及同步精度性能上均有优化。 展开更多
关键词 时间同步 逻辑时钟 迭代 梯度下降算法
下载PDF
改进结构的64位CMOS并行加法器设计与实现 被引量:4
20
作者 孙旭光 毛志刚 来逢昌 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2003年第2期203-208,共6页
介绍了一个用于高性能的微处理器和 DSP处理器的快速 6 4位二进制并行加法器 .为了提高速度 ,改进了加法器结构 ,该结构大大减少了加法器各级门的延迟时间 .基于改进的加法器结构 ,有效地使用动态复合门、时钟延迟多米诺逻辑和场效应管... 介绍了一个用于高性能的微处理器和 DSP处理器的快速 6 4位二进制并行加法器 .为了提高速度 ,改进了加法器结构 ,该结构大大减少了加法器各级门的延迟时间 .基于改进的加法器结构 ,有效地使用动态复合门、时钟延迟多米诺逻辑和场效应管尺寸缩小技术 ,可以取得良好的电路性能 .该加法器采用 U MC 2 .5 V 0 .2 5μm 1层多晶 5层金属的 CMOS工艺实现 .完成一次加法运算的时间是 70 0 ps,比传统结构的加法器快 2 0 % ;面积和功耗分别是0 .16 m m2和 2 0 0 m W@5 0 0 MHz,与传统结构加法器相当 . 展开更多
关键词 CMOS 二进制并行加法器 时钟延迟多米诺逻辑 动态复合门
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部