期刊文献+
共找到141篇文章
< 1 2 8 >
每页显示 20 50 100
同步电路设计中CLOCK SKEW的分析 被引量:2
1
作者 康军 黄克勤 张嗣忠 《电子器件》 CAS 2002年第4期431-434,共4页
Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中 0 clock skew和非 0clock skew时钟分布对电路性能的影响 ,分析了通过调整时钟树中 CL OCK SKEW来改善电路性能的方法 ,从而说明非 0 clock skew时钟分布是... Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中 0 clock skew和非 0clock skew时钟分布对电路性能的影响 ,分析了通过调整时钟树中 CL OCK SKEW来改善电路性能的方法 ,从而说明非 0 clock skew时钟分布是如何提高同步电路运行的最大时钟频率的。 展开更多
关键词 clock skew 同步电路 时钟树 时钟信号 数字集成电路
下载PDF
一款0.16 mm^(2)基于180 nm CMOS采用全局去偏斜的半速率8×2.5 Gb/s时钟转发架构接收机
2
作者 杨力宏 李世新 +4 位作者 韩晨曦 云越恒 刘术彬 赵潇腾 朱樟明 《集成电路与嵌入式系统》 2024年第4期1-9,共9页
在时钟转发架构的高速有线通信接收机中,需要去偏斜电路实现时钟与数据之间的最佳采样关系,并保证多路数据的同步。本文提出了一种全局去偏斜方案,仅采用一路数据与时钟进行对齐,并通过时钟延时匹配与分布技术实现多路数据同步,减小了... 在时钟转发架构的高速有线通信接收机中,需要去偏斜电路实现时钟与数据之间的最佳采样关系,并保证多路数据的同步。本文提出了一种全局去偏斜方案,仅采用一路数据与时钟进行对齐,并通过时钟延时匹配与分布技术实现多路数据同步,减小了各通道独立去偏斜方案带来的功耗与面积开销。所提出的接收机由8路数据通道、1路半速率转发时钟通道与基于延迟锁定环路的全局去偏斜电路构成。基于180 nm CMOS工艺,在2.5 Gb/s数据率下,可去除输入时钟与数据任意偏斜,得到位于数据中心的采样相位,同时具有时钟占空比校准能力。在1.8 V电源电压下,所提出的接收机总功耗为187 mW,总面积为0.16 mm^(2),对比各通道独立去偏斜方案,功耗和面积开销分别节约了45.2%与62.8%。 展开更多
关键词 时钟转发 多路接收机 全局去偏斜 延迟锁定环路 时钟分布 数据同步 半速率
下载PDF
一种FPGA实现中时钟偏移(skew)的快速修复方法
3
作者 田素雷 杨松芳 常迎辉 《中国集成电路》 2015年第5期21-23,42,共4页
通常在使用FPGA综合工具进行综合设计时,将时钟信号配置在全局时钟网络上,可有效抑制时钟偏移现象。但是为了保证和专用集成电路的结构一致,或者受到锁相环数量的限制,需要采用触发器作为分频电路。这样不可避免的会导致主时钟和分频时... 通常在使用FPGA综合工具进行综合设计时,将时钟信号配置在全局时钟网络上,可有效抑制时钟偏移现象。但是为了保证和专用集成电路的结构一致,或者受到锁相环数量的限制,需要采用触发器作为分频电路。这样不可避免的会导致主时钟和分频时钟之间的偏移(skew)过大。针对该问题,本文提出了一种时钟偏移的快速修复方法,该方法通过手动插入时钟延迟链、将时钟模块锁定在指定区域以及手动给时钟分配全局缓冲器(global buffer)等手段,精确控制主时钟和分频时钟的相对时延,从而达到减少两个时钟之间的偏移的目的,进而满足高速、高性能的设计要求,保证了电路的正常工作。 展开更多
关键词 时钟偏移 延迟链
下载PDF
TDOA Localization Algorithm with Compensation of Clock Offset for Wireless Sensor Networks 被引量:9
4
作者 XIONG Hui CHEN Zhiyuan +1 位作者 YANG Beiya NI Rongpei 《China Communications》 SCIE CSCD 2015年第10期193-201,共9页
This paper presents a source localization algorithm based on the source signal's time-difference-of-arrival(TDOA) for asynchronous wireless sensor network.To obtain synchronization among anchors,all anchors broadc... This paper presents a source localization algorithm based on the source signal's time-difference-of-arrival(TDOA) for asynchronous wireless sensor network.To obtain synchronization among anchors,all anchors broadcast signals periodically,the clock offsets and skews of anchor pairs can be estimated using broadcasting signal's time-of-arrivals(TOA) at anchors.A kalman filter is adopted to improve the accuracy of clock offsets and track the clock drifts due to random fluctuations.Once the source transmits signal,the TOAs at anchors are stamped respectively and source's TDOA error due to clock offset and skew of anchor pair can be mitigated by a compensation operation.Based on a Gaussian noise model,maximum likelihood estimation(MLE) for the source position is obtained.Performance issues are addressed by evaluating the Cramer-Rao lower bound and the selection of broadcasting period.The proposed algorithm is simple and effective,which has close performance with synchronous TDOA algorithm. 展开更多
关键词 TDOA定位 无线传感器网络 时钟偏移 定位算法 补偿操作 最大似然估计 到达时间差 广播信号
下载PDF
一种clock mesh与H-tree混合时钟树设计方法
5
作者 伍艳春 《电子技术与软件工程》 2016年第6期94-96,共3页
本文提出了一种clock mesh与H-tree相结合的混合时钟树设计方法,同时通过对设计中的寄存器按照一定规则进行分组并分别布局在相同大小的网格中从而具备一定的对称性和规则性,可更好的优化H-tree结构,提高H-tree的性能从而提高了整个混... 本文提出了一种clock mesh与H-tree相结合的混合时钟树设计方法,同时通过对设计中的寄存器按照一定规则进行分组并分别布局在相同大小的网格中从而具备一定的对称性和规则性,可更好的优化H-tree结构,提高H-tree的性能从而提高了整个混合时钟树的性能。实验表明,该混合时钟树结构可显著减少时钟树长度和时钟分支间的skew,降低OCV影响。 展开更多
关键词 clock MESH H-tree 寄存器组布局 clock skew
下载PDF
一种低功耗时钟树综合的寄存器聚类方法
6
作者 唐俊龙 卢英龙 +2 位作者 戴超雄 邹望辉 李振涛 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2023年第8期147-152,共6页
随着集成电路制造工艺的进步与芯片集成度的提升,对于低功耗芯片的需求越来越大.时钟网络功耗占芯片总功耗的40%以上,优化时钟网络的功耗已成为高性能集成电路设计中最重要的目标之一.本文提出了一种新的寄存器聚类方法来生成时钟树的... 随着集成电路制造工艺的进步与芯片集成度的提升,对于低功耗芯片的需求越来越大.时钟网络功耗占芯片总功耗的40%以上,优化时钟网络的功耗已成为高性能集成电路设计中最重要的目标之一.本文提出了一种新的寄存器聚类方法来生成时钟树的叶级拓扑结构,通过限制群组的扇出、负载和范围,对寄存器进行合理分组,减少了缓冲器的插入数目和总布线长度,有效降低时钟网络功耗.将该方法整合到传统的时钟树综合(CTS)流程中,在ISCAS89基准电路上测试并分析其有效性.实验结果表明,该寄存器聚类方法在不影响时钟树最大延时的情况下,有效减少了时钟网络20%以上的功率耗散和20%以上的时钟偏移. 展开更多
关键词 低功耗电子 时钟偏移 寄存器聚类 时钟树综合
下载PDF
石英挠性加速度计时间同步无线测试系统
7
作者 胡丹 张清华 《电子技术应用》 2023年第7期105-109,共5页
针对石英挠性加速度计参数建模时的同步测试需求,基于无线通信技术设计了时间同步无线测试系统。该系统基于CC2530无线SOC芯片设计,采用硬件捕获时间戳的方式降低部分延迟因素,利用最小二乘法(Least Squares Fit,LSF)估计、补偿无线节... 针对石英挠性加速度计参数建模时的同步测试需求,基于无线通信技术设计了时间同步无线测试系统。该系统基于CC2530无线SOC芯片设计,采用硬件捕获时间戳的方式降低部分延迟因素,利用最小二乘法(Least Squares Fit,LSF)估计、补偿无线节点间的相对时钟漂移,设计了监听同步方式以减少发送同步信息包的次数。单跳及多跳监听同步测试结果表明,其4跳平均同步误差为3.826μs,均方差为3.286μs,且4跳平均监听误差分别为8.193μs、5.241μs。系统能满足石英挠性加速度计参数建模应用的同步测试要求,并可以推广到类似应用中。 展开更多
关键词 同步测试 时间戳 时钟漂移 监听
下载PDF
一种基于改进K-means算法的高能效时钟网络设计
8
作者 潘达杉 黄金明 马超 《微电子学与计算机》 2023年第8期101-107,共7页
本文针对先进处理器中部件级时钟网络设计面临的时钟网络偏斜难控制、时钟负载重动态功耗大的问题,实现了一种高能效局部时钟网络设计方法,提出了基于考虑负载K-means算法的时钟驱动点位置优化算法TKDLO(Timing driven K-means based Dr... 本文针对先进处理器中部件级时钟网络设计面临的时钟网络偏斜难控制、时钟负载重动态功耗大的问题,实现了一种高能效局部时钟网络设计方法,提出了基于考虑负载K-means算法的时钟驱动点位置优化算法TKDLO(Timing driven K-means based Driver Location Optimization),在不影响时序的前提下,实现了局部门控时钟驱动单元的位置优化,降低了时钟网络的偏斜.通过采用不同触发器规模的设计验证,模块级时钟长度可以优化15%以上,时钟偏斜优化30%以上.以访存执行部件的时钟设计为例,本文所提出的局部时钟设计方法,相比于传统CTS的实现方式,在时钟延迟和偏斜方面实现了超过50%的优化,整个设计等效频率提升14%、平均功耗优化28%、最终模块能效提升58.7%;相比于基于触发器聚类的fishbone时钟结构,在15.2%的时钟延迟恶化和5%功耗恶化代价下,使模块的频率提升7.6%,能效优化14.2%. 展开更多
关键词 高能效 时钟网络 低偏斜 K-MEANS
下载PDF
高速交替/并行数据采集系统时钟研究 被引量:11
9
作者 张俊杰 武杰 +2 位作者 刘尉悦 乔崇 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第3期281-284,共4页
研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频... 研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频率较高时,信噪比以20 dB/10倍频下降,时钟抖动等效均方值决定了20 dB/10倍频下降的起始位置. 展开更多
关键词 交替/并行采集 时钟抖动 信噪比 时钟偏差
下载PDF
基于卡尔曼滤波器的IEEE 1588时钟同步算法 被引量:41
10
作者 庄晓燕 王厚军 《电子测量与仪器学报》 CSCD 2012年第9期747-751,共5页
时钟同步是网络化分布式测试与控制系统中的一项重要指标。在基于IEEE 1588协议的主从时钟同步中,时钟偏差和时钟漂移的精确测量是主从时钟同步的重要保证。提出了基于二阶卡尔曼滤波器加速运动模型的时钟同步算法,该算法以同步消息包... 时钟同步是网络化分布式测试与控制系统中的一项重要指标。在基于IEEE 1588协议的主从时钟同步中,时钟偏差和时钟漂移的精确测量是主从时钟同步的重要保证。提出了基于二阶卡尔曼滤波器加速运动模型的时钟同步算法,该算法以同步消息包中的时间戳来获取观测值,通过卡尔曼滤波器算法对主从时钟之间的时钟偏差、时钟漂移以及时钟漂移变化率进行估计,使用估计值对从时钟进行补偿与修正。该算法能够消除从时钟的不稳定性对时钟同步的影响。实验结果表明,在时钟同步中引入卡尔曼滤波算法能够显著提高时钟同步精度。 展开更多
关键词 IEEE 1588 时钟同步 卡尔曼滤波 时钟漂移
下载PDF
一个消除单向时延测量中时钟频差和时钟重置的新方法 被引量:7
11
作者 王洪波 林宇 +1 位作者 金跃辉 程时端 《电子学报》 EI CAS CSCD 北大核心 2005年第4期584-589,共6页
单向时延测量对于分析和评价网络端到端性能具有重要的意义.主机之间的相对时钟频差和时钟重置会给单向时延测量引入不容忽视的误差.本文提出了一个基于模糊聚类分析的算法来检测并消除这些误差.大量实验表明与同类算法相比,该算法有更... 单向时延测量对于分析和评价网络端到端性能具有重要的意义.主机之间的相对时钟频差和时钟重置会给单向时延测量引入不容忽视的误差.本文提出了一个基于模糊聚类分析的算法来检测并消除这些误差.大量实验表明与同类算法相比,该算法有更好的准确性和鲁棒性.而且此算法时间复杂度为O(N) . 展开更多
关键词 单向时延 时钟频差 时钟重置 模糊聚类分析 网络测量
下载PDF
多FPGA设计的时钟同步 被引量:6
12
作者 宋威 方穗明 +2 位作者 姚丹 张立超 钱程 《计算机工程》 CAS CSCD 北大核心 2008年第7期245-247,共3页
在多FPGA设计中,时钟信号的传输延时造成了FPGA间的大时钟偏差,进而制约系统性能。为减少时钟偏差,该文提出一种多数字延迟锁相环(DLL)电路。该电路将时钟的传输电路放入DLL的反馈环路。利用DLL的延迟锁定特性,对FPGA间的时钟传输延时... 在多FPGA设计中,时钟信号的传输延时造成了FPGA间的大时钟偏差,进而制约系统性能。为减少时钟偏差,该文提出一种多数字延迟锁相环(DLL)电路。该电路将时钟的传输电路放入DLL的反馈环路。利用DLL的延迟锁定特性,对FPGA间的时钟传输延时进行补偿,减少FPGA间的时钟偏差,解决多FPGA的时钟同步问题。 展开更多
关键词 现场可编程逻辑门阵列 时钟偏差 延迟锁相环
下载PDF
时钟延时及偏差最小化的缓冲器插入新算法 被引量:2
13
作者 曾璇 周丽丽 +2 位作者 黄晟 周电 李威 《电子学报》 EI CAS CSCD 北大核心 2001年第11期1458-1462,共5页
本文提出了以最小时钟延时和时钟偏差为目标的缓冲器插入新算法 .基于Elmore延时模型 ,我们得到相邻缓冲器间的延时是缓冲器在时钟树中位置的凸函数 .当缓冲器布局使所有缓冲器间延时函数具有相同导数值时 ,时钟延时达到最小 ;当所有源... 本文提出了以最小时钟延时和时钟偏差为目标的缓冲器插入新算法 .基于Elmore延时模型 ,我们得到相邻缓冲器间的延时是缓冲器在时钟树中位置的凸函数 .当缓冲器布局使所有缓冲器间延时函数具有相同导数值时 ,时钟延时达到最小 ;当所有源到各接收端点路径的延时函数值相等时 ,时钟偏差达到最小 .对一棵给定的时钟树 ,我们在所有从源点到各接收端点路径上插入相同层数的缓冲器 ,通过优化缓冲器的位置实现时钟延时最小 ;通过调整缓冲器尺寸和增加缓冲器层数 ,实现时钟偏差最小 . 展开更多
关键词 偏差最小化 集成电路 缓冲器插入 算法 时钟延时 VLSI
下载PDF
基于频偏估计的无线传感器网络时间同步算法 被引量:10
14
作者 孙毅 曾璐琨 +2 位作者 武昕 陆俊 孙跃 《通信学报》 EI CSCD 北大核心 2015年第9期26-33,共8页
针对无线传感器网络经典同步算法稳定性较差,时钟相偏和频偏联合校正算法存在高开销等问题,提出一种基于频偏估计的无线传感器网络时间同步算法(CSMS算法)。CSMS算法采用低开销相偏和频偏估计方法,提高了成对节点的同步精度和稳定性;结... 针对无线传感器网络经典同步算法稳定性较差,时钟相偏和频偏联合校正算法存在高开销等问题,提出一种基于频偏估计的无线传感器网络时间同步算法(CSMS算法)。CSMS算法采用低开销相偏和频偏估计方法,提高了成对节点的同步精度和稳定性;结合分层和广播监听构建了同步策略,能够保证算法的稳定性和同步精度,实现了与邻居节点及根节点的同步,同时优化了同步总开销。实验结果表明,CSMS算法能够有效地平衡同步能耗、同步精度及同步稳定性。 展开更多
关键词 无线传感器网络 时间同步 低开销 相偏和频偏估计
下载PDF
ASIC后端设计中的时钟偏移以及时钟树综合 被引量:15
15
作者 千路 林平分 《半导体技术》 CAS CSCD 北大核心 2008年第6期527-529,共3页
目前的ASIC设计中,时钟偏移成为限制系统时钟频率的主要因素,时钟树综合技术通过在时钟网络中插入缓冲器来减小时钟偏移。但是,有时这样做并不能达到系统要求的时钟偏移。以一款SMIC0.18μm工艺的DVBT数字电视解调芯片为例,分析了时钟... 目前的ASIC设计中,时钟偏移成为限制系统时钟频率的主要因素,时钟树综合技术通过在时钟网络中插入缓冲器来减小时钟偏移。但是,有时这样做并不能达到系统要求的时钟偏移。以一款SMIC0.18μm工艺的DVBT数字电视解调芯片为例,分析了时钟偏移的产生原因。介绍了使用Synopsys公司Astro工具进行时钟树综合的方法,重点分析了在时钟树综合之前如何设置约束手动优化电路从而改善设计的时序,最后的流片结果证明该方法是有效的。 展开更多
关键词 时钟偏移 时钟树综合 Astro 手动优化
下载PDF
同步数字系统时钟分布及偏斜补偿技术研究 被引量:3
16
作者 冀蓉 曾献君 +1 位作者 陈亮 张峻峰 《计算机工程与科学》 CSCD 北大核心 2009年第3期135-138,共4页
本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿... 本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿技术进行了比较和分析。 展开更多
关键词 时钟分布 时钟偏斜 时钟抖动 网格 时钟补偿
下载PDF
单向时延测量的实时时钟同步算法 被引量:4
17
作者 王卓 朱德森 汪秉文 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第2期22-25,共4页
对已有分段聚类算法进行改进,使用软件方法对单向时延序列进行分析,在线检测时钟调整位置.采用变宽度的滑动窗方法对单向时延数据进行过滤,减少时间序列大小,同时保证时钟调整位置信息不丢失.使用自底向上算法对时间序列进行线性分段,... 对已有分段聚类算法进行改进,使用软件方法对单向时延序列进行分析,在线检测时钟调整位置.采用变宽度的滑动窗方法对单向时延数据进行过滤,减少时间序列大小,同时保证时钟调整位置信息不丢失.使用自底向上算法对时间序列进行线性分段,检测时钟调整或时钟频率跳变点,算法的时间复杂度大大降低.针对在线时钟同步的要求,为了消除滑动窗不具有离线算法的全局寻优缺点,提出使用基于滑动窗自底向上算法的实时单向时延时钟同步算法.实际测试实验表明:该算法大大降低了时间复杂度并提高了分段精度. 展开更多
关键词 聚类算法 软件方法 单向时延 时钟同步 时钟偏差
下载PDF
带偏差约束的时钟线网的拓扑构造和优化 被引量:2
18
作者 刘毅 洪先龙 蔡懿慈 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2002年第11期1228-1232,共5页
提出了一种新的拓扑构造和优化方法 ,综合考虑了几种拓扑构造方法的优点 ,总体考虑偏差约束 ,局部进行线长优化 .实验结果表明 ,它可以有效控制节点之间的偏差 。
关键词 时钟布线 拓扑构造 时钟偏差 超大规模集成电路
下载PDF
一种改进型FBT时钟树结构 被引量:3
19
作者 严伟 范光宇 +1 位作者 朱兆伟 郑永力 《微电子学》 CAS CSCD 北大核心 2017年第1期92-95,共4页
针对混合型鱼骨平衡树(FBT)时钟结构的优缺点,结合宏单元的特性,提出了一种针对触发器与宏单元共存的改进型FBT时钟树结构,并总结出一种快速实现该时钟树的方法。在相同条件下,采用该方法实现的时钟树结构与二叉树型、鱼骨型时钟结构和... 针对混合型鱼骨平衡树(FBT)时钟结构的优缺点,结合宏单元的特性,提出了一种针对触发器与宏单元共存的改进型FBT时钟树结构,并总结出一种快速实现该时钟树的方法。在相同条件下,采用该方法实现的时钟树结构与二叉树型、鱼骨型时钟结构和传统的FBT时钟树结构进行比较,结果显示:鱼骨型时钟结构的时序质量最差;改进型FBT时钟树比二叉树型时钟树减少了15%的时钟延时和35%的时钟偏差,且整个过程的实现时间是传统FBT时钟树的30%。 展开更多
关键词 时钟树综合 鱼骨平衡树 时钟偏斜 鱼骨型时钟树 时钟延迟
下载PDF
Internet网络时延测量中的时钟同步算法 被引量:5
20
作者 孙海燕 侯朝桢 《计算机工程》 EI CAS CSCD 北大核心 2006年第14期20-22,48,共4页
针对单向网络性能测量过程中存在的时钟同步问题,提出了基于法向距离最小的优化目标。该文根据优化目标推导了时钟同步优化算法,从而提高单向网络时延测量的精确性。并针对一个实际的网络时延测量结果进行了分析,验证了该算法的有效性。
关键词 网络时延测量 时钟同步 时钟偏移 时滞 凸集
下载PDF
上一页 1 2 8 下一页 到第
使用帮助 返回顶部