期刊文献+
共找到287篇文章
< 1 2 15 >
每页显示 20 50 100
A signal-summing programmable gain amplifier employing binary-weighted switching and constant-g--_m bias
1
作者 马力 王志功 徐建 《Journal of Southeast University(English Edition)》 EI CAS 2017年第2期134-139,共6页
A novel programmable gain amplifier( PGA) based on a signal-summing topology is proposed. Different from conventional signal-summing variable gain amplifiers( VGA),a binary-weighted switching technique is employed... A novel programmable gain amplifier( PGA) based on a signal-summing topology is proposed. Different from conventional signal-summing variable gain amplifiers( VGA),a binary-weighted switching technique is employed to vary the current-steering transistors' aspect ratio to change their transconductance, and hence, an accurate gain step size of 6dB is achieved. The constant-g_m biasing technique and the matching of the transistors and resistors ensures that the gain of the proposed topology is independent of the variation of process, voltage and temperature( PVT). P-well NMOS( Nmetal oxide semiconductor) transistors are utilized to eliminate the influence of back-gate effect which will induce gain error.The source-degeneration technique ensures good linearity performance at a low gain. The proposed PGA is fabricated in a0.18 μm CMOS( complementary metal oxide semiconductor)process. The measurement results show a variable gain ranging from 0 to24 dB with a step size of 6 dB and a maximum gain error of 0. 3dB. A constant 3dB bandwidth of 210 MHz is achieved at different gain settings. The measured output 3rd intercept point(OIP3) and minimum noise figure( NF) are20. 9 dBm and 11.1 dB, respectively. The whole PGA has a compact layout of 0.068 mm^2. The total power consumption is4. 8 mW under a 1. 8 V supply voltage. 展开更多
关键词 programmable gain amplifier variable gain amplifier signal-summing topology constant-gm
下载PDF
Lower-power, high-linearity class-AB current-mode programmable gain amplifier
2
作者 吴毅强 王志功 +3 位作者 王俊椋 马力 徐建 唐路 《Journal of Semiconductors》 EI CAS CSCD 2014年第10期98-104,共7页
A novel class-AB implementation of a current-mode programmable gain amplifier (CPGA) including a current-mode DC offset cancellation loop is presented. The proposed CPGA is based on a current amplifier and provides ... A novel class-AB implementation of a current-mode programmable gain amplifier (CPGA) including a current-mode DC offset cancellation loop is presented. The proposed CPGA is based on a current amplifier and provides a current gain in a range of 40 dB with a 1 dB step. The CPGA is characterized by a wide range of current gain variation, a lower power dissipation, and a small chip size. The proposed circuit is fabricated using a 0.18 μm CMOS technology. The CPGA draws a current of less than 2.52 mA from a 1.8 V supply while occupying an active area of 0.099μm2. The measured results show an overall gain variation from 10 to 50 dB with a gain error of less than 0.40 dB. The OP1dB varies from 11.80 to 13.71 dBm, and the 3 dB bandwidth varies from 22.2 to 34.7 MHz over the whole gain range. 展开更多
关键词 current mode class AB programmable gain amplifier current amplifier
原文传递
A 3.8 GHz programmable gain amplifier with a 0.1 dB gain step
3
作者 林楠 方飞 +1 位作者 洪志良 方昊 《Journal of Semiconductors》 EI CAS CSCD 2014年第3期122-127,共6页
A broadband programmable gain amplifier(PGA) with a small gain step and low gain error has been designed in 0.13 m CMOS technology. The PGA was implemented with open-loop architecture to provide wide bandwidth. A tw... A broadband programmable gain amplifier(PGA) with a small gain step and low gain error has been designed in 0.13 m CMOS technology. The PGA was implemented with open-loop architecture to provide wide bandwidth. A two-stage gain control method, which consists of a resistor ladder attenuator and an active fine gain control stage, provides the small gain step. A look-up table based gain control method is introduced in the fine gain control stage to lower the gain error.The proposedPGAshows a decibel-linear variable gainfrom4 to20 dB with a gain step of 0.1 dB and a gain error less than˙0.05 dB. The 3-dB bandwidth and maximum IIP3 are 3.8 GHz and 17 dBm, respectively. 展开更多
关键词 variable gain amplifier programmable gain amplifier decibel-linear gain CMOS integrated circuits hard disk drives
原文传递
On the Operation of CMOS Active-Cascode Gain Stage
4
作者 Yun Chiu 《Journal of Computer and Communications》 2013年第6期18-24,共7页
An s-domain analysis of the full dynamics of the pole-zero pair (frequency doublet) associated with the broadly used CMOS active-cascode gain-enhancement technique is presented. Quantitative results show that three sc... An s-domain analysis of the full dynamics of the pole-zero pair (frequency doublet) associated with the broadly used CMOS active-cascode gain-enhancement technique is presented. Quantitative results show that three scenarios can arise for the settling behavior of a closed-loop active-cascode operational amplifier depending on the relative locations of the unity-gain frequencies of the auxiliary and the main amplifiers. The analysis also reveals that, although theoretically possible, it is practically difficult to achieve an exact pole-zero cancellation. The analytical results presented here provide theoretical guidelines to the design of CMOS operational amplifiers using this technique. 展开更多
关键词 CMOS operational amplifier gain Enhancement ACTIVE CASCODE Regulated CASCODE gain Boosting Pole- Zero Pair DOUBLET Slow SETTLING
下载PDF
Efficient Slew-Rate Enhanced Operational Transconductance Amplifier
5
作者 Xiao-Peng Wan Fei-Xiang Zhang +2 位作者 Shao-Wei Zhen Ya-Juan He Ping Luo 《Journal of Electronic Science and Technology》 CAS CSCD 2015年第1期14-19,共6页
Today, along with the prevalent use of portable equipment, wireless, and other battery powered systems, the demand for amplifiers with a high gain-bandwidth product(GBW), slew rate(SR), and at the same time very l... Today, along with the prevalent use of portable equipment, wireless, and other battery powered systems, the demand for amplifiers with a high gain-bandwidth product(GBW), slew rate(SR), and at the same time very low static power dissipation is growing. In this work, an operational transconductance amplifier(OTA) with an enhanced SR is proposed. By inserting a sensing resistor in the input port of the current mirror in the OTA, the voltage drop across the resistor is converted into an output current containing a term in proportion to the square of the voltage, and then the SR of the proposed OTA is significantly enhanced and the current dissipation can be reduced. The proposed OTA is designed and simulated with a 0.5μm complementary metal oxide semiconductor(CMOS) process. The simulation results show that the SR is 4.54V/μs, increased by 8.25 times than that of the conventional design, while the current dissipation is only 87.3%. 展开更多
关键词 EFFICIENT gain-bandwidth product operational transconductance amplifier slew rate
下载PDF
一种用于传感器模拟前端的可编程增益放大器 被引量:1
6
作者 王程 张加宏 +1 位作者 刘祖韬 邹循成 《电子元件与材料》 CAS 北大核心 2024年第2期230-237,245,共9页
基于华虹0.18μm CMOS工艺设计了一款用于传感器模拟前端的可编程增益放大器(PGA),其整体采用全差分结构来抑制传感器输出的共模噪声、直流分量以及供电电源的输出噪声。该电路由仪表放大结构轨对轨输入级、轨对轨自动调零全差分运算放... 基于华虹0.18μm CMOS工艺设计了一款用于传感器模拟前端的可编程增益放大器(PGA),其整体采用全差分结构来抑制传感器输出的共模噪声、直流分量以及供电电源的输出噪声。该电路由仪表放大结构轨对轨输入级、轨对轨自动调零全差分运算放大器、数字控制电路以及直流分量消除电路这四个部分构成,同时采用连续时间自动调零校准技术来降低其输入失调电压。PGA的放大倍数为5 bit调节,共12个档位,分别为1,2,4,8,…,1024,2048倍。在3.3 V电源电压下,PGA输入输出摆幅为0.2~3.1 V。在输入500 mV的直流分量条件下,在-40~125℃的温度范围内,可将直流分量抑制到47.6μV。通过Virtuoso软件进行电路设计、版图绘制以及仿真验证,后仿真结果表明,在进行100次蒙特卡罗仿真下,电源抑制比和共模抑制比在1 kHz处的平均值分别约为110.3 dB和116.1 dB,输入失调电压的1σ值约为21.3μV。 展开更多
关键词 可编程增益放大器 输入输出范围 自动调零校准 电源抑制比 共模抑制比
下载PDF
全国产化微弱信号调理电路
7
作者 赵星灵 张丹 +1 位作者 汪桂 刘海龙 《现代电子技术》 北大核心 2024年第20期27-32,共6页
为更好地处理微弱信号,提出一种新型的多通道信号前端调理模块。该模块不仅具有可编程增益功能,而且还整合了带通滤波器。在保证高输入阻抗和低噪声等关键性能的同时,提出一种全面而创新的调理模块设计方案。该方案的核心是采用可编程... 为更好地处理微弱信号,提出一种新型的多通道信号前端调理模块。该模块不仅具有可编程增益功能,而且还整合了带通滤波器。在保证高输入阻抗和低噪声等关键性能的同时,提出一种全面而创新的调理模块设计方案。该方案的核心是采用可编程增益放大电路,显著提高了模块在放大各类微弱信号时的适应性。此外,利用HC595系列芯片,实现了对增益的精确调控。该放大电路具备26 dB的固定增益和0~84 dB的可调增益范围,工作带宽设定在380~420 kHz。经过系统性能测试,结果表明该调理电路成功满足了设计目标的各项要求。 展开更多
关键词 微弱信号处理 调理电路 程控增益 带通滤波器 放大电路 运算放大器
下载PDF
用于多气象传感器的模拟前端集成电路设计
8
作者 华文浩 张加宏 +2 位作者 蒋相龙 张波 卢光林 《电子测量技术》 北大核心 2024年第17期16-22,共7页
设计了一款适用于多气象传感器的模拟前端集成电路,主要包含LDO、可编程增益放大器、SAR ADC以及湿度测量电路。可编程增益放大器采用全差分轨对轨运放作为主体结构来抑制噪声,同时采用连续时间Auto-Zero校准技术来降低其输入失调电压... 设计了一款适用于多气象传感器的模拟前端集成电路,主要包含LDO、可编程增益放大器、SAR ADC以及湿度测量电路。可编程增益放大器采用全差分轨对轨运放作为主体结构来抑制噪声,同时采用连续时间Auto-Zero校准技术来降低其输入失调电压。对于14位SAR ADC,为降低DAC电容阵列的平均功耗和面积,设计了基于V_(CM)-based开关切换策略的分段式差分DAC电容阵列。最后基于湿度传感器电容值与矩形波频率之间关系的原理,设计了湿度测量电路,湿度测量电路频率误差为0.03%。该模拟前端电路基于华虹0.18μm CMOS工艺,并通过Cadence Spectre软件进行电路设计、版图绘制以及仿真验证。后仿真结果表明,电路整体可以实现从输入模拟信号的放大,到最终输出数字码的功能,其有效数(ENOB)为11.40 bit,SINAD为70.37 dB,SNR为71.05 dB,SFDR为83.85 dBc,THD为-78.55 dB。 展开更多
关键词 模拟前端 线性稳压器 可编程增益放大器 逐次逼近型模数转换器 湿度测量电路
下载PDF
一种具有1~128倍可变增益放大器的低功耗Sigma⁃Delta ADC
9
作者 聂勇 吴旦昱 +2 位作者 王丹丹 唐朝 吴霖真 《半导体技术》 CAS 北大核心 2024年第5期476-482,共7页
为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB... 为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB的量化误差;使用优化的反馈电路,减小了电容失配引入的误差;PGA采用轨到轨的运放电路拓扑,增大了整个芯片的电压适应范围。基于180 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该Sigma⁃Delta ADC在采样频率512 kHz、过采样率(OSR)为256时,峰值信噪谐波失真比(SNDR)和有效位数(ENOB)分别为75.29 dB和12.21 bit,芯片功耗仅为0.92 mW。芯片能在2.3~5.5 V宽电源电压范围内正常工作,可实现最大128 V/V的增益。适用于小型传感器的信号测量应用,可以满足小型传感器低功耗、高精度的需求。 展开更多
关键词 模数转换器(ADC) 全差分开关电容器 Sigma⁃Delta调制器 1.5 bit量化 低功耗 可编程增益放大器(PGA)
下载PDF
高增益高驱动能力的基准电压缓冲芯片的设计
10
作者 王敏聪 刘成 《现代电子技术》 北大核心 2024年第16期33-38,共6页
为了解决当前CMOS基准电压缓冲器在驱动大电容负载电路时所面临的可靠性问题和性能瓶颈,提出一种高增益高驱动能力的基准电压缓冲芯片。该芯片采用CMOS缓冲放大器,结构包括折叠式共源共栅输入级、轨至轨Class AB输出级和推挽输出缓冲级... 为了解决当前CMOS基准电压缓冲器在驱动大电容负载电路时所面临的可靠性问题和性能瓶颈,提出一种高增益高驱动能力的基准电压缓冲芯片。该芯片采用CMOS缓冲放大器,结构包括折叠式共源共栅输入级、轨至轨Class AB输出级和推挽输出缓冲级。设计中加入了修调电路、Clamp电路及ESD防护电路。芯片面积为2390μm×1660μm。在SMIC 0.18μm CMOS工艺下进行了前仿真、版图绘制及Calibre后仿真。前仿结果显示:当负载电容为10μF时,电路实现了126 dB的高开环增益和97°的相位裕度,同时PSRR超过131 dB,噪声为448 nV/Hz@100 Hz及1 nV/Hz@100 Hz。后仿结果与前仿结果基本一致。总体结果表明,该电路具有高增益、高电源抑制比及低噪声等特点,同时拥有很高的输出驱动能力。因此,所提出的基准电压缓冲芯片可以用于驱动如像素阵列等具有大电容负载的电路。 展开更多
关键词 基准电压缓冲芯片 CMOS电压缓冲运算放大器 ESD防护电路 芯片版图 高增益 高驱动能力
下载PDF
基于斩波稳定技术的可编程增益放大器
11
作者 陈泽锴 卢宏斌 +1 位作者 汪家奇 申人升 《微处理机》 2024年第5期7-12,共6页
为满足模拟前端检测电路的低噪声、低失调的要求,介绍一种采用0.18μm CMOS工艺制作的基于斩波稳定技术的可编程增益放大器。采用斩波稳定技术降低失调与低频1/f噪声,利用可编程增益级提高模拟前端电路输出摆幅的利用率,以满足不同环境... 为满足模拟前端检测电路的低噪声、低失调的要求,介绍一种采用0.18μm CMOS工艺制作的基于斩波稳定技术的可编程增益放大器。采用斩波稳定技术降低失调与低频1/f噪声,利用可编程增益级提高模拟前端电路输出摆幅的利用率,以满足不同环境下的检测需求。该款放大器从1 Hz到10 kHz的等效输入噪声积分值为1.43μV,使用阻抗增强电路实现4.52 GΩ的运放输入阻抗;采用C-2C电容阵列作为可变电容阵列,可实现0~15倍最小步长1/64倍的增益调节,对于需要精细化调节增益的低噪声电路有广泛的应用场景。 展开更多
关键词 斩波稳定技术 可编程增益放大器 阻抗增强电路
下载PDF
一种应用于毫米波雷达的小型化模拟基带电路
12
作者 李菲 马凯学 +1 位作者 刘兵 张新 《南京大学学报(自然科学版)》 CAS CSCD 北大核心 2024年第4期633-641,共9页
基于28 nm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺实现了一种应用于毫米波雷达接收机的小型化模拟基带电路,该电路包括三级内嵌有直流失调消除(DC Offset Cancellation,DCOC)电路的可编程增益放大器... 基于28 nm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺实现了一种应用于毫米波雷达接收机的小型化模拟基带电路,该电路包括三级内嵌有直流失调消除(DC Offset Cancellation,DCOC)电路的可编程增益放大器和六阶巴特沃斯型低通滤波器,实现可重构的增益和带宽.在模拟基带中采用可复用的电阻和电容阵列,并在直流失调消除环路中引入工作在亚阈值区的晶体管作为有源电阻,大幅减小了芯片的面积.测试结果表明,该模拟基带在0.1 mm^(2)的面积下实现了-0.6~68.4 dB的增益范围、5.8 dB的增益步进、500 kHz~17 MHz的带宽调节范围和22.4 dBm的输出三阶交调点,在1.8 V电源电压下消耗的功耗为12 mW. 展开更多
关键词 模拟基带 可编程增益放大器 低通滤波器 DCOC 小型化
下载PDF
An inductorless CMOS programmable-gain amplifier with a>3 GHz bandwidth for60 GHz wireless transceivers 被引量:1
13
作者 朱伟 池保勇 +2 位作者 况立雪 贾雯 王志华 《Journal of Semiconductors》 EI CAS CSCD 2014年第10期85-90,共6页
An inductorless wideband programmable-gain amplifier (PGA) for 60 GHz wireless transceivers is presented. To attain wideband characteristics, a modified Cherry-Hooper amplifier with a negative capacitive neu- traliz... An inductorless wideband programmable-gain amplifier (PGA) for 60 GHz wireless transceivers is presented. To attain wideband characteristics, a modified Cherry-Hooper amplifier with a negative capacitive neu- tralization technique is employed as the gain cell while a novel circuit technique for gain adjustment is adopted; this technique can be universally applicable in wideband PGA design and greatly simplifying the design of wideband PGA. By cascading two gain cells and an output buffer stage, the PGA achieves the highest gain of 30 dB with the bandwidth much wider than 3 GHz. The PGA has been integrated into one whole 60 GHz wireless transceiver and implemented in the TSMC 65 nm CMOS process. The measurements on the receiver front-end show that the re- ceiver front-end achieves an 18 dB variable gain range with a 〉 3 GHz bandwidth, which proves the proposed PGA achieves an 18 dB variable gain range with a bandwidth much wider than 3 GHz. The PGA consumes 10.7 mW of power from a 1.2-V supply voltage with a core area of only 0.025 mm2. 展开更多
关键词 programmable-gain amplifier WIDE-BAND Cherry-Hooper amplifier negative capacitance neutral- ization low power
原文传递
一种应用于高精度ADC的可编程增益放大器的设计
14
作者 王思远 梁思思 +1 位作者 李琨 叶明远 《电子与封装》 2024年第10期87-92,共6页
设计了一种应用于高精度ADC的可编程增益放大器(PGA)。整体环路采用可调节的反馈电阻来调节增益,同时适配可调节的反馈电容来稳定环路工作带宽。内部核心运放采用折叠共源共栅级加轨对轨共源级的两级全差分结构,其输入管采用PMOS管来降... 设计了一种应用于高精度ADC的可编程增益放大器(PGA)。整体环路采用可调节的反馈电阻来调节增益,同时适配可调节的反馈电容来稳定环路工作带宽。内部核心运放采用折叠共源共栅级加轨对轨共源级的两级全差分结构,其输入管采用PMOS管来降低噪声,同时使用输入尾电流监控和增益提高技术来提高环路的精度。仿真结果表明,该PGA对3种不同输入幅度的信号处理后,3 dB带宽稳定在13 kHz附近,信噪比均在100 dB以上,符合高精度ADC对前端信号处理的需求。 展开更多
关键词 高精度ADC 可编程增益放大器 低噪声
下载PDF
一种高性能CMOS二级运算放大器的设计
15
作者 邓鸿添 蔡佳奎 +1 位作者 徐铫峰 金豫浙 《中国集成电路》 2024年第7期50-56,共7页
基于0.18μm标准CMOS工艺设计了一款高性能的二级运算放大器,输入级采用pmos差分对输入的折叠式共源共栅结构,输出级采用共源级结构,两者级联实现双端输入单端输出;整个电路由带隙基准源提供稳定的偏置。在1.8V工作电压和0.9V共模电压... 基于0.18μm标准CMOS工艺设计了一款高性能的二级运算放大器,输入级采用pmos差分对输入的折叠式共源共栅结构,输出级采用共源级结构,两者级联实现双端输入单端输出;整个电路由带隙基准源提供稳定的偏置。在1.8V工作电压和0.9V共模电压下进行仿真,该运放静态功耗为1.37mW,开环直流增益为117.36dB,相位裕度为77.73°,单位增益带宽100.4MHz(负载电容2pF),压摆率为51.24V/μs,共模抑制比为109.41dB,负电源抑制比为123.58dB,版图面积为180μm×253.5μm。仿真结果表明本文设计的电路结构稳定,性能优越。 展开更多
关键词 折叠式共源共栅 带隙基准 高增益 运算放大器
下载PDF
可变增益放大器的实现方法 被引量:27
16
作者 周胜海 王栋臣 马建中 《仪表技术与传感器》 CSCD 北大核心 2001年第7期32-34,共3页
从应用的角度出发 ,给出了典型的可变增益放大器的实现方法 ,总结了实现方法的特点 。
关键词 集成运算放大器 可变增益放大器 微处理器 程控增益放大器
下载PDF
CMOS可变增益放大器设计概述 被引量:18
17
作者 王自强 池保勇 王志华 《微电子学》 CAS CSCD 北大核心 2005年第6期612-617,共6页
可变增益放大器是模拟单元电路之一,起着变化增益、调整信号动态范围、稳定信号功率的作用。文章综述了CMOS集成可变增益放大器的研究情况;给出了可变增益放大器的定义、应用、分类和主要指标,描述了多种开环和闭环放大器的结构,分析了... 可变增益放大器是模拟单元电路之一,起着变化增益、调整信号动态范围、稳定信号功率的作用。文章综述了CMOS集成可变增益放大器的研究情况;给出了可变增益放大器的定义、应用、分类和主要指标,描述了多种开环和闭环放大器的结构,分析了相应的增益控制方法及其优缺点;说明了在CMOS工艺下实现放大器增益按指数变化的几种途径。最后,介绍了用于无线数字通信,具有宽带、高线性、低电源电压等高性能可变增益放大器的设计实例。 展开更多
关键词 放大器 可变增益放大器 可编程增益放大器 指数增益控制
下载PDF
基于ADS1299的可穿戴式脑电信号采集系统前端设计 被引量:20
18
作者 谢宏 李亚男 +1 位作者 夏斌 姚楠 《电子技术应用》 北大核心 2014年第3期86-89,共4页
设计了一款可穿戴式脑电采集前端,具有采集精度高、体积小、功耗低、抗干扰性强等特点。采用ADS1299内部集成的可编程放大器(PGA)实现微弱信号的放大;同时为了消除干扰,使用限幅滤波预处理电路和ADS1299内部集成的偏置驱动放大器。实验... 设计了一款可穿戴式脑电采集前端,具有采集精度高、体积小、功耗低、抗干扰性强等特点。采用ADS1299内部集成的可编程放大器(PGA)实现微弱信号的放大;同时为了消除干扰,使用限幅滤波预处理电路和ADS1299内部集成的偏置驱动放大器。实验测试表明,该脑电采集前端设计能较好地把微弱的脑电信号提取出来,并且具有较好的抗干扰能力和实用价值。 展开更多
关键词 脑电信号 可编程放大器 偏置驱动放大器 便携式 低功耗
下载PDF
一种高性能运算放大器的设计 被引量:19
19
作者 柳逊 闫娜 +1 位作者 吴晓铁 程君侠 《微电子学与计算机》 CSCD 北大核心 2005年第6期28-30,33,共4页
应用0.35μm工艺,在10mw功耗下设计了一个放大倍数为124db、单位增益带宽为233MHz(负载为2pF)的全差分运算放大器,可以同时满足一定的高速、高精度指标。其中,高的直流电压增益通过两级的cascode结构提高运放的输出电阻得到,同时,采用... 应用0.35μm工艺,在10mw功耗下设计了一个放大倍数为124db、单位增益带宽为233MHz(负载为2pF)的全差分运算放大器,可以同时满足一定的高速、高精度指标。其中,高的直流电压增益通过两级的cascode结构提高运放的输出电阻得到,同时,采用两个全差分运算放大器替代传统的四个单端运算放大器作为增益自举结构,而增益自举运放的共模反馈利用单MOS管来实现。仿真表明,这种新型结构的全差分运算放大器在面积、功耗以及建立时间上都优于传统的运算放大器。 展开更多
关键词 运算放大器 增益自举 反馈 CASCADE
下载PDF
基于AD603程控增益大功率宽带直流放大器的设计 被引量:20
20
作者 杜月林 蒋雪飞 +1 位作者 梅明涛 陈自龙 《国外电子测量技术》 2010年第11期47-50,共4页
采用低噪声增益可程控集成运算放大器AD603和高频三极管2N2219和2N2905等器件设计了宽带直流放大器,该放大器具有增益可程控、功率高、频带宽、带宽可选择等特点。输入级采用两级AD603级联,以提高增益控制范围;中间级采用分立元件制... 采用低噪声增益可程控集成运算放大器AD603和高频三极管2N2219和2N2905等器件设计了宽带直流放大器,该放大器具有增益可程控、功率高、频带宽、带宽可选择等特点。输入级采用两级AD603级联,以提高增益控制范围;中间级采用分立元件制作了高输出功率放大器,输出级设计了两路通频带分别为0~5MHz以及0~10MHz的低通滤波器实现带宽的可预置,通过51单片机可以对放大器增益和带宽进行控制。此外对提高直流放大器的各种性能指标提出了多种具体措施,在自动化要求较高的系统中具有很好的实用性。 展开更多
关键词 AD603 2N2219 程控增益 宽带直流放大器
下载PDF
上一页 1 2 15 下一页 到第
使用帮助 返回顶部