期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
中小屏幕TFT-LCD驱动芯片的输出缓冲电路 被引量:8
1
作者 魏廷存 丁行波 高德远 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第12期2214-2219,共6页
在分析中小屏幕TFT-LCD驱动芯片的负荷特性的基础上,提出了一种新型的驱动电压输出缓冲电路结构.通过负反馈动态控制输出级的工作状态,具有交替提供拉电流和灌电流的驱动能力,可有效抑制输出电压的波动.与传统的两级运算放大器电路相比... 在分析中小屏幕TFT-LCD驱动芯片的负荷特性的基础上,提出了一种新型的驱动电压输出缓冲电路结构.通过负反馈动态控制输出级的工作状态,具有交替提供拉电流和灌电流的驱动能力,可有效抑制输出电压的波动.与传统的两级运算放大器电路相比,该电路结构简单,稳定性能好,降低了静态功耗并节省了芯片面积.采用0·25μmCMOS工艺设计并实现了两种不同输出电压的缓冲电路.HSPICE仿真结果表明,输出电压缓冲电路的静态电流为3μA,Offset电压小于±2mV.同时,当TFT-LCD的驱动电压在-8^+16V之间切换时,输出电压的波动范围小于±0·4V,输出电压的恢复时间小于7μs.经对工程样片的测试知,其性能完全满足中小屏幕TFT-LCD驱动控制芯片的要求. 展开更多
关键词 TFT-LCD驱动芯片 输出缓冲电路 电压负反馈 拉电流和灌电流
下载PDF
CMOS工艺多功能数字芯片的输出缓冲电路设计
2
作者 周子昂 姚遥 +1 位作者 徐坤 张利红 《电子设计工程》 2012年第5期106-109,共4页
为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用... 为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M的0.6μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。 展开更多
关键词 CMOS工艺 输出缓冲电路 版图设计 MPW计划 在片测试
下载PDF
用于微传感器读出电路的输出缓冲放大器
3
作者 吕志军 倪学文 +1 位作者 莫邦燹 项斌 《北京大学学报(自然科学版)》 CAS CSCD 北大核心 2004年第3期437-443,共7页
设计了一种主要用于微传感器读出电路的输出缓冲放大器。该电路被设计为恒定跨导、Rail to Rail的结构 ,同时还具有输出共模范围大 ( 0~ 5V)、输出电阻小、电路结构紧凑、非线性失真小等优点。
关键词 RAIL-TO-RAIL 输出缓冲放大器 检测电路
下载PDF
FPGA与DDR2 SDRAM互联的信号完整性分析 被引量:6
4
作者 吴长瑞 岑凡 蔡惠智 《计算机工程与应用》 CSCD 北大核心 2011年第29期158-160,共3页
论述了Virtex-5和DDR2 SDRAM在互联中的信号完整性问题,利用前仿和后仿的措施分析和验证了它们在不同互联拓扑结构下的信号完整性。通过原型机的测试,验证了该理论在高速电路设计中的应用有效性。
关键词 信号完整性 输入输出缓冲器信息规范模型 高速印制电路板设计 HyperLynx仿真
下载PDF
一种基于SiGe BiCMOS的高速采样/保持电路 被引量:2
5
作者 潘星 王永禄 +1 位作者 张正平 张俊安 《微电子学》 CAS CSCD 北大核心 2008年第6期823-826,共4页
设计了一种基于BiCMOS工艺的高速采样/保持电路,该工艺提供了180 nm的CMOS和75 GHzf_T的SiGe HBT。差分交换式射极跟随器和低下垂输出缓冲器的结合,使电路具有更好的性能。在Cadence Spectre环境下进行仿真,当输入信号为968.75 MHz、V_(... 设计了一种基于BiCMOS工艺的高速采样/保持电路,该工艺提供了180 nm的CMOS和75 GHzf_T的SiGe HBT。差分交换式射极跟随器和低下垂输出缓冲器的结合,使电路具有更好的性能。在Cadence Spectre环境下进行仿真,当输入信号为968.75 MHz、V_(pp)为1 V的正弦波,采样速率为2 GSPS时,该采样/保持电路的SFDR达到62.2 dB,THD达到-59.5 dB,分辨率达到9位;在3.3 V电源电压下,电路功耗为20 mW。 展开更多
关键词 采样/保持电路 差分交换式射极跟随器 低下垂输出缓冲器 BICMOS
下载PDF
一种增益与共模电压可编程的输出缓冲级电路
6
作者 王国峰 赵宏亮 +2 位作者 刘兴辉 赵野 王思博 《半导体技术》 CAS 北大核心 2020年第9期669-674,700,共7页
针对输出级电路增益和输出共模电压灵活可变的需求,提出了一种新型增益与共模电压可编程的输出缓冲级电路。电路由可编程增益放大器(PGA)和采用自适应电流源与新型可编程电阻阵列的输出电压可编程(POV)模块构成,具有增益和共模电压可调... 针对输出级电路增益和输出共模电压灵活可变的需求,提出了一种新型增益与共模电压可编程的输出缓冲级电路。电路由可编程增益放大器(PGA)和采用自适应电流源与新型可编程电阻阵列的输出电压可编程(POV)模块构成,具有增益和共模电压可调、输出精确的特点。电路芯片基于标准0.15μm CMOS工艺设计制造。测试结果表明,PGA可提供-13.6%~16.3%的可调增益范围,可以实现精准的2倍和4倍增益;POV模块输出的电压具有-102~88 mV的调节幅度,可以实现2.25 V和0.5 V的精确输出。将该输出缓冲级电路应用于MEMS电容读出电路中并对其进行精确的编程校准,可以满足整个电容传感器系统的高精度测量需求。 展开更多
关键词 输出缓冲级 可编程电路 电容读出电路 放大器 MOS电阻阵列
下载PDF
基于电荷共享缓冲输出的LCD驱动电路设计
7
作者 金硕巍 王云峰 郭东辉 《液晶与显示》 CAS CSCD 北大核心 2008年第2期219-224,共6页
随着手持移动设备使用的增加,液晶显示器驱动芯片的功耗问题越来越受到人们的关注,如何减少芯片功耗已经成为设计的重点。设计一款适用于小尺寸液晶显示器的驱动芯片,采用rail-to-rail缓冲放大器和电荷共享技术的列驱动缓冲输出电路。... 随着手持移动设备使用的增加,液晶显示器驱动芯片的功耗问题越来越受到人们的关注,如何减少芯片功耗已经成为设计的重点。设计一款适用于小尺寸液晶显示器的驱动芯片,采用rail-to-rail缓冲放大器和电荷共享技术的列驱动缓冲输出电路。设计中采用rail-to-rail缓冲放大器适应驱动电路的电压极性特点,可以很好地减少静态功耗;并且充分利用了点反转驱动方法相邻行和列电压极性均不相同的特点,采用了一种新的电荷共享技术,使其相邻的行和列相互充电,使动态功耗在理论上减少到原来的25%。 展开更多
关键词 LCD驱动电路 CMOS集成电路 缓冲输出
下载PDF
一种应用于微机械陀螺闭环驱动电路的AB类CMOS运算放大器
8
作者 殷俊 冯勇建 周慧平 《传感器世界》 2008年第4期45-48,共4页
微机械陀螺和其控制电路的集成化设计成为近年来的研究热点,本文对其中的输出模块进行了CMOS设计,设计了一种低压、低功耗、低失真的AB类CMOS运算放大器,用于AGC输出到陀螺驱动轴输入的缓冲电路。电路采用rail-to-rail的结构形式,仿真... 微机械陀螺和其控制电路的集成化设计成为近年来的研究热点,本文对其中的输出模块进行了CMOS设计,设计了一种低压、低功耗、低失真的AB类CMOS运算放大器,用于AGC输出到陀螺驱动轴输入的缓冲电路。电路采用rail-to-rail的结构形式,仿真结果表明缓冲电路具有输出电阻小,噪声低,输入输出摆幅大。驱动能力强等的特点,基本达到了设计要求. 展开更多
关键词 陀螺 驱动电路 输出缓冲 AB类 轨对轨
下载PDF
基于IBIS模型的仿真分析在SDRAM印刷电路板设计中的应用 被引量:2
9
作者 张东 李琼 秦前清 《武汉大学学报(理学版)》 CAS CSCD 北大核心 2011年第1期83-87,共5页
针对高速数字视频系统印刷电路板(PCB)设计中由于传输线的高频特性导致的信号完整性问题,通过输入/输出缓冲器信息规范(input/output buffer information specification,IBIS)模型对TI公司提供的TMS320DM642芯片扩展的外部存储器的反射... 针对高速数字视频系统印刷电路板(PCB)设计中由于传输线的高频特性导致的信号完整性问题,通过输入/输出缓冲器信息规范(input/output buffer information specification,IBIS)模型对TI公司提供的TMS320DM642芯片扩展的外部存储器的反射仿真以及对同步动态随机存储器(SDRAM)的时序仿真来优化数字视频系统的PCB的设计.结果表明,使用这些设计方案可以有效地提高信号完整性,从而增强高速数字视频系统的可靠性. 展开更多
关键词 IBIS模型 同步动态随机存储器(SDRAM) 高速电路 印刷电路板(PCB)设计
原文传递
用于红外焦平面读出电路的新型输出缓冲器
10
作者 陈力颖 张思敏 +2 位作者 李晓云 王浩 杨依林 《光电子.激光》 EI CAS CSCD 北大核心 2021年第4期356-360,共5页
根据红外焦平面读出电路输出缓冲器的大输出摆幅和大压摆率的特点,设计了一种应用于红外焦平面读出电路的新型输出缓冲器,由于输出缓冲器需要一个较大的输出摆幅,所以采用轨对轨输入以及AB类输出的全差分运放,使其在不损失增益的情况下... 根据红外焦平面读出电路输出缓冲器的大输出摆幅和大压摆率的特点,设计了一种应用于红外焦平面读出电路的新型输出缓冲器,由于输出缓冲器需要一个较大的输出摆幅,所以采用轨对轨输入以及AB类输出的全差分运放,使其在不损失增益的情况下提高带宽和输出摆幅;并在轨对轨结构中插入恒定跨导电路,使电路更加稳定;在输出缓冲器高压摆率的要求下,输出级插入压摆率提高电路,使电路达到更好的性能。该输出缓冲器采用TSMC 0.18μm CMOS工艺,50pF电容负载、100kΩ电阻负载,5V工作电压。仿真结果表明,在输入摆幅1~4.8V的情况下输出摆幅能到达1~4.8V,增益能达到100.34dB,带宽为58MHz,正负压摆率分别为89V/μs、-92V/μs,其他仿真结果也均满足缓冲器的设计要求。 展开更多
关键词 读出电路 输出缓冲器 恒定跨导 大压摆率
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部