期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
三种改进结构型BiCMOS逻辑单元的研究 被引量:9
1
作者 成立 李春明 +2 位作者 高平 王振宇 史宜巧 《固体电子学研究与进展》 CAS CSCD 北大核心 2004年第4期486-492,共7页
为满足低压、高速、低耗数字系统的应用需求 ,通过采用改进电路结构和优化器件参数的方法 ,设计了三种改进结构型BiCMOS逻辑单元电路。实验结果表明 ,所设计电路不但具有确定的逻辑功能 ,而且获得了高速、低压、低耗和接近于全摆幅的特... 为满足低压、高速、低耗数字系统的应用需求 ,通过采用改进电路结构和优化器件参数的方法 ,设计了三种改进结构型BiCMOS逻辑单元电路。实验结果表明 ,所设计电路不但具有确定的逻辑功能 ,而且获得了高速、低压、低耗和接近于全摆幅的特性 ,它们的工作速度比高速CMOS和原有的互补对称BiCMOS(CBiCMOS)电路快约一倍 ,功耗在 6 0MHz频率下仅高出 1 4 9~ 1 71mW ,但延迟 功耗积却比原CBiCMOS电路平均降低了4 0 3%。 展开更多
关键词 双极互补金属氧化物半导体器件 超大规模集成电路 数字逻辑单元 改进结构型 输出逻辑摆幅 延迟一功耗积
下载PDF
2 GHz CMOS高速多模分频器的设计 被引量:1
2
作者 张为 张旭 刘洋 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第5期113-117,共5页
为兼顾高速工作与多模分频应用,采用高速预分频电路与多模分频电路相结合的方式,提出了一种改进型的电流模型逻辑(CML)分频器.其中高速预分频电路由CML结构构成,多模分频电路利用相位切换结构和编程计数器共同实现.该分频器可在实现满... 为兼顾高速工作与多模分频应用,采用高速预分频电路与多模分频电路相结合的方式,提出了一种改进型的电流模型逻辑(CML)分频器.其中高速预分频电路由CML结构构成,多模分频电路利用相位切换结构和编程计数器共同实现.该分频器可在实现满摆幅输出的同时在更低的电源电压工作,从而消除了使用电平移位电路完成CML到互补金属氧化物半导体(CMOS)逻辑转换的需求.基于Chartered 0.18μm RFCMOS工艺流片完成了测试,分频器工作频率可达2GHz,工作电压为3.3V时功耗约为8.8mW.该高速多模分频器已成功应用于PLL型频率合成器. 展开更多
关键词 电流模式逻辑(CML) 相位切换 编程计数 频率合成器 满摆幅
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部