期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
三种改进结构型BiCMOS逻辑单元的研究
被引量:
9
1
作者
成立
李春明
+2 位作者
高平
王振宇
史宜巧
《固体电子学研究与进展》
CAS
CSCD
北大核心
2004年第4期486-492,共7页
为满足低压、高速、低耗数字系统的应用需求 ,通过采用改进电路结构和优化器件参数的方法 ,设计了三种改进结构型BiCMOS逻辑单元电路。实验结果表明 ,所设计电路不但具有确定的逻辑功能 ,而且获得了高速、低压、低耗和接近于全摆幅的特...
为满足低压、高速、低耗数字系统的应用需求 ,通过采用改进电路结构和优化器件参数的方法 ,设计了三种改进结构型BiCMOS逻辑单元电路。实验结果表明 ,所设计电路不但具有确定的逻辑功能 ,而且获得了高速、低压、低耗和接近于全摆幅的特性 ,它们的工作速度比高速CMOS和原有的互补对称BiCMOS(CBiCMOS)电路快约一倍 ,功耗在 6 0MHz频率下仅高出 1 4 9~ 1 71mW ,但延迟 功耗积却比原CBiCMOS电路平均降低了4 0 3%。
展开更多
关键词
双极互补金属氧化物半导体器件
超大规模集成电路
数字逻辑单元
改进结构型
输出逻辑摆幅
延迟一功耗积
下载PDF
职称材料
2 GHz CMOS高速多模分频器的设计
被引量:
1
2
作者
张为
张旭
刘洋
《华中科技大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2011年第5期113-117,共5页
为兼顾高速工作与多模分频应用,采用高速预分频电路与多模分频电路相结合的方式,提出了一种改进型的电流模型逻辑(CML)分频器.其中高速预分频电路由CML结构构成,多模分频电路利用相位切换结构和编程计数器共同实现.该分频器可在实现满...
为兼顾高速工作与多模分频应用,采用高速预分频电路与多模分频电路相结合的方式,提出了一种改进型的电流模型逻辑(CML)分频器.其中高速预分频电路由CML结构构成,多模分频电路利用相位切换结构和编程计数器共同实现.该分频器可在实现满摆幅输出的同时在更低的电源电压工作,从而消除了使用电平移位电路完成CML到互补金属氧化物半导体(CMOS)逻辑转换的需求.基于Chartered 0.18μm RFCMOS工艺流片完成了测试,分频器工作频率可达2GHz,工作电压为3.3V时功耗约为8.8mW.该高速多模分频器已成功应用于PLL型频率合成器.
展开更多
关键词
电流模式逻辑(CML)
相位切换
编程计数
频率合成器
满摆幅
原文传递
题名
三种改进结构型BiCMOS逻辑单元的研究
被引量:
9
1
作者
成立
李春明
高平
王振宇
史宜巧
机构
江苏大学电气与信息工程学院
南通工学院计算机科学系
出处
《固体电子学研究与进展》
CAS
CSCD
北大核心
2004年第4期486-492,共7页
基金
江苏省高校自然科学研究基金项目 (编号 :0 2KJB5 10 0 0 5 )
文摘
为满足低压、高速、低耗数字系统的应用需求 ,通过采用改进电路结构和优化器件参数的方法 ,设计了三种改进结构型BiCMOS逻辑单元电路。实验结果表明 ,所设计电路不但具有确定的逻辑功能 ,而且获得了高速、低压、低耗和接近于全摆幅的特性 ,它们的工作速度比高速CMOS和原有的互补对称BiCMOS(CBiCMOS)电路快约一倍 ,功耗在 6 0MHz频率下仅高出 1 4 9~ 1 71mW ,但延迟 功耗积却比原CBiCMOS电路平均降低了4 0 3%。
关键词
双极互补金属氧化物半导体器件
超大规模集成电路
数字逻辑单元
改进结构型
输出逻辑摆幅
延迟一功耗积
Keywords
BiCMOS device
VLSI
digital
logic
unit
structure-modified
output logic swing
delay-consumption product
分类号
TN433 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
2 GHz CMOS高速多模分频器的设计
被引量:
1
2
作者
张为
张旭
刘洋
机构
天津大学电子信息工程学院
出处
《华中科技大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2011年第5期113-117,共5页
基金
天津市应用基础及前沿技术研究计划重点资助项目(10ZCKFGX03600)
文摘
为兼顾高速工作与多模分频应用,采用高速预分频电路与多模分频电路相结合的方式,提出了一种改进型的电流模型逻辑(CML)分频器.其中高速预分频电路由CML结构构成,多模分频电路利用相位切换结构和编程计数器共同实现.该分频器可在实现满摆幅输出的同时在更低的电源电压工作,从而消除了使用电平移位电路完成CML到互补金属氧化物半导体(CMOS)逻辑转换的需求.基于Chartered 0.18μm RFCMOS工艺流片完成了测试,分频器工作频率可达2GHz,工作电压为3.3V时功耗约为8.8mW.该高速多模分频器已成功应用于PLL型频率合成器.
关键词
电流模式逻辑(CML)
相位切换
编程计数
频率合成器
满摆幅
Keywords
current-mode
logic
phase-switching
programmable counting
frequency synthesizers
full
swing
output
分类号
TN495 [电子电信—微电子学与固体电子学]
原文传递
题名
作者
出处
发文年
被引量
操作
1
三种改进结构型BiCMOS逻辑单元的研究
成立
李春明
高平
王振宇
史宜巧
《固体电子学研究与进展》
CAS
CSCD
北大核心
2004
9
下载PDF
职称材料
2
2 GHz CMOS高速多模分频器的设计
张为
张旭
刘洋
《华中科技大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2011
1
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部